在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → 浮点运算器 Verilog

浮点运算器 Verilog

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:2.69M
  • 下载次数:11
  • 浏览次数:145
  • 发布时间:2020-09-07
  • 实例类别:一般编程问题
  • 发 布 人:robot666
  • 文件格式:.rar
  • 所需积分:2
 

实例介绍

【实例简介】
该工程代码实现了64位双精度浮点运算功能,所以的代码采用verilog 编写,附带测试脚本,以及进制转换工具。
【实例截图】
【核心代码】
float_prj
└── float_prj
├── doc
│   └── fdsjzzhq-v1.0.zip
├── prj
│   ├── addr.bsf
│   ├── db
│   │   ├── prev_cmp_top.asm.qmsg
│   │   ├── prev_cmp_top.fit.qmsg
│   │   ├── prev_cmp_top.map.qmsg
│   │   ├── prev_cmp_top.qmsg
│   │   ├── prev_cmp_top.tan.qmsg
│   │   ├── top.(0).cnf.cdb
│   │   ├── top.(0).cnf.hdb
│   │   ├── top.(1).cnf.cdb
│   │   ├── top.(1).cnf.hdb
│   │   ├── top.(2).cnf.cdb
│   │   ├── top.(2).cnf.hdb
│   │   ├── top.(3).cnf.cdb
│   │   ├── top.(3).cnf.hdb
│   │   ├── top.(4).cnf.cdb
│   │   ├── top.(4).cnf.hdb
│   │   ├── top.ae.hdb
│   │   ├── top.asm.qmsg
│   │   ├── top.cbx.xml
│   │   ├── top.cmp0.ddb
│   │   ├── top.cmp.bpm
│   │   ├── top.cmp.cdb
│   │   ├── top.cmp.ecobp
│   │   ├── top.cmp.hdb
│   │   ├── top.cmp.kpt
│   │   ├── top.cmp.logdb
│   │   ├── top.cmp_merge.kpt
│   │   ├── top.cmp.rdb
│   │   ├── top.cmp.tdb
│   │   ├── top.db_info
│   │   ├── top.eco.cdb
│   │   ├── top.fit.qmsg
│   │   ├── top_global_asgn_op.abo
│   │   ├── top.hier_info
│   │   ├── top.hif
│   │   ├── top.lpc.html
│   │   ├── top.lpc.rdb
│   │   ├── top.lpc.txt
│   │   ├── top.map_bb.cdb
│   │   ├── top.map_bb.hdb
│   │   ├── top.map_bb.logdb
│   │   ├── top.map.bpm
│   │   ├── top.map.cdb
│   │   ├── top.map.ecobp
│   │   ├── top.map.hdb
│   │   ├── top.map.kpt
│   │   ├── top.map.logdb
│   │   ├── top.map.qmsg
│   │   ├── top.pre_map.cdb
│   │   ├── top.pre_map.hdb
│   │   ├── top.rpp.qmsg
│   │   ├── top.rtlv.hdb
│   │   ├── top.rtlv_sg.cdb
│   │   ├── top.rtlv_sg_swap.cdb
│   │   ├── top.sgate.rvd
│   │   ├── top.sgate_sm.rvd
│   │   ├── top.sgdiff.cdb
│   │   ├── top.sgdiff.hdb
│   │   ├── top.sld_design_entry_dsc.sci
│   │   ├── top.sld_design_entry.sci
│   │   ├── top.smp_dump.txt
│   │   ├── top.syn_hier_info
│   │   ├── top.tan.qmsg
│   │   ├── top.tis_db_list.ddb
│   │   ├── top.tmw_info
│   │   └── wed.wsf
│   ├── div.bsf
│   ├── incremental_db
│   │   ├── compiled_partitions
│   │   │   ├── top.root_partition.cmp.atm
│   │   │   ├── top.root_partition.cmp.dfp
│   │   │   ├── top.root_partition.cmp.hdbx
│   │   │   ├── top.root_partition.cmp.kpt
│   │   │   ├── top.root_partition.cmp.logdb
│   │   │   ├── top.root_partition.cmp.rcf
│   │   │   ├── top.root_partition.map.atm
│   │   │   ├── top.root_partition.map.dpi
│   │   │   ├── top.root_partition.map.hdbx
│   │   │   └── top.root_partition.map.kpt
│   │   └── README
│   ├── minus.bsf
│   ├── multiply.bsf
│   ├── project_1
│   │   ├── project_1.cache
│   │   │   └── wt
│   │   │   └── webtalk_pa.xml
│   │   └── project_1.xpr
│   ├── top.asm.rpt
│   ├── top.bsf
│   ├── top.done
│   ├── top.fit.rpt
│   ├── top.fit.summary
│   ├── top.flow.rpt
│   ├── top.map.rpt
│   ├── top.map.summary
│   ├── top.pin
│   ├── top.pof
│   ├── top.qpf
│   ├── top.qsf
│   ├── top.qws
│   ├── top.sof
│   ├── top.tan.rpt
│   └── top.tan.summary
├── sim
│   ├── float_sim.cr.mti
│   ├── float_sim.mpf
│   ├── glbl.v
│   ├── sim.cr.mti
│   ├── sim.mpf
│   ├── tb_BandFilter.v
│   ├── tb_top.do
│   ├── top.vwf
│   ├── transcript
│   ├── vsim.wlf
│   ├── wave.do
│   └── work
│   ├── addr
│   │   ├── _primary.dat
│   │   ├── _primary.dbs
│   │   └── _primary.vhd
│   ├── div
│   │   ├── _primary.dat
│   │   ├── _primary.dbs
│   │   └── _primary.vhd
│   ├── glbl
│   │   ├── _primary.dat
│   │   ├── _primary.dbs
│   │   └── _primary.vhd
│   ├── _info
│   ├── minus
│   │   ├── _primary.dat
│   │   ├── _primary.dbs
│   │   └── _primary.vhd
│   ├── multiply
│   │   ├── _primary.dat
│   │   ├── _primary.dbs
│   │   └── _primary.vhd
│   ├── @_opt
│   │   ├── _deps
│   │   ├── vopt2f0x5e
│   │   ├── vopt3fgy27
│   │   ├── vopt4542vd
│   │   ├── vopt4y0tbw
│   │   ├── vopt5hj6ir
│   │   ├── vopt6d1qha
│   │   ├── vopt6x2b93
│   │   ├── vopt6y0x5e
│   │   ├── vopt71mf0e
│   │   ├── vopt79if0e
│   │   ├── vopt8m1kqr
│   │   ├── vopt8m3kqr
│   │   ├── vopt91hre3
│   │   ├── vopt9dhv8m
│   │   ├── voptad0x5e
│   │   ├── voptcw1tbw
│   │   ├── voptfbire3
│   │   ├── voptfyj3r6
│   │   ├── voptga38fh
│   │   ├── vopth7gy27
│   │   ├── vopthnic6w
│   │   ├── vopti22hx6
│   │   ├── voptii4hx6
│   │   ├── voptit2qha
│   │   ├── voptjehmkh
│   │   ├── voptjngv8m
│   │   ├── voptm5hre3
│   │   ├── voptm9jmkh
│   │   ├── voptmegy27
│   │   ├── voptrr3kqr
│   │   ├── vopttq35mz
│   │   ├── voptv3j9ca
│   │   ├── voptv7kitz
│   │   ├── voptwf2e3m
│   │   ├── voptwf5e3m
│   │   ├── voptx3kitz
│   │   ├── voptxvhitz
│   │   ├── vopty71qha
│   │   ├── voptyn4hx6
│   │   ├── voptz8qb7r
│   │   └── voptzjgv8m
│   ├── @_opt1
│   │   ├── _deps
│   │   ├── vopt1z43st
│   │   ├── vopt261ati
│   │   ├── vopt2ne9r1
│   │   ├── vopt2qv85k
│   │   ├── vopt67h55k
│   │   ├── vopt6k36y1
│   │   ├── vopt6nn7ti
│   │   ├── vopt6vbaxn
│   │   ├── vopt97tckr
│   │   ├── vopt9ae1kh
│   │   ├── vopt9ir342
│   │   ├── voptab17xn
│   │   ├── voptcqf9kr
│   │   ├── voptd50yti
│   │   ├── voptdmc0j2
│   │   ├── voptevn3xn
│   │   ├── voptg3mv0j
│   │   ├── voptg756kr
│   │   ├── voptggqrqh
│   │   ├── vopthsb03q
│   │   ├── vopthwrwm5
│   │   ├── voptk5t3tr
│   │   ├── voptk69rfj
│   │   ├── voptkjbm6i
│   │   ├── voptknms73
│   │   ├── voptqcfzwr
│   │   ├── voptqi5cdt
│   │   ├── voptrdykij
│   │   ├── voptrvwqik
│   │   ├── voptrz6nk4
│   │   ├── voptt2v9dt
│   │   ├── voptv4xh5v
│   │   ├── voptva4w2s
│   │   ├── voptvg9j90
│   │   ├── voptvm3gr1
│   │   ├── voptw2ikmk
│   │   ├── vopty66b5k
│   │   ├── voptyig6dt
│   │   ├── voptz5sdr1
│   │   ├── voptzbie8v
│   │   └── voptzmcgkx
│   ├── tb_@band@filter
│   │   ├── _primary.dat
│   │   ├── _primary.dbs
│   │   └── _primary.vhd
│   ├── _temp
│   │   ├── vlog1itt0c
│   │   ├── vlog32mi5g
│   │   ├── vlog3g1k02
│   │   ├── vlog67w0gx
│   │   ├── vlog8dx4cw
│   │   ├── vlog8q705h
│   │   ├── vlogaefzcs
│   │   ├── vlogbzhk9d
│   │   ├── vloggenefd
│   │   ├── vlogh44cjg
│   │   ├── vlogiekh4g
│   │   ├── vlogifsn4q
│   │   ├── vlogimf0ke
│   │   ├── vlogjqd3vr
│   │   ├── vlogkfh6vx
│   │   ├── vlogkghv16
│   │   ├── vlognhfgwg
│   │   ├── vlogqqrrin
│   │   ├── vlogrv06e0
│   │   ├── vlogt9e7d8
│   │   └── vlogvrj55f
│   ├── top
│   │   ├── _primary.dat
│   │   ├── _primary.dbs
│   │   └── _primary.vhd
│   └── _vmake
└── src
├── addr.v
├── div.v
├── minus.v
├── multiply.v
└── top.v

22 directories, 243 files

标签:

实例下载地址

浮点运算器 Verilog

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警