在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → 基于fpga的正弦信号发生器verilog代码

基于fpga的正弦信号发生器verilog代码

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:25.06M
  • 下载次数:16
  • 浏览次数:133
  • 发布时间:2020-08-18
  • 实例类别:一般编程问题
  • 发 布 人:robot666
  • 文件格式:.zip
  • 所需积分:2
 

实例介绍

【实例简介】
很简洁易懂的正弦信号发生器verilog代码,附带有modelsim仿真测试脚本文件,已用于我自己的项目中
【实例截图】
【核心代码】
sin
└── sin
├── db
│   ├── altsyncram_4m91.tdf
│   ├── logic_util_heursitic.dat
│   ├── prev_cmp_sin.qmsg
│   ├── sin.(0).cnf.cdb
│   ├── sin.(0).cnf.hdb
│   ├── sin.(1).cnf.cdb
│   ├── sin.(1).cnf.hdb
│   ├── sin.(2).cnf.cdb
│   ├── sin.(2).cnf.hdb
│   ├── sin.(3).cnf.cdb
│   ├── sin.(3).cnf.hdb
│   ├── sin.(4).cnf.cdb
│   ├── sin.(4).cnf.hdb
│   ├── sin.(5).cnf.cdb
│   ├── sin.(5).cnf.hdb
│   ├── sin.(6).cnf.cdb
│   ├── sin.(6).cnf.hdb
│   ├── sin.(7).cnf.cdb
│   ├── sin.(7).cnf.hdb
│   ├── sin.(8).cnf.cdb
│   ├── sin.(8).cnf.hdb
│   ├── sin.amm.cdb
│   ├── sin.asm_labs.ddb
│   ├── sin.asm.qmsg
│   ├── sin.asm.rdb
│   ├── sin.cbx.xml
│   ├── sin.cmp.bpm
│   ├── sin.cmp.cdb
│   ├── sin.cmp.hdb
│   ├── sin.cmp.kpt
│   ├── sin.cmp.logdb
│   ├── sin.cmp_merge.kpt
│   ├── sin.cmp.rdb
│   ├── sin.cuda_io_sim_cache.45um_ff_1200mv_0c_fast.hsd
│   ├── sin.cuda_io_sim_cache.45um_ss_1200mv_85c_slow.hsd
│   ├── sin.db_info
│   ├── sin.eda.qmsg
│   ├── sin.fit.qmsg
│   ├── sin.hier_info
│   ├── sin.hif
│   ├── sin.idb.cdb
│   ├── sin.lpc.html
│   ├── sin.lpc.rdb
│   ├── sin.lpc.txt
│   ├── sin.map_bb.cdb
│   ├── sin.map_bb.hdb
│   ├── sin.map_bb.logdb
│   ├── sin.map.bpm
│   ├── sin.map.cdb
│   ├── sin.map.hdb
│   ├── sin.map.kpt
│   ├── sin.map.logdb
│   ├── sin.map.qmsg
│   ├── sin.pre_map.cdb
│   ├── sin.pre_map.hdb
│   ├── sin.rtlv.hdb
│   ├── sin.rtlv_sg.cdb
│   ├── sin.rtlv_sg_swap.cdb
│   ├── sin.sgdiff.cdb
│   ├── sin.sgdiff.hdb
│   ├── sin.sld_design_entry_dsc.sci
│   ├── sin.sld_design_entry.sci
│   ├── sin.smart_action.txt
│   ├── sin.sta_cmp.8_slow_1200mv_85c.tdb
│   ├── sin.sta.qmsg
│   ├── sin.sta.rdb
│   ├── sin.syn_hier_info
│   ├── sin.tiscmp.fast_1200mv_0c.ddb
│   ├── sin.tiscmp.slow_1200mv_0c.ddb
│   ├── sin.tiscmp.slow_1200mv_85c.ddb
│   ├── sin.tis_db_list.ddb
│   └── sin.tmw_info
├── greybox_tmp
│   └── cbx_args.txt
├── incremental_db
│   ├── compiled_partitions
│   │   ├── sin.db_info
│   │   ├── sin.root_partition.cmp.cdb
│   │   ├── sin.root_partition.cmp.dfp
│   │   ├── sin.root_partition.cmp.hdb
│   │   ├── sin.root_partition.cmp.kpt
│   │   ├── sin.root_partition.cmp.logdb
│   │   ├── sin.root_partition.cmp.rcfdb
│   │   ├── sin.root_partition.map.cdb
│   │   ├── sin.root_partition.map.dpi
│   │   ├── sin.root_partition.map.hbdb.cdb
│   │   ├── sin.root_partition.map.hbdb.hb_info
│   │   ├── sin.root_partition.map.hbdb.hdb
│   │   ├── sin.root_partition.map.hbdb.sig
│   │   ├── sin.root_partition.map.hdb
│   │   └── sin.root_partition.map.kpt
│   └── README
├── simulation
│   └── modelsim
│   ├── modelsim.ini
│   ├── msim_transcript
│   ├── rtl_work
│   │   ├── _info
│   │   ├── _opt
│   │   │   ├── _deps
│   │   │   ├── rtl_work__info
│   │   │   ├── rtl_work_sin_fast.asm
│   │   │   ├── rtl_work_sin_fast.dt2
│   │   │   ├── rtl_work_sintalbe625_fast.asm
│   │   │   ├── rtl_work_sintalbe625_fast.dt2
│   │   │   ├── rtl_work_test_tb_fast.asm
│   │   │   └── rtl_work_test_tb_fast.dt2
│   │   ├── sin
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── sintalbe625
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   └── test_tb
│   │   ├── _primary.dat
│   │   └── _primary.vhd
│   ├── sin_8_1200mv_0c_slow.vo
│   ├── sin_8_1200mv_0c_v_slow.sdo
│   ├── sin_8_1200mv_85c_slow.vo
│   ├── sin_8_1200mv_85c_v_slow.sdo
│   ├── sin_min_1200mv_0c_fast.vo
│   ├── sin_min_1200mv_0c_v_fast.sdo
│   ├── sin_modelsim.xrf
│   ├── sin_run_msim_rtl_verilog.do
│   ├── sin_run_msim_rtl_verilog.do.bak
│   ├── sin_run_msim_rtl_verilog.do.bak1
│   ├── sin_run_msim_rtl_verilog.do.bak10
│   ├── sin_run_msim_rtl_verilog.do.bak11
│   ├── sin_run_msim_rtl_verilog.do.bak2
│   ├── sin_run_msim_rtl_verilog.do.bak3
│   ├── sin_run_msim_rtl_verilog.do.bak4
│   ├── sin_run_msim_rtl_verilog.do.bak5
│   ├── sin_run_msim_rtl_verilog.do.bak6
│   ├── sin_run_msim_rtl_verilog.do.bak7
│   ├── sin_run_msim_rtl_verilog.do.bak8
│   ├── sin_run_msim_rtl_verilog.do.bak9
│   ├── sin.sft
│   ├── sintalbe1024.mif
│   ├── sintalbe625.mif
│   ├── sintalbe625.ver
│   ├── sin.vo
│   ├── sin_v.sdo
│   ├── verilog_libs
│   │   ├── altera_lnsim_ver
│   │   │   ├── altera_lnsim_functions
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altera_mult_add
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altera_pll
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ama_accumulator_function
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ama_adder_function
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ama_coef_reg_ext_function
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ama_data_split_reg_ext_function
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ama_dynamic_signed_function
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ama_multiplier_function
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ama_preadder_function
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ama_register_function
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ama_register_with_ext_function
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ama_scanchain
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ama_signed_extension_function
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ama_systolic_adder_function
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── common_28nm_mlab_cell
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── common_28nm_mlab_cell_pulse_generator
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── common_28nm_ram_block
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── common_28nm_ram_pulse_generator
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── common_28nm_ram_register
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── generic_cdr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── generic_device_pll
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── generic_m10k
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── generic_m20k
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── generic_mlab_cell
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── generic_mux
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── generic_pll
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   └── _info
│   │   ├── altera_mf_ver
│   │   │   ├── a_graycounter
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt3pram
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altaccumulate
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_aeq_s4
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_cal
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_cal_c3gxb
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_cal_mm
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_cal_sv
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altclklock
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altddio_bidir
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altddio_in
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altddio_out
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_dfe
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altdpram
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @a@l@t@e@r@a_@d@e@v@i@c@e_@f@a@m@i@l@i@e@s
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @a@l@t@e@r@a_@m@f_@h@i@n@t_@e@v@a@l@u@a@t@i@o@n
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @a@l@t@e@r@a_@m@f_@m@e@m@o@r@y_@i@n@i@t@i@a@l@i@z@a@t@i@o@n
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altera_std_synchronizer
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altera_std_synchronizer_bundle
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_eyemon
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altfp_mult
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altlvds_rx
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altlvds_tx
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altmult_accum
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altmult_add
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altparallel_flash_loader
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altpll
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altserial_flash_loader
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altshift_taps
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altsource_probe
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altsqrt
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altsquare
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altstratixii_oct
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── altsyncram
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── arm_m_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── arm_n_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── arm_scale_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cda_m_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cda_n_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cda_scale_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiiigl_post_divider
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dcfifo
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dcfifo_async
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dcfifo_dffpipe
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dcfifo_fefifo
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dcfifo_low_latency
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dcfifo_mixed_widths
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dcfifo_sync
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dffp
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dummy_hub
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── flexible_lvds_rx
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── flexible_lvds_tx
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── _info
│   │   │   ├── jtag_tap_controller
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lcell
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @m@f_cycloneiiigl_m_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @m@f_cycloneiiigl_n_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @m@f_cycloneiiigl_pll
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @m@f_cycloneiiigl_scale_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @m@f_cycloneiii_pll
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @m@f_pll_reg
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @m@f_stratixiii_pll
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @m@f_stratixii_pll
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @m@f_stratix_pll
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── parallel_add
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── pll_iobuf
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── scfifo
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── signal_gen
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── sld_signaltap
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── sld_virtual_jtag
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── sld_virtual_jtag_basic
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── stratixgx_dpa_lvds_rx
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── stratixiii_lvds_rx
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── stratixiii_lvds_rx_channel
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── stratixiii_lvds_rx_dpa
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── stratixii_lvds_rx
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── stratixii_tx_outclk
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── stratix_lvds_rx
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── stratix_tx_outclk
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── stx_m_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── stx_n_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── stx_scale_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ttn_m_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── ttn_n_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   └── ttn_scale_cntr
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── altera_ver
│   │   │   ├── alt_bidir_buf
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_bidir_diff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_inbuf
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_inbuf_diff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_iobuf
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_iobuf_diff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_outbuf
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_outbuf_diff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_outbuf_tri
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── alt_outbuf_tri_diff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── carry
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── carry_sum
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cascade
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── clklock
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dffe
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dffea
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dffeas
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── dlatch
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── exp
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── global
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── _info
│   │   │   ├── jkff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── jkffe
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── latch
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lut_input
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lut_output
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── opndrn
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── prim_gdff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @p@r@i@m_@g@d@f@f_@h@i@g@h
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @p@r@i@m_@g@d@f@f_@l@o@w
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── prim_gjkff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── prim_gsrff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── prim_gtff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── row_global
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── soft
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── srff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── srffe
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── tff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── tffe
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   └── @t@r@i
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── cycloneiii_ver
│   │   │   ├── cycloneiii_and1
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_and16
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_apfcontroller
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_b17mux21
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_b5mux21
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_bmux21
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_clkctrl
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_crcblock
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_ddio_oe
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_ddio_out
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_dffe
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_ena_reg
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_ff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_io_ibuf
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_io_obuf
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_io_pad
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_jtag
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_latch
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_lcell_comb
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_mac_data_reg
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_mac_mult
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_mac_mult_internal
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_mac_out
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_mac_sign_reg
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_m_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_mux21
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_mux41
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_n_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_nmux21
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_oscillator
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_pll
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_pll_reg
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @c@y@c@l@o@n@e@i@i@i_@p@r@i@m_@d@f@f@e
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @c@y@c@l@o@n@e@i@i@i_@p@r@i@m_@d@f@f@e@a@s
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @c@y@c@l@o@n@e@i@i@i_@p@r@i@m_@d@f@f@e@a@s_@h@i@g@h
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_pseudo_diff_out
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_ram_block
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_ram_pulse_generator
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_ram_register
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_routing_wire
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_rublock
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_scale_cntr
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_termination
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_termination_ctrl
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── cycloneiii_termination_rupdn
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   └── _info
│   │   ├── lpm_ver
│   │   │   ├── _info
│   │   │   ├── lpm_abs
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_add_sub
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_and
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_bipad
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_bustri
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_clshift
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_compare
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_constant
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_counter
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_decode
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @l@p@m_@d@e@v@i@c@e_@f@a@m@i@l@i@e@s
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_divide
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_ff
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_fifo
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_fifo_dc
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_fifo_dc_async
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_fifo_dc_dffpipe
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_fifo_dc_fefifo
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @l@p@m_@h@i@n@t_@e@v@a@l@u@a@t@i@o@n
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_inpad
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_inv
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_latch
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── @l@p@m_@m@e@m@o@r@y_@i@n@i@t@i@a@l@i@z@a@t@i@o@n
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_mult
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_mux
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_or
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_outpad
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_ram_dp
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_ram_dq
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_ram_io
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_rom
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   ├── lpm_shiftreg
│   │   │   │   ├── _primary.dat
│   │   │   │   └── _primary.vhd
│   │   │   └── lpm_xor
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   └── sgate_ver
│   │   ├── _info
│   │   ├── io_buf_opdrn
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── io_buf_tri
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── mux21
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_add
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_addsub
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_bus_mux
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_decoder
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_div
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_latch
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_left_shift
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_less_than
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_mod
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_mult
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_mux
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_right_shift
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_rotate_left
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_rotate_right
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   ├── oper_selector
│   │   │   ├── _primary.dat
│   │   │   └── _primary.vhd
│   │   └── tri_bus
│   │   ├── _primary.dat
│   │   └── _primary.vhd
│   └── vsim.wlf
├── sin.asm.rpt
├── sin.done
├── sin.eda.rpt
├── sin.fit.rpt
├── sin.fit.smsg
├── sin.fit.summary
├── sin.flow.rpt
├── sin.map.rpt
├── sin.map.summary
├── sin_nativelink_simulation.rpt
├── sin.pin
├── sin.qpf
├── sin.qsf
├── sin.sof
├── sin.sta.rpt
├── sin.sta.summary
├── sintalbe1024_bb.v
├── sintalbe1024.bsf
├── sintalbe1024.inc
├── sintalbe1024_inst.v
├── sintalbe1024.mif
├── sintalbe1024.qip
├── sintalbe1024.v
├── sintalbe625_bb.v
├── sintalbe625.bsf
├── sintalbe625.inc
├── sintalbe625_inst.v
├── sintalbe625.mif
├── sintalbe625.qip
├── sintalbe625.v
├── sin.v
├── sin.v.bak
├── test_tb.v
└── test_tb.v.bak

267 directories, 669 files

标签:

实例下载地址

基于fpga的正弦信号发生器verilog代码

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警