在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → FPGA basys2 信号发生器设计

FPGA basys2 信号发生器设计

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:1.41M
  • 下载次数:5
  • 浏览次数:152
  • 发布时间:2020-07-25
  • 实例类别:一般编程问题
  • 发 布 人:robot666
  • 文件格式:.rar
  • 所需积分:2
 

实例介绍

【实例简介】
基于ise开发环境,构建顶层文件,实现信号发生器的设计。在basys2板子上完成正弦、方波、三角波的产生、调频、调幅等工作。
【实例截图】
【核心代码】
new
└── new
├── fenpin
│   ├── AD7303.bld
│   ├── AD7303.bmm
│   ├── AD7303.cmd_log
│   ├── AD7303.lso
│   ├── AD7303.ncd
│   ├── AD7303.ngc
│   ├── AD7303.ngd
│   ├── AD7303.ngr
│   ├── AD7303.pad
│   ├── AD7303.par
│   ├── AD7303.pcf
│   ├── AD7303.prj
│   ├── AD7303.ptwx
│   ├── AD7303.stx
│   ├── AD7303.syr
│   ├── AD7303.twr
│   ├── AD7303.twx
│   ├── AD7303.unroutes
│   ├── AD7303.ut
│   ├── AD7303.v
│   ├── AD7303.xpi
│   ├── AD7303.xst
│   ├── AD7303_bitgen.xwbt
│   ├── AD7303_envsettings.html
│   ├── AD7303_guide.ncd
│   ├── AD7303_map.map
│   ├── AD7303_map.mrp
│   ├── AD7303_map.ncd
│   ├── AD7303_map.ngm
│   ├── AD7303_map.xrpt
│   ├── AD7303_ngdbuild.xrpt
│   ├── AD7303_pad.csv
│   ├── AD7303_pad.txt
│   ├── AD7303_par.xrpt
│   ├── AD7303_summary.html
│   ├── AD7303_summary.xml
│   ├── AD7303_usage.xml
│   ├── AD7303_xst.xrpt
│   ├── DA_ctrl.bmm
│   ├── DA_ctrl.v
│   ├── DA_ctrl_isim_beh.wdb
│   ├── _ngo
│   │   └── netlist.lst
│   ├── _xmsgs
│   │   ├── bitgen.xmsgs
│   │   ├── map.xmsgs
│   │   ├── ngdbuild.xmsgs
│   │   ├── par.xmsgs
│   │   ├── pn_parser.xmsgs
│   │   ├── trce.xmsgs
│   │   └── xst.xmsgs
│   ├── ad7303.bgn
│   ├── ad7303.bit
│   ├── ad7303.drc
│   ├── button.v
│   ├── clock.v
│   ├── clock_pulse_beh.prj
│   ├── clock_pulse_isim_beh.exe
│   ├── cp.v
│   ├── fenpin.bgn
│   ├── fenpin.bit
│   ├── fenpin.bld
│   ├── fenpin.cmd_log
│   ├── fenpin.drc
│   ├── fenpin.gise
│   ├── fenpin.lso
│   ├── fenpin.ncd
│   ├── fenpin.ngc
│   ├── fenpin.ngd
│   ├── fenpin.ngr
│   ├── fenpin.pad
│   ├── fenpin.par
│   ├── fenpin.pcf
│   ├── fenpin.prj
│   ├── fenpin.ptwx
│   ├── fenpin.stx
│   ├── fenpin.syr
│   ├── fenpin.twr
│   ├── fenpin.twx
│   ├── fenpin.ucf
│   ├── fenpin.unroutes
│   ├── fenpin.ut
│   ├── fenpin.v
│   ├── fenpin.xise
│   ├── fenpin.xpi
│   ├── fenpin.xst
│   ├── fenpin_bitgen.xwbt
│   ├── fenpin_envsettings.html
│   ├── fenpin_guide.ncd
│   ├── fenpin_map.map
│   ├── fenpin_map.mrp
│   ├── fenpin_map.ncd
│   ├── fenpin_map.ngm
│   ├── fenpin_map.xrpt
│   ├── fenpin_ngdbuild.xrpt
│   ├── fenpin_pad.csv
│   ├── fenpin_pad.txt
│   ├── fenpin_par.xrpt
│   ├── fenpin_summary.html
│   ├── fenpin_summary.xml
│   ├── fenpin_usage.xml
│   ├── fenpin_xst.xrpt
│   ├── fuse.log
│   ├── fuse.xmsgs
│   ├── fuseRelaunch.cmd
│   ├── icf.ucf
│   ├── iseconfig
│   │   ├── AD7303.xreport
│   │   ├── fenpin.projectmgr
│   │   └── fenpin.xreport
│   ├── isim
│   │   ├── clock_pulse_isim_beh.exe.sim
│   │   │   ├── ISimEngine-DesignHierarchy.dbg
│   │   │   ├── clock_pulse_isim_beh.exe
│   │   │   ├── isimcrash.log
│   │   │   ├── isimkernel.log
│   │   │   ├── netId.dat
│   │   │   ├── tmp_save
│   │   │   │   └── _1
│   │   │   └── work
│   │   │   ├── clock_pulse_isim_beh.exe_main.c
│   │   │   ├── clock_pulse_isim_beh.exe_main.nt64.obj
│   │   │   ├── m_00000000002142784958_1429202260.c
│   │   │   ├── m_00000000002142784958_1429202260.didat
│   │   │   ├── m_00000000002142784958_1429202260.nt64.obj
│   │   │   ├── m_00000000004134447467_2073120511.c
│   │   │   ├── m_00000000004134447467_2073120511.didat
│   │   │   └── m_00000000004134447467_2073120511.nt64.obj
│   │   ├── isim_usage_statistics.html
│   │   ├── pn_info
│   │   └── work
│   │   ├── clock_pulse.sdb
│   │   └── glbl.sdb
│   ├── isim.cmd
│   ├── isim.log
│   ├── light.bmm
│   ├── light.v
│   ├── saw_mem.v
│   ├── usage_statistics_webtalk.html
│   ├── webtalk.log
│   ├── webtalk_pn.xml
│   ├── xilinxsim.ini
│   ├── xlnx_auto_0_xdb
│   │   └── cst.xbcd
│   └── xst
│   └── work
│   ├── hdllib.ref
│   ├── vlg00
│   │   └── button.bin
│   ├── vlg0C
│   │   └── clock__pulse.bin
│   ├── vlg15
│   │   └── saw__mem.bin
│   ├── vlg19
│   │   └── _d_a__ctrl.bin
│   ├── vlg54
│   │   └── fenpin.bin
│   ├── vlg72
│   │   └── _a_d7303.bin
│   └── vlg7C
│   └── light.bin
└── fenpin.zip

20 directories, 144 files

标签:

实例下载地址

FPGA basys2 信号发生器设计

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警