在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → 单周期MIPS设计VHDL源代码.rar

单周期MIPS设计VHDL源代码.rar

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:2.81M
  • 下载次数:1
  • 浏览次数:56
  • 发布时间:2021-12-09
  • 实例类别:一般编程问题
  • 发 布 人:js2021
  • 文件格式:.rar
  • 所需积分:2
 

实例介绍

【实例简介】
共包含9条指令,包含控制部分,数据通路,ALU等模块,可供设计参考
【实例截图】
【核心代码】
4744302543449094836.rar
└── single cycle MIPS2
├── single_cycle_MIPS
│   ├── addsub32.vhd
│   ├── alucontrol.vhd
│   ├── alucore_summary.html
│   ├── alucore.vhd
│   ├── alulogic.vhd
│   ├── automake.log
│   ├── mips_alucore.cmd_log
│   ├── mips_alucore.lso
│   ├── mips_alucore.ngr
│   ├── mips_alucore.prj
│   ├── mips_alucore.stx
│   ├── mips_alucore_summary.html
│   ├── mips_alucore.syr
│   ├── mipscontrol.lso
│   ├── mipscontrol.prj
│   ├── mipscontrol.stx
│   ├── MIPSControl.vhd
│   ├── mipscontrol_vhdl.prj
│   ├── mipsdatapath.cmd_log
│   ├── mipsdatapath.lso
│   ├── mipsdatapath.ngr
│   ├── mipsdatapath.prj
│   ├── mipsdatapath.stx
│   ├── mipsdatapath_summary.html
│   ├── mipsdatapath.syr
│   ├── MIPSDatapath.vhd
│   ├── MIPS_RAM.vhd
│   ├── mipsregs_fiel.vhd
│   ├── MIPSRegs_File.vhd
│   ├── MIPS_Rom.vhd
│   ├── pepExtractor.prj
│   ├── prjname.lso
│   ├── __projnav
│   │   ├── mips_alucore.xst
│   │   ├── mipscontrol.xst
│   │   ├── mipsdatapath.xst
│   │   ├── runXst_tcl.rsp
│   │   ├── singlecmips_top.xst
│   │   ├── single_cycle_MIPS_flowplus.gfl
│   │   ├── single_cycle_MIPS.gfl
│   │   ├── sumrpt_tcl.rsp
│   │   └── xst_sprjTOstx_tcl.rsp
│   ├── __projnav.log
│   ├── singlecmips_top.cmd_log
│   ├── singlecmips_top.lso
│   ├── singlecmips_top.ngr
│   ├── singlecmips_top.prj
│   ├── singlecmips_top.stx
│   ├── singlecmips_top_summary.html
│   ├── singlecmips_top.syr
│   ├── singleCMIPS_Top.vhd
│   ├── singlecmips_top_vhdl.prj
│   ├── single_cycle_MIPS.dhp
│   ├── single_cycle_MIPS.ise
│   ├── single_cycle_MIPS.ise_ISE_Backup
│   ├── singlecycleMIPS_p.vhd
│   ├── top_test.ant
│   ├── top_test_bencher.prj
│   ├── top_test.fdo
│   ├── top_test.jhd
│   ├── top_test.tbw
│   ├── top_test.udo
│   ├── top_test.vhw
│   ├── top_test.xwv
│   ├── top_test.xwv_bak
│   ├── transcript
│   ├── vsim.wlf
│   ├── work
│   │   ├── _info
│   │   ├── mips32_p
│   │   │   ├── body.asm
│   │   │   ├── body.dat
│   │   │   ├── _primary.dat
│   │   │   └── _vhdl.asm
│   │   ├── mips_alucore
│   │   │   ├── behavioral.asm
│   │   │   ├── behavioral.dat
│   │   │   └── _primary.dat
│   │   ├── mipscontrol
│   │   │   ├── behavioral.asm
│   │   │   ├── behavioral.dat
│   │   │   └── _primary.dat
│   │   ├── mipsdatapath
│   │   │   ├── behavioral.asm
│   │   │   ├── behavioral.dat
│   │   │   └── _primary.dat
│   │   ├── mips_ram
│   │   │   ├── behavioral.asm
│   │   │   ├── behavioral.dat
│   │   │   └── _primary.dat
│   │   ├── mipsregs_file
│   │   │   ├── behavioral.asm
│   │   │   ├── behavioral.dat
│   │   │   └── _primary.dat
│   │   ├── mips_rom
│   │   │   ├── behavioral.asm
│   │   │   ├── behavioral.dat
│   │   │   └── _primary.dat
│   │   ├── singlecmips_top
│   │   │   ├── behavioral.asm
│   │   │   ├── behavioral.dat
│   │   │   └── _primary.dat
│   │   └── top_test
│   │   ├── _primary.dat
│   │   ├── testbench_arch.asm
│   │   └── testbench_arch.dat
│   ├── _xmsgs
│   └── xst
│   ├── dump.xst
│   │   ├── mips_alucore.prj
│   │   │   └── ngx
│   │   │   ├── notopt
│   │   │   └── opt
│   │   ├── mipsdatapath.prj
│   │   │   └── ngx
│   │   │   ├── notopt
│   │   │   └── opt
│   │   └── singlecmips_top.prj
│   │   └── ngx
│   │   ├── notopt
│   │   └── opt
│   └── work
│   ├── hdllib.ref
│   ├── hdpdeps.ref
│   └── sub00
│   ├── vhpl00.vho
│   ├── vhpl01.vho
│   ├── vhpl02.vho
│   ├── vhpl03.vho
│   ├── vhpl04.vho
│   ├── vhpl05.vho
│   ├── vhpl06.vho
│   ├── vhpl07.vho
│   ├── vhpl08.vho
│   ├── vhpl09.vho
│   ├── vhpl10.vho
│   ├── vhpl11.vho
│   ├── vhpl12.vho
│   ├── vhpl13.vho
│   ├── vhpl14.vho
│   ├── vhpl15.vho
│   ├── vhpl16.vho
│   ├── vhpl17.vho
│   ├── vhpl18.vho
│   ├── vhpl19.vho
│   ├── vhpl20.vho
│   └── vhpl21.vho
├── 代码
│   ├── alucore.vhd
│   ├── MIPSControl.vhd
│   ├── MIPSDatapath.vhd
│   ├── MIPS_RAM.vhd
│   ├── mipsregs_fiel.vhd
│   ├── MIPSRegs_File.vhd
│   ├── MIPS_Rom.vhd
│   ├── singleCMIPS_Top.vhd
│   └── singlecycleMIPS_p.vhd
├── 看到0~36.jpg
├── 看到32~44.jpg
└── 程序结构图.jpg

31 directories, 131 files

标签:

实例下载地址

单周期MIPS设计VHDL源代码.rar

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警