实例介绍
很好的quartus ii软件学习教程及Verilog语言开发经典例子,欢迎大家收藏...
【实例截图】
【核心代码】
4744302542871761900.rar
└── 基于Quartus2的Verilog实例详解
├── src
│ ├── add
│ │ ├── add.asm.rpt
│ │ ├── add_assignment_defaults.qdf
│ │ ├── add.bdf
│ │ ├── add.cdf
│ │ ├── add.done
│ │ ├── add.fit.rpt
│ │ ├── add.fit.smsg
│ │ ├── add.fit.summary
│ │ ├── add.flow.rpt
│ │ ├── add.map.rpt
│ │ ├── add.map.summary
│ │ ├── add.pin
│ │ ├── add.pof
│ │ ├── add.qpf
│ │ ├── add.qsf
│ │ ├── add.qws
│ │ ├── add.sim.rpt
│ │ ├── add.sof
│ │ ├── add.tan.rpt
│ │ ├── add.tan.summary
│ │ ├── add.vwf
│ │ └── db
│ │ ├── add.(0).cnf.cdb
│ │ ├── add.(0).cnf.hdb
│ │ ├── add.asm.qmsg
│ │ ├── add.cbx.xml
│ │ ├── add.cmp0.ddb
│ │ ├── add.cmp.cdb
│ │ ├── add.cmp.hdb
│ │ ├── add.cmp.kpt
│ │ ├── add.cmp.logdb
│ │ ├── add.cmp.rdb
│ │ ├── add.cmp.tdb
│ │ ├── add.db_info
│ │ ├── add.dbp
│ │ ├── add.eco.cdb
│ │ ├── add.eds_overflow
│ │ ├── add.fit.qmsg
│ │ ├── add.hier_info
│ │ ├── add.hif
│ │ ├── add.map.cdb
│ │ ├── add.map.hdb
│ │ ├── add.map.logdb
│ │ ├── add.map.qmsg
│ │ ├── add.pre_map.cdb
│ │ ├── add.pre_map.hdb
│ │ ├── add.psp
│ │ ├── add.pss
│ │ ├── add.rtlv.hdb
│ │ ├── add.rtlv_sg.cdb
│ │ ├── add.rtlv_sg_swap.cdb
│ │ ├── add.sgdiff.cdb
│ │ ├── add.sgdiff.hdb
│ │ ├── add.signalprobe.cdb
│ │ ├── add.sim.hdb
│ │ ├── add.sim.qmsg
│ │ ├── add.sim.rdb
│ │ ├── add.sim.vwf
│ │ ├── add.sld_design_entry_dsc.sci
│ │ ├── add.sld_design_entry.sci
│ │ ├── add.syn_hier_info
│ │ ├── add.tan.qmsg
│ │ └── wed.zsf
│ ├── freqency
│ │ ├── ceping.bsf
│ │ ├── ceping.v
│ │ ├── db
│ │ │ ├── plvji.(0).cnf.cdb
│ │ │ ├── plvji.(0).cnf.hdb
│ │ │ ├── plvji.(1).cnf.cdb
│ │ │ ├── plvji.(1).cnf.hdb
│ │ │ ├── plvji.(2).cnf.cdb
│ │ │ ├── plvji.(2).cnf.hdb
│ │ │ ├── plvji.(3).cnf.cdb
│ │ │ ├── plvji.(3).cnf.hdb
│ │ │ ├── plvji.(4).cnf.cdb
│ │ │ ├── plvji.(4).cnf.hdb
│ │ │ ├── plvji.asm.qmsg
│ │ │ ├── plvji.cbx.xml
│ │ │ ├── plvji.cmp0.ddb
│ │ │ ├── plvji.cmp.cdb
│ │ │ ├── plvji.cmp.hdb
│ │ │ ├── plvji.cmp.kpt
│ │ │ ├── plvji.cmp.logdb
│ │ │ ├── plvji.cmp.rdb
│ │ │ ├── plvji.cmp.tdb
│ │ │ ├── plvji.db_info
│ │ │ ├── plvji.dbp
│ │ │ ├── plvji.eco.cdb
│ │ │ ├── plvji.eds_overflow
│ │ │ ├── plvji.fit.qmsg
│ │ │ ├── plvji.hier_info
│ │ │ ├── plvji.hif
│ │ │ ├── plvji.map.cdb
│ │ │ ├── plvji.map.hdb
│ │ │ ├── plvji.map.logdb
│ │ │ ├── plvji.map.qmsg
│ │ │ ├── plvji.pre_map.cdb
│ │ │ ├── plvji.pre_map.hdb
│ │ │ ├── plvji.psp
│ │ │ ├── plvji.pss
│ │ │ ├── plvji.rtlv.hdb
│ │ │ ├── plvji.rtlv_sg.cdb
│ │ │ ├── plvji.rtlv_sg_swap.cdb
│ │ │ ├── plvji.sgdiff.cdb
│ │ │ ├── plvji.sgdiff.hdb
│ │ │ ├── plvji.signalprobe.cdb
│ │ │ ├── plvji.sim.hdb
│ │ │ ├── plvji.sim.qmsg
│ │ │ ├── plvji.sim.rdb
│ │ │ ├── plvji.sim.vwf
│ │ │ ├── plvji.sld_design_entry_dsc.sci
│ │ │ ├── plvji.sld_design_entry.sci
│ │ │ ├── plvji.syn_hier_info
│ │ │ ├── plvji.tan.qmsg
│ │ │ └── wed.zsf
│ │ ├── plvji.asm.rpt
│ │ ├── plvji.bdf
│ │ ├── plvji.cdf
│ │ ├── plvji.done
│ │ ├── plvji.dpf
│ │ ├── plvji.fit.rpt
│ │ ├── plvji.fit.smsg
│ │ ├── plvji.fit.summary
│ │ ├── plvji.flow.rpt
│ │ ├── plvji.map.rpt
│ │ ├── plvji.map.smsg
│ │ ├── plvji.map.summary
│ │ ├── plvji.pin
│ │ ├── plvji.pof
│ │ ├── plvji.qpf
│ │ ├── plvji.qsf
│ │ ├── plvji.qws
│ │ ├── plvji.sim.rpt
│ │ ├── plvji.sof
│ │ ├── plvji.tan.rpt
│ │ ├── plvji.tan.summary
│ │ ├── plvji.vwf
│ │ ├── saomiao.bsf
│ │ ├── saomiao.v
│ │ ├── select.bsf
│ │ ├── select.v
│ │ ├── yima.bsf
│ │ └── yima.v
│ ├── paobiao
│ │ ├── cmp_state.ini
│ │ ├── db
│ │ │ ├── add_sub_4nh.tdf
│ │ │ ├── add_sub_7nh.tdf
│ │ │ ├── paobiao.(0).cnf.cdb
│ │ │ ├── paobiao.(0).cnf.hdb
│ │ │ ├── paobiao.(1).cnf.cdb
│ │ │ ├── paobiao.(1).cnf.hdb
│ │ │ ├── paobiao.(2).cnf.cdb
│ │ │ ├── paobiao.(2).cnf.hdb
│ │ │ ├── paobiao.(3).cnf.cdb
│ │ │ ├── paobiao.(3).cnf.hdb
│ │ │ ├── paobiao.(4).cnf.cdb
│ │ │ ├── paobiao.(4).cnf.hdb
│ │ │ ├── paobiao.(5).cnf.cdb
│ │ │ ├── paobiao.(5).cnf.hdb
│ │ │ ├── paobiao.asm.qmsg
│ │ │ ├── paobiao.cbx.xml
│ │ │ ├── paobiao.cmp0.ddb
│ │ │ ├── paobiao.cmp.cdb
│ │ │ ├── paobiao.cmp.hdb
│ │ │ ├── paobiao.cmp.kpt
│ │ │ ├── paobiao.cmp.logdb
│ │ │ ├── paobiao_cmp.qrpt
│ │ │ ├── paobiao.cmp.rdb
│ │ │ ├── paobiao.cmp.tdb
│ │ │ ├── paobiao.db_info
│ │ │ ├── paobiao.dbp
│ │ │ ├── paobiao.eco.cdb
│ │ │ ├── paobiao.eds_overflow
│ │ │ ├── paobiao.fit.qmsg
│ │ │ ├── paobiao.hier_info
│ │ │ ├── paobiao.hif
│ │ │ ├── paobiao.map.cdb
│ │ │ ├── paobiao.map.hdb
│ │ │ ├── paobiao.map.logdb
│ │ │ ├── paobiao.map.qmsg
│ │ │ ├── paobiao.pre_map.cdb
│ │ │ ├── paobiao.pre_map.hdb
│ │ │ ├── paobiao.psp
│ │ │ ├── paobiao.pss
│ │ │ ├── paobiao.rtlv.hdb
│ │ │ ├── paobiao.rtlv_sg.cdb
│ │ │ ├── paobiao.rtlv_sg_swap.cdb
│ │ │ ├── paobiao.sgdiff.cdb
│ │ │ ├── paobiao.sgdiff.hdb
│ │ │ ├── paobiao.signalprobe.cdb
│ │ │ ├── paobiao.sim.hdb
│ │ │ ├── paobiao.sim.qmsg
│ │ │ ├── paobiao_sim.qrpt
│ │ │ ├── paobiao.sim.rdb
│ │ │ ├── paobiao.sim.vwf
│ │ │ ├── paobiao.sld_design_entry_dsc.sci
│ │ │ ├── paobiao.sld_design_entry.sci
│ │ │ ├── paobiao.syn_hier_info
│ │ │ ├── paobiao.tan.qmsg
│ │ │ └── wed.zsf
│ │ ├── minute.bsf
│ │ ├── minute.v
│ │ ├── paobiao.asm.rpt
│ │ ├── paobiao_assignment_defaults.qdf
│ │ ├── paobiao.bdf
│ │ ├── paobiao.cdf
│ │ ├── paobiao.done
│ │ ├── paobiao.dpf
│ │ ├── paobiao.fit.eqn
│ │ ├── paobiao.fit.rpt
│ │ ├── paobiao.fit.smsg
│ │ ├── paobiao.fit.summary
│ │ ├── paobiao.flow.rpt
│ │ ├── paobiao.map.eqn
│ │ ├── paobiao.map.rpt
│ │ ├── paobiao.map.smsg
│ │ ├── paobiao.map.summary
│ │ ├── paobiao.pin
│ │ ├── paobiao.pof
│ │ ├── paobiao.qpf
│ │ ├── paobiao.qsf
│ │ ├── paobiao.qws
│ │ ├── paobiao.sim.rpt
│ │ ├── paobiao.sof
│ │ ├── paobiao.tan.rpt
│ │ ├── paobiao.tan.summary
│ │ ├── paobiao.vwf
│ │ ├── saomiao.bsf
│ │ ├── saomiao.v
│ │ ├── second.bsf
│ │ ├── second.v
│ │ ├── select.bsf
│ │ ├── select.v
│ │ ├── yima.bsf
│ │ └── yima.v
│ ├── shuzizhong
│ │ ├── db
│ │ │ ├── zz.(0).cnf.cdb
│ │ │ ├── zz.(0).cnf.hdb
│ │ │ ├── zz.asm.qmsg
│ │ │ ├── zz.cbx.xml
│ │ │ ├── zz.cmp0.ddb
│ │ │ ├── zz.cmp.cdb
│ │ │ ├── zz.cmp.hdb
│ │ │ ├── zz.cmp.kpt
│ │ │ ├── zz.cmp.logdb
│ │ │ ├── zz.cmp.rdb
│ │ │ ├── zz.cmp.tdb
│ │ │ ├── zz.db_info
│ │ │ ├── zz.dbp
│ │ │ ├── zz.eco.cdb
│ │ │ ├── zz.fit.qmsg
│ │ │ ├── zz.hier_info
│ │ │ ├── zz.hif
│ │ │ ├── zz.map.cdb
│ │ │ ├── zz.map.hdb
│ │ │ ├── zz.map.logdb
│ │ │ ├── zz.map.qmsg
│ │ │ ├── zz.pre_map.cdb
│ │ │ ├── zz.pre_map.hdb
│ │ │ ├── zz.psp
│ │ │ ├── zz.pss
│ │ │ ├── zz.rtlv.hdb
│ │ │ ├── zz.rtlv_sg.cdb
│ │ │ ├── zz.rtlv_sg_swap.cdb
│ │ │ ├── zz.sgdiff.cdb
│ │ │ ├── zz.sgdiff.hdb
│ │ │ ├── zz.signalprobe.cdb
│ │ │ ├── zz.sld_design_entry_dsc.sci
│ │ │ ├── zz.sld_design_entry.sci
│ │ │ ├── zz.syn_hier_info
│ │ │ └── zz.tan.qmsg
│ │ ├── shuzizhong.v
│ │ ├── sopc_builder_debug_log.txt
│ │ ├── zz.asm.rpt
│ │ ├── zz_assignment_defaults.qdf
│ │ ├── zz.cdf
│ │ ├── zz.done
│ │ ├── zz.dpf
│ │ ├── zz.fit.rpt
│ │ ├── zz.fit.smsg
│ │ ├── zz.fit.summary
│ │ ├── zz.flow.rpt
│ │ ├── zz.map.rpt
│ │ ├── zz.map.summary
│ │ ├── zz.pin
│ │ ├── zz.pof
│ │ ├── zz.qpf
│ │ ├── zz.qsf
│ │ ├── zz.qws
│ │ ├── zz.sof
│ │ ├── zz.tan.rpt
│ │ └── zz.tan.summary
│ └── 点阵
│ ├── db
│ │ ├── add_sub_2ih.tdf
│ │ ├── altsyncram_d651.tdf
│ │ ├── float.(0).cnf.cdb
│ │ ├── float.(0).cnf.hdb
│ │ ├── float.(1).cnf.cdb
│ │ ├── float.(1).cnf.hdb
│ │ ├── float.(2).cnf.cdb
│ │ ├── float.(2).cnf.hdb
│ │ ├── float.(3).cnf.cdb
│ │ ├── float.(3).cnf.hdb
│ │ ├── float.(4).cnf.cdb
│ │ ├── float.(4).cnf.hdb
│ │ ├── float.(5).cnf.cdb
│ │ ├── float.(5).cnf.hdb
│ │ ├── float.(6).cnf.cdb
│ │ ├── float.(6).cnf.hdb
│ │ ├── float.(7).cnf.cdb
│ │ ├── float.(7).cnf.hdb
│ │ ├── float.(8).cnf.cdb
│ │ ├── float.(8).cnf.hdb
│ │ ├── float.asm.qmsg
│ │ ├── float.cbx.xml
│ │ ├── float.cmp0.ddb
│ │ ├── float.cmp.cdb
│ │ ├── float.cmp.hdb
│ │ ├── float.cmp.kpt
│ │ ├── float.cmp.logdb
│ │ ├── float.cmp.rdb
│ │ ├── float.cmp.tdb
│ │ ├── float.db_info
│ │ ├── float.dbp
│ │ ├── float.eco.cdb
│ │ ├── float.fit.qmsg
│ │ ├── float.hier_info
│ │ ├── float.hif
│ │ ├── float.map.cdb
│ │ ├── float.map.hdb
│ │ ├── float.map.logdb
│ │ ├── float.map.qmsg
│ │ ├── float.pre_map.cdb
│ │ ├── float.pre_map.hdb
│ │ ├── float.psp
│ │ ├── float.pss
│ │ ├── float.rtlv.hdb
│ │ ├── float.rtlv_sg.cdb
│ │ ├── float.rtlv_sg_swap.cdb
│ │ ├── float.sgdiff.cdb
│ │ ├── float.sgdiff.hdb
│ │ ├── float.signalprobe.cdb
│ │ ├── float.sld_design_entry_dsc.sci
│ │ ├── float.sld_design_entry.sci
│ │ ├── float.syn_hier_info
│ │ ├── float.tan.qmsg
│ │ └── wed.zsf
│ ├── float.asm.rpt
│ ├── float_assignment_defaults.qdf
│ ├── float.bdf
│ ├── float.cdf
│ ├── float.done
│ ├── float.dpf
│ ├── float.fit.rpt
│ ├── float.fit.smsg
│ ├── float.fit.summary
│ ├── float.flow.rpt
│ ├── float.map.rpt
│ ├── float.map.summary
│ ├── float.pin
│ ├── float.pof
│ ├── float.qpf
│ ├── float.qsf
│ ├── float.qws
│ ├── float.sim.rpt
│ ├── float.sof
│ ├── float.tan.rpt
│ ├── float.tan.summary
│ ├── float.vwf
│ ├── hdf.bsf
│ ├── hdf.v
│ ├── saomiao.bsf
│ ├── saomiao.v
│ ├── shj.bsf
│ ├── shj.v
│ ├── sopc_builder_debug_log.txt
│ ├── zi_mo_bb.v
│ ├── zimo_bb.v
│ ├── zi_mo.bsf
│ ├── zimo.bsf
│ ├── zimo.mif
│ ├── zi_mo.v
│ ├── zimo.v
│ └── 字模
│ ├── Hzk16f.dat
│ ├── pctolcd203.exe
│ ├── Project2.exe
│ ├── pyhzbj.rar
│ ├── RTL60.BPL
│ └── VCL60.BPL
└── 基于Quartus2的Verilog实例详解.pdf
13 directories, 385 files
标签:
小贴士
感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。
- 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
- 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
- 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
- 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。
关于好例子网
本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明
网友评论
我要评论