实例介绍
东北大学EDA数字钟课程设计 电子09级的 测试通过 添加了其他功能,后面的资源里还有课程设计报告,学弟学妹们放心下载吧。
【实例截图】
【核心代码】
ultimate.rar
└── ultimate
├── automake.log
├── baoshi.vhd
├── baoshi.vhd.bak
├── bitgen.ut
├── clock_top.asm.rpt
├── clock_top_assignment_defaults.qdf
├── clock_top.bgn
├── clock_top.bit
├── clock_top.bld
├── clock_top.cmd_log
├── clock_top.dhp
├── clock_top.done
├── clock_top.drc
├── clock_top.fit.rpt
├── clock_top.fit.smsg
├── clock_top.fit.summary
├── clock_top.flow.rpt
├── clock_top_last_par.ncd
├── clock_top.lso
├── clock_top_map.ncd
├── clock_top_map.ngm
├── clock_top.map.rpt
├── clock_top.map.summary
├── clock_top.mrp
├── clock_top.nc1
├── clock_top.ncd
├── clock_top.ngc
├── clock_top.ngd
├── clock_top.ngm
├── clock_top.ngr
├── clock_top.npl
├── clock_top.pad
├── clock_top_pad.csv
├── clock_top.pad_txt
├── clock_top_pad.txt
├── clock_top.par
├── clock_top.pcf
├── clock_top.pin
├── clock_top.placed_ncd_tracker
├── clock_top.pof
├── clock_top_preroute.twr
├── clock_top_preroute.twx
├── clock_top.prj
├── clock_top.qpf
├── clock_top.qsf
├── clock_top.qws
├── clock_top.routed_ncd_tracker
├── clock_top.sim.rpt
├── clock_top.sof
├── clock_top.stx
├── clock_top.syr
├── clock_top.tan.rpt
├── clock_top.tan.summary
├── clock_top.tw1
├── clock_top.twr
├── clock_top.twx
├── clock_top.twx_map
├── clock_top.ut
├── clock_top.vhd
├── clock_top.vhd.bak
├── clock_top.vwf
├── clock_top.xpi
├── coregen.log
├── coregen.prj
├── counter_100_x.cmd_log
├── counter_100_x.lso
├── counter_100_x.ngc
├── counter_100_x.ngr
├── counter_100_x.prj
├── counter_100_x.stx
├── counter_100_x.syr
├── counter_100_x.vhd
├── counter_100_x.vhd.bak
├── counter_1_10.ANT
├── counter_1_10.fdo
├── counter_1_10.tbw
├── counter_1_10.udo
├── counter_1_10.vhw
├── counter_12_x.vhd
├── counter_24_x.vhd
├── counter_6_10_x.cmd_log
├── counter_6_10_x.lso
├── counter_6_10_x.ngc
├── counter_6_10_x.ngr
├── counter_6_10_x.prj
├── counter_6_10_x.stx
├── counter_6_10_x.syr
├── counter_6_10_x.vhd
├── counter_6_10_x.vhd.bak
├── counter_7_x.cmd_log
├── counter_7_x.lso
├── counter_7_x.ngc
├── counter_7_x.ngr
├── counter_7_x.prj
├── counter_7_x.stx
├── counter_7_x.syr
├── counter_7_x.vhd
├── counter_7_x.vhd.bak
├── day_counter.cmd_log
├── day_counter.lso
├── day_counter.ngc
├── day_counter.ngr
├── day_counter.prj
├── day_counter.stx
├── day_counter.syr
├── day_counter.vhd
├── day_counter.vhd.bak
├── day.vwf
├── db
│ ├── clock_top.(0).cnf.cdb
│ ├── clock_top.(0).cnf.hdb
│ ├── clock_top.(1).cnf.cdb
│ ├── clock_top.(1).cnf.hdb
│ ├── clock_top.(2).cnf.cdb
│ ├── clock_top.(2).cnf.hdb
│ ├── clock_top.(3).cnf.cdb
│ ├── clock_top.(3).cnf.hdb
│ ├── clock_top.(4).cnf.cdb
│ ├── clock_top.(4).cnf.hdb
│ ├── clock_top.(5).cnf.cdb
│ ├── clock_top.(5).cnf.hdb
│ ├── clock_top.(6).cnf.cdb
│ ├── clock_top.(6).cnf.hdb
│ ├── clock_top.(7).cnf.cdb
│ ├── clock_top.(7).cnf.hdb
│ ├── clock_top.(8).cnf.cdb
│ ├── clock_top.(8).cnf.hdb
│ ├── clock_top.asm_labs.ddb
│ ├── clock_top.asm.qmsg
│ ├── clock_top.asm.rdb
│ ├── clock_top.cbx.xml
│ ├── clock_top.cmp0.ddb
│ ├── clock_top.cmp.bpm
│ ├── clock_top.cmp.cdb
│ ├── clock_top.cmp.ecobp
│ ├── clock_top.cmp.hdb
│ ├── clock_top.cmp.kpt
│ ├── clock_top.cmp.logdb
│ ├── clock_top.cmp_merge.kpt
│ ├── clock_top.cmp.rdb
│ ├── clock_top.cmp.tdb
│ ├── clock_top.db_info
│ ├── clock_top.eco.cdb
│ ├── clock_top.eds_overflow
│ ├── clock_top.fit.qmsg
│ ├── clock_top.fnsim.hdb
│ ├── clock_top.fnsim.qmsg
│ ├── clock_top.hier_info
│ ├── clock_top.hif
│ ├── clock_top.lpc.html
│ ├── clock_top.lpc.rdb
│ ├── clock_top.lpc.txt
│ ├── clock_top.map_bb.cdb
│ ├── clock_top.map_bb.hdb
│ ├── clock_top.map_bb.logdb
│ ├── clock_top.map.bpm
│ ├── clock_top.map.cdb
│ ├── clock_top.map.ecobp
│ ├── clock_top.map.hdb
│ ├── clock_top.map.kpt
│ ├── clock_top.map.logdb
│ ├── clock_top.map.qmsg
│ ├── clock_top.pre_map.cdb
│ ├── clock_top.pre_map.hdb
│ ├── clock_top.rpp.qmsg
│ ├── clock_top.rtlv.hdb
│ ├── clock_top.rtlv_sg.cdb
│ ├── clock_top.rtlv_sg_swap.cdb
│ ├── clock_top.sgate.rvd
│ ├── clock_top.sgate_sm.rvd
│ ├── clock_top.sgdiff.cdb
│ ├── clock_top.sgdiff.hdb
│ ├── clock_top.sim.cvwf
│ ├── clock_top.simfam
│ ├── clock_top.sim.hdb
│ ├── clock_top.sim.qmsg
│ ├── clock_top.sim.rdb
│ ├── clock_top.sim_temp_.vwf
│ ├── clock_top.sld_design_entry_dsc.sci
│ ├── clock_top.sld_design_entry.sci
│ ├── clock_top.smart_action.txt
│ ├── clock_top.smp_dump.txt
│ ├── clock_top.syn_hier_info
│ ├── clock_top.tan.qmsg
│ ├── clock_top.tis_db_list.ddb
│ ├── logic_util_heursitic.dat
│ ├── mux_0oc.tdf
│ ├── mux_5oc.tdf
│ ├── prev_cmp_clock_top.asm.qmsg
│ ├── prev_cmp_clock_top.fit.qmsg
│ ├── prev_cmp_clock_top.map.qmsg
│ ├── prev_cmp_clock_top.qmsg
│ ├── prev_cmp_clock_top.sim.qmsg
│ ├── prev_cmp_clock_top.tan.qmsg
│ └── wed.wsf
├── _impact.cmd
├── _impact.log
├── incremental_db
│ ├── compiled_partitions
│ │ ├── clock_top.db_info
│ │ ├── clock_top.root_partition.cmp.cdb
│ │ ├── clock_top.root_partition.cmp.dfp
│ │ ├── clock_top.root_partition.cmp.hdb
│ │ ├── clock_top.root_partition.cmp.kpt
│ │ ├── clock_top.root_partition.cmp.logdb
│ │ ├── clock_top.root_partition.cmp.rcfdb
│ │ ├── clock_top.root_partition.cmp.re.rcfdb
│ │ ├── clock_top.root_partition.map.cdb
│ │ ├── clock_top.root_partition.map.dpi
│ │ ├── clock_top.root_partition.map.hdb
│ │ └── clock_top.root_partition.map.kpt
│ └── README
├── main_sm.vhd
├── main_sm.vhd.bak
├── _ngo
│ └── netlist.lst
├── _pace.ucf
├── pepExtractor.prj
├── ping_run_function.vhd
├── __projnav
│ ├── bitgen.rsp
│ ├── clock_top_flowplus.gfl
│ ├── clock_top.gfl
│ ├── clock_top_ncdTOut_tcl.rsp
│ ├── clock_top.xst
│ ├── coregen.rsp
│ ├── counter_100_x.xst
│ ├── counter_6_10_x.xst
│ ├── counter_7_x.xst
│ ├── day_counter.xst
│ ├── ednTOngd_tcl.rsp
│ ├── hb_cmds
│ ├── map.log
│ ├── mfea_tcl.rsp
│ ├── nc1TOncd_tcl.rsp
│ ├── par.log
│ ├── posttrc.log
│ ├── pretrc.log
│ └── runXst_tcl.rsp
├── __projnav.log
├── results.txt
├── sunday_ok.lfp
├── sunday_ok.ucf
├── sunday_ok.ucf.untf
├── tcl_stacktrace.txt
├── transcript
├── undo_redo.txt
├── untitled.cdf
├── vsim.wlf
├── Waveform1.vwf
├── work
│ ├── counter_1_10
│ │ ├── _primary.dat
│ │ ├── testbench_arch.asm
│ │ └── testbench_arch.dat
│ ├── counter_6_10_x
│ │ ├── archi.asm
│ │ ├── archi.dat
│ │ └── _primary.dat
│ ├── counter_6_10_x_cfg
│ │ ├── _primary.dat
│ │ └── _vhdl.asm
│ └── _info
└── xst
└── work
├── hdllib.ref
├── hdpdeps.ref
└── sub00
├── vhpl00.vho
├── vhpl01.vho
├── vhpl02.vho
├── vhpl03.vho
├── vhpl04.vho
├── vhpl05.vho
├── vhpl06.vho
├── vhpl07.vho
├── vhpl08.vho
├── vhpl09.vho
├── vhpl10.vho
├── vhpl11.vho
├── vhpl12.vho
├── vhpl13.vho
├── vhpl14.vho
├── vhpl15.vho
├── vhpl16.vho
└── vhpl17.vho
13 directories, 274 files
标签:
小贴士
感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。
- 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
- 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
- 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
- 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。
关于好例子网
本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明
网友评论
我要评论