实例介绍
潘松、黄继业的《EDA技术与VHDL》(第2版)完整PPT:第1章 概述;第2章PLD硬件特性与编程技术;第3章VHDL基础;第4章 Quartus使用方法;第5章 VHDL状态机;第6章 16位CISC CPU设计;第7章 VHDL语句;第8章 VHDL结构;第9章 DSP Builder设计初步;第10章 DSP Builder设计深入。各章节内容完整,我自己按照这个学习了一遍。
【实例截图】
【核心代码】
4744302543376593870.rar
└── EDA技术与VHDL-潘松
├── 第10章 DSP Builder设计深入.ppt
├── 第1章 概述.ppt
├── 第2章 PLD硬件特性与编程技术.ppt
├── 第3章 VHDL基础.ppt
├── 第4章 Quartus II 使用方法.ppt
├── 第5章 VHDL 状态机.ppt
├── 第6章 16位CISC CPU设计.ppt
├── 第7章 VHDL语句.ppt
├── 第8章 有限状态机设计技术.ppt
└── 第9章 DSP Builder设计初步.ppt
1 directory, 10 files
标签:
相关软件
小贴士
感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。
- 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
- 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
- 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
- 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。
关于好例子网
本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明
网友评论
我要评论