在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例Clojure → 流水灯设计 Verilog fpga

流水灯设计 Verilog fpga

Clojure

下载此实例
  • 开发语言:Others
  • 实例大小:7.60M
  • 下载次数:8
  • 浏览次数:82
  • 发布时间:2021-04-14
  • 实例类别:Clojure
  • 发 布 人:lllllzd
  • 文件格式:.rar
  • 所需积分:2
 相关标签: 流水灯 设计

实例介绍

【实例简介】流水灯,可控:变方向,调速,verilog

【实例截图】

【源码目录】

fpga00

├── Waveform.vwf
├── c5_pin_model_dump.txt
├── db
│   ├── maichong.(0).cnf.cdb
│   ├── maichong.(0).cnf.hdb
│   ├── maichong.asm.qmsg
│   ├── maichong.asm.rdb
│   ├── maichong.cbx.xml
│   ├── maichong.cmp.ammdb
│   ├── maichong.cmp.bpm
│   ├── maichong.cmp.cdb
│   ├── maichong.cmp.hdb
│   ├── maichong.cmp.idb
│   ├── maichong.cmp.logdb
│   ├── maichong.cmp.rdb
│   ├── maichong.cmp_merge.kpt
│   ├── maichong.cyclonev_io_sim_cache.ff_0c_fast.hsd
│   ├── maichong.cyclonev_io_sim_cache.ff_85c_fast.hsd
│   ├── maichong.cyclonev_io_sim_cache.ss_0c_slow.hsd
│   ├── maichong.cyclonev_io_sim_cache.ss_85c_slow.hsd
│   ├── maichong.db_info
│   ├── maichong.eda.qmsg
│   ├── maichong.fit.qmsg
│   ├── maichong.hier_info
│   ├── maichong.hif
│   ├── maichong.logic_util_heuristic.dat
│   ├── maichong.lpc.html
│   ├── maichong.lpc.rdb
│   ├── maichong.lpc.txt
│   ├── maichong.map.ammdb
│   ├── maichong.map.bpm
│   ├── maichong.map.cdb
│   ├── maichong.map.hdb
│   ├── maichong.map.kpt
│   ├── maichong.map.logdb
│   ├── maichong.map.qmsg
│   ├── maichong.map.rdb
│   ├── maichong.map_bb.cdb
│   ├── maichong.map_bb.hdb
│   ├── maichong.map_bb.logdb
│   ├── maichong.pre_map.hdb
│   ├── maichong.pti_db_list.ddb
│   ├── maichong.root_partition.map.reg_db.cdb
│   ├── maichong.routing.rdb
│   ├── maichong.rtlv.hdb
│   ├── maichong.rtlv_sg.cdb
│   ├── maichong.rtlv_sg_swap.cdb
│   ├── maichong.sld_design_entry.sci
│   ├── maichong.sld_design_entry_dsc.sci
│   ├── maichong.smart_action.txt
│   ├── maichong.sta.qmsg
│   ├── maichong.sta.rdb
│   ├── maichong.sta_cmp.8_H7_slow_1100mv_85c.tdb
│   ├── maichong.tis_db_list.ddb
│   ├── maichong.tiscmp.fast_1100mv_0c.ddb
│   ├── maichong.tiscmp.fast_1100mv_85c.ddb
│   ├── maichong.tiscmp.fastest_slow_1100mv_0c.ddb
│   ├── maichong.tiscmp.fastest_slow_1100mv_85c.ddb
│   ├── maichong.tiscmp.slow_1100mv_0c.ddb
│   ├── maichong.tiscmp.slow_1100mv_85c.ddb
│   ├── maichong.vpr.ammdb
│   └── prev_cmp_maichong.qmsg
├── incremental_db
│   ├── README
│   └── compiled_partitions
│       ├── maichong.db_info
│       ├── maichong.root_partition.cmp.ammdb
│       ├── maichong.root_partition.cmp.cdb
│       ├── maichong.root_partition.cmp.dfp
│       ├── maichong.root_partition.cmp.hbdb.cdb
│       ├── maichong.root_partition.cmp.hbdb.hdb
│       ├── maichong.root_partition.cmp.hbdb.sig
│       ├── maichong.root_partition.cmp.hdb
│       ├── maichong.root_partition.cmp.logdb
│       ├── maichong.root_partition.cmp.rcfdb
│       ├── maichong.root_partition.map.cdb
│       ├── maichong.root_partition.map.dpi
│       ├── maichong.root_partition.map.hbdb.cdb
│       ├── maichong.root_partition.map.hbdb.hb_info
│       ├── maichong.root_partition.map.hbdb.hdb
│       ├── maichong.root_partition.map.hbdb.sig
│       ├── maichong.root_partition.map.hdb
│       ├── maichong.root_partition.map.kpt
│       ├── maichong.root_partition.map.olf.cdb
│       ├── maichong.root_partition.map.olm.cdb
│       ├── maichong.root_partition.map.oln.cdb
│       ├── maichong.root_partition.map.opi
│       ├── maichong.root_partition.map.orf.cdb
│       ├── maichong.root_partition.map.orm.cdb
│       ├── maichong.root_partition.map.orn.cdb
│       ├── maichong.root_partition.rrp.cdb
│       ├── maichong.root_partition.rrp.hbdb.cdb
│       ├── maichong.root_partition.rrp.hbdb.hdb
│       ├── maichong.root_partition.rrp.hdb
│       ├── maichong.root_partition.rrp.kpt
│       ├── maichong.rrp.hdb
│       └── maichong.rrs.cdb
├── maichong.qpf
├── maichong.qsf
├── maichong.qws
├── maichong.v
├── maichong.v.bak
├── output_files
│   ├── maichong.asm.rpt
│   ├── maichong.done
│   ├── maichong.eda.rpt
│   ├── maichong.fit.rpt
│   ├── maichong.fit.smsg
│   ├── maichong.fit.summary
│   ├── maichong.flow.rpt
│   ├── maichong.jdi
│   ├── maichong.map.rpt
│   ├── maichong.map.smsg
│   ├── maichong.map.summary
│   ├── maichong.pin
│   ├── maichong.sld
│   ├── maichong.sof
│   ├── maichong.sta.rpt
│   └── maichong.sta.summary
└── simulation
    ├── modelsim
    │   ├── maichong.sft
    │   ├── maichong.vho
    │   └── maichong_modelsim.xrf
    └── qsim
        ├── Waveform.vwf.vt
        ├── maichong.do
        ├── maichong.msim.vcd
        ├── maichong.sft
        ├── maichong.vo
        ├── maichong_20201031225723.sim.vwf
        ├── maichong_20201031225814.sim.vwf
        ├── maichong_20201031225859.sim.vwf
        ├── maichong_20201031230003.sim.vwf
        ├── maichong_20201031230101.sim.vwf
        ├── maichong_20201031230212.sim.vwf
        ├── maichong_20201031230235.sim.vwf
        ├── maichong_20201031230314.sim.vwf
        ├── maichong_20201031230423.sim.vwf
        ├── maichong_20201031230534.sim.vwf
        ├── maichong_modelsim.xrf
        ├── transcript
        └── work
            ├── _info
            ├── _lib.qdb
            ├── _lib1_2.qdb
            ├── _lib1_2.qpg
            ├── _lib1_2.qtl
            └── _vmake

8 directories, 141 files


【核心代码】module mux8_to_1(
        input clk, //时钟信号
        input rst, //异步步复位信号
  input direction, //方向选择
  input [1:0]speed, //速度调节
        output reg [7:0]led//输出
        );

标签: 流水灯 设计

实例下载地址

流水灯设计 Verilog fpga

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警