在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → 基于verilog的打地鼠设计

基于verilog的打地鼠设计

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:21.38M
  • 下载次数:1
  • 浏览次数:130
  • 发布时间:2021-03-05
  • 实例类别:一般编程问题
  • 发 布 人:好学IT男
  • 文件格式:.zip
  • 所需积分:2
 

实例介绍

【实例简介】
本系统采用Basys2板为控制主板,用ps2键盘控制打地鼠,VGA显示开机画面,地鼠的出现和等级,失败和胜利画面。每个难度级别对应不同背景音乐,用蜂鸣器播放。用数码管显示当前的分数、命数,并记录最高分。可以直接下板使用。
【实例截图】
【核心代码】
f8647904-e079-4900-b4a8-86090d3c0555
└── FPGAkeshe
└── dadishu
├── beep_choose.v
├── blk_mem_gen_v7_3.mif
├── blk_mem.mif
├── buzzer.v
├── clk_1s.v
├── count_guide.ncd
├── count.v
├── dadishu.gise
├── dadishu.xise
├── dazhong_40.mif
├── dazhong.coe
├── dazhong.mif
├── dishu.coe
├── dishu.mif
├── dong.coe
├── dong.mif
├── fuse.log
├── fuseRelaunch.cmd
├── fuse.xmsgs
├── ipcore_dir
│   ├── blk_mem
│   │   ├── blk_mem_gen_v7_3_readme.txt
│   │   ├── doc
│   │   │   ├── blk_mem_gen_v7_3_vinfo.html
│   │   │   └── pg058-blk-mem-gen.pdf
│   │   ├── example_design
│   │   │   ├── blk_mem_exdes.ucf
│   │   │   ├── blk_mem_exdes.vhd
│   │   │   ├── blk_mem_exdes.xdc
│   │   │   └── blk_mem_prod.vhd
│   │   ├── implement
│   │   │   ├── implement.bat
│   │   │   ├── implement.sh
│   │   │   ├── planAhead_ise.bat
│   │   │   ├── planAhead_ise.sh
│   │   │   ├── planAhead_ise.tcl
│   │   │   ├── xst.prj
│   │   │   └── xst.scr
│   │   └── simulation
│   │   ├── addr_gen.vhd
│   │   ├── blk_mem_synth.vhd
│   │   ├── blk_mem_tb.vhd
│   │   ├── bmg_stim_gen.vhd
│   │   ├── bmg_tb_pkg.vhd
│   │   ├── functional
│   │   │   ├── simcmds.tcl
│   │   │   ├── simulate_isim.bat
│   │   │   ├── simulate_mti.bat
│   │   │   ├── simulate_mti.do
│   │   │   ├── simulate_mti.sh
│   │   │   ├── simulate_ncsim.sh
│   │   │   ├── simulate_vcs.sh
│   │   │   ├── ucli_commands.key
│   │   │   ├── vcs_session.tcl
│   │   │   ├── wave_mti.do
│   │   │   └── wave_ncsim.sv
│   │   ├── random.vhd
│   │   └── timing
│   │   ├── simcmds.tcl
│   │   ├── simulate_isim.bat
│   │   ├── simulate_mti.bat
│   │   ├── simulate_mti.do
│   │   ├── simulate_mti.sh
│   │   ├── simulate_ncsim.sh
│   │   ├── simulate_vcs.sh
│   │   ├── ucli_commands.key
│   │   ├── vcs_session.tcl
│   │   ├── wave_mti.do
│   │   └── wave_ncsim.sv
│   ├── blk_mem.asy
│   ├── blk_mem_flist.txt
│   ├── blk_mem_gen_v7_3
│   │   ├── blk_mem_gen_v7_3_readme.txt
│   │   ├── doc
│   │   │   ├── blk_mem_gen_v7_3_vinfo.html
│   │   │   └── pg058-blk-mem-gen.pdf
│   │   ├── example_design
│   │   │   ├── blk_mem_gen_v7_3_exdes.ucf
│   │   │   ├── blk_mem_gen_v7_3_exdes.vhd
│   │   │   ├── blk_mem_gen_v7_3_exdes.xdc
│   │   │   └── blk_mem_gen_v7_3_prod.vhd
│   │   ├── implement
│   │   │   ├── implement.bat
│   │   │   ├── implement.sh
│   │   │   ├── planAhead_ise.bat
│   │   │   ├── planAhead_ise.sh
│   │   │   ├── planAhead_ise.tcl
│   │   │   ├── xst.prj
│   │   │   └── xst.scr
│   │   └── simulation
│   │   ├── addr_gen.vhd
│   │   ├── blk_mem_gen_v7_3_synth.vhd
│   │   ├── blk_mem_gen_v7_3_tb.vhd
│   │   ├── bmg_stim_gen.vhd
│   │   ├── bmg_tb_pkg.vhd
│   │   ├── functional
│   │   │   ├── simcmds.tcl
│   │   │   ├── simulate_isim.bat
│   │   │   ├── simulate_mti.bat
│   │   │   ├── simulate_mti.do
│   │   │   ├── simulate_mti.sh
│   │   │   ├── simulate_ncsim.sh
│   │   │   ├── simulate_vcs.sh
│   │   │   ├── ucli_commands.key
│   │   │   ├── vcs_session.tcl
│   │   │   ├── wave_mti.do
│   │   │   └── wave_ncsim.sv
│   │   ├── random.vhd
│   │   └── timing
│   │   ├── simcmds.tcl
│   │   ├── simulate_isim.bat
│   │   ├── simulate_mti.bat
│   │   ├── simulate_mti.do
│   │   ├── simulate_mti.sh
│   │   ├── simulate_ncsim.sh
│   │   ├── simulate_vcs.sh
│   │   ├── ucli_commands.key
│   │   ├── vcs_session.tcl
│   │   ├── wave_mti.do
│   │   └── wave_ncsim.sv
│   ├── blk_mem_gen_v7_3.asy
│   ├── blk_mem_gen_v7_3_flist.txt
│   ├── blk_mem_gen_v7_3.gise
│   ├── blk_mem_gen_v7_3.mif
│   ├── blk_mem_gen_v7_3.ncf
│   ├── blk_mem_gen_v7_3.ngc
│   ├── blk_mem_gen_v7_3.v
│   ├── blk_mem_gen_v7_3.veo
│   ├── blk_mem_gen_v7_3.vhd
│   ├── blk_mem_gen_v7_3.vho
│   ├── blk_mem_gen_v7_3.xco
│   ├── blk_mem_gen_v7_3.xise
│   ├── blk_mem_gen_v7_3_xmdf.tcl
│   ├── blk_mem.gise
│   ├── blk_mem.mif
│   ├── blk_mem.ncf
│   ├── blk_mem.ngc
│   ├── blk_mem.sym
│   ├── blk_mem.v
│   ├── blk_mem.veo
│   ├── blk_mem.vhd
│   ├── blk_mem.vho
│   ├── blk_mem.xco
│   ├── blk_mem.xise
│   ├── blk_mem_xmdf.tcl
│   ├── core.cgc
│   ├── core.cgp
│   ├── coregen1.cgc
│   ├── coregen1.cgp
│   ├── coregen1.log
│   ├── coregen2.cgc
│   ├── coregen2.cgp
│   ├── coregen.cgp
│   ├── create_dazhong_40.tcl
│   ├── create_dazhong.tcl
│   ├── create_picture.tcl
│   ├── create_pucture.tcl
│   ├── dazhong
│   │   ├── blk_mem_gen_v7_3_readme.txt
│   │   ├── doc
│   │   │   ├── blk_mem_gen_v7_3_vinfo.html
│   │   │   └── pg058-blk-mem-gen.pdf
│   │   ├── example_design
│   │   │   ├── dazhong_exdes.ucf
│   │   │   ├── dazhong_exdes.vhd
│   │   │   ├── dazhong_exdes.xdc
│   │   │   └── dazhong_prod.vhd
│   │   ├── implement
│   │   │   ├── implement.bat
│   │   │   ├── implement.sh
│   │   │   ├── planAhead_ise.bat
│   │   │   ├── planAhead_ise.sh
│   │   │   ├── planAhead_ise.tcl
│   │   │   ├── xst.prj
│   │   │   └── xst.scr
│   │   └── simulation
│   │   ├── addr_gen.vhd
│   │   ├── bmg_stim_gen.vhd
│   │   ├── bmg_tb_pkg.vhd
│   │   ├── dazhong_synth.vhd
│   │   ├── dazhong_tb.vhd
│   │   ├── functional
│   │   │   ├── simcmds.tcl
│   │   │   ├── simulate_isim.bat
│   │   │   ├── simulate_mti.bat
│   │   │   ├── simulate_mti.do
│   │   │   ├── simulate_mti.sh
│   │   │   ├── simulate_ncsim.sh
│   │   │   ├── simulate_vcs.sh
│   │   │   ├── ucli_commands.key
│   │   │   ├── vcs_session.tcl
│   │   │   ├── wave_mti.do
│   │   │   └── wave_ncsim.sv
│   │   ├── random.vhd
│   │   └── timing
│   │   ├── simcmds.tcl
│   │   ├── simulate_isim.bat
│   │   ├── simulate_mti.bat
│   │   ├── simulate_mti.do
│   │   ├── simulate_mti.sh
│   │   ├── simulate_ncsim.sh
│   │   ├── simulate_vcs.sh
│   │   ├── ucli_commands.key
│   │   ├── vcs_session.tcl
│   │   ├── wave_mti.do
│   │   └── wave_ncsim.sv
│   ├── dazhong_40
│   │   ├── blk_mem_gen_v7_3_readme.txt
│   │   ├── doc
│   │   │   ├── blk_mem_gen_v7_3_vinfo.html
│   │   │   └── pg058-blk-mem-gen.pdf
│   │   ├── example_design
│   │   │   ├── dazhong_40_exdes.ucf
│   │   │   ├── dazhong_40_exdes.vhd
│   │   │   ├── dazhong_40_exdes.xdc
│   │   │   └── dazhong_40_prod.vhd
│   │   ├── implement
│   │   │   ├── implement.bat
│   │   │   ├── implement.sh
│   │   │   ├── planAhead_ise.bat
│   │   │   ├── planAhead_ise.sh
│   │   │   ├── planAhead_ise.tcl
│   │   │   ├── xst.prj
│   │   │   └── xst.scr
│   │   └── simulation
│   │   ├── addr_gen.vhd
│   │   ├── bmg_stim_gen.vhd
│   │   ├── bmg_tb_pkg.vhd
│   │   ├── dazhong_40_synth.vhd
│   │   ├── dazhong_40_tb.vhd
│   │   ├── functional
│   │   │   ├── simcmds.tcl
│   │   │   ├── simulate_isim.bat
│   │   │   ├── simulate_mti.bat
│   │   │   ├── simulate_mti.do
│   │   │   ├── simulate_mti.sh
│   │   │   ├── simulate_ncsim.sh
│   │   │   ├── simulate_vcs.sh
│   │   │   ├── ucli_commands.key
│   │   │   ├── vcs_session.tcl
│   │   │   ├── wave_mti.do
│   │   │   └── wave_ncsim.sv
│   │   ├── random.vhd
│   │   └── timing
│   │   ├── simcmds.tcl
│   │   ├── simulate_isim.bat
│   │   ├── simulate_mti.bat
│   │   ├── simulate_mti.do
│   │   ├── simulate_mti.sh
│   │   ├── simulate_ncsim.sh
│   │   ├── simulate_vcs.sh
│   │   ├── ucli_commands.key
│   │   ├── vcs_session.tcl
│   │   ├── wave_mti.do
│   │   └── wave_ncsim.sv
│   ├── dazhong_40.asy
│   ├── dazhong_40_flist.txt
│   ├── dazhong_40.gise
│   ├── dazhong_40.mif
│   ├── dazhong_40.ncf
│   ├── dazhong_40.ngc
│   ├── dazhong_40.sym
│   ├── dazhong_40.v
│   ├── dazhong_40.veo
│   ├── dazhong_40.xco
│   ├── dazhong_40.xise
│   ├── dazhong_40_xmdf.tcl
│   ├── dazhong.asy
│   ├── dazhong_flist.txt
│   ├── dazhong.gise
│   ├── dazhong.log
│   ├── dazhong.mif
│   ├── dazhong.ncf
│   ├── dazhong.ngc
│   ├── dazhong.sym
│   ├── dazhong.v
│   ├── dazhong.veo
│   ├── dazhong.xco
│   ├── dazhong.xise
│   ├── dazhong_xmdf.tcl
│   ├── dishu
│   │   ├── blk_mem_gen_v7_3_readme.txt
│   │   ├── doc
│   │   │   ├── blk_mem_gen_v7_3_vinfo.html
│   │   │   └── pg058-blk-mem-gen.pdf
│   │   ├── example_design
│   │   │   ├── dishu_exdes.ucf
│   │   │   ├── dishu_exdes.vhd
│   │   │   ├── dishu_exdes.xdc
│   │   │   └── dishu_prod.vhd
│   │   ├── implement
│   │   │   ├── implement.bat
│   │   │   ├── implement.sh
│   │   │   ├── planAhead_ise.bat
│   │   │   ├── planAhead_ise.sh
│   │   │   ├── planAhead_ise.tcl
│   │   │   ├── xst.prj
│   │   │   └── xst.scr
│   │   └── simulation
│   │   ├── addr_gen.vhd
│   │   ├── bmg_stim_gen.vhd
│   │   ├── bmg_tb_pkg.vhd
│   │   ├── dishu_synth.vhd
│   │   ├── dishu_tb.vhd
│   │   ├── functional
│   │   │   ├── simcmds.tcl
│   │   │   ├── simulate_isim.bat
│   │   │   ├── simulate_mti.bat
│   │   │   ├── simulate_mti.do
│   │   │   ├── simulate_mti.sh
│   │   │   ├── simulate_ncsim.sh
│   │   │   ├── simulate_vcs.sh
│   │   │   ├── ucli_commands.key
│   │   │   ├── vcs_session.tcl
│   │   │   ├── wave_mti.do
│   │   │   └── wave_ncsim.sv
│   │   ├── random.vhd
│   │   └── timing
│   │   ├── simcmds.tcl
│   │   ├── simulate_isim.bat
│   │   ├── simulate_mti.bat
│   │   ├── simulate_mti.do
│   │   ├── simulate_mti.sh
│   │   ├── simulate_ncsim.sh
│   │   ├── simulate_vcs.sh
│   │   ├── ucli_commands.key
│   │   ├── vcs_session.tcl
│   │   ├── wave_mti.do
│   │   └── wave_ncsim.sv
│   ├── dishu.asy
│   ├── dishu_flist.txt
│   ├── dishu.gise
│   ├── dishu.log
│   ├── dishu.mif
│   ├── dishu.ncf
│   ├── dishu.ngc
│   ├── dishu.v
│   ├── dishu.veo
│   ├── dishu.xco
│   ├── dishu.xise
│   ├── dishu_xmdf.tcl
│   ├── dong
│   │   ├── blk_mem_gen_v7_3_readme.txt
│   │   ├── doc
│   │   │   ├── blk_mem_gen_v7_3_vinfo.html
│   │   │   └── pg058-blk-mem-gen.pdf
│   │   ├── example_design
│   │   │   ├── dong_exdes.ucf
│   │   │   ├── dong_exdes.vhd
│   │   │   ├── dong_exdes.xdc
│   │   │   └── dong_prod.vhd
│   │   ├── implement
│   │   │   ├── implement.bat
│   │   │   ├── implement.sh
│   │   │   ├── planAhead_ise.bat
│   │   │   ├── planAhead_ise.sh
│   │   │   ├── planAhead_ise.tcl
│   │   │   ├── xst.prj
│   │   │   └── xst.scr
│   │   └── simulation
│   │   ├── addr_gen.vhd
│   │   ├── bmg_stim_gen.vhd
│   │   ├── bmg_tb_pkg.vhd
│   │   ├── dong_synth.vhd
│   │   ├── dong_tb.vhd
│   │   ├── functional
│   │   │   ├── simcmds.tcl
│   │   │   ├── simulate_isim.bat
│   │   │   ├── simulate_mti.bat
│   │   │   ├── simulate_mti.do
│   │   │   ├── simulate_mti.sh
│   │   │   ├── simulate_ncsim.sh
│   │   │   ├── simulate_vcs.sh
│   │   │   ├── ucli_commands.key
│   │   │   ├── vcs_session.tcl
│   │   │   ├── wave_mti.do
│   │   │   └── wave_ncsim.sv
│   │   ├── random.vhd
│   │   └── timing
│   │   ├── simcmds.tcl
│   │   ├── simulate_isim.bat
│   │   ├── simulate_mti.bat
│   │   ├── simulate_mti.do
│   │   ├── simulate_mti.sh
│   │   ├── simulate_ncsim.sh
│   │   ├── simulate_vcs.sh
│   │   ├── ucli_commands.key
│   │   ├── vcs_session.tcl
│   │   ├── wave_mti.do
│   │   └── wave_ncsim.sv
│   ├── dong.asy
│   ├── dong_flist.txt
│   ├── dong.gise
│   ├── dong.log
│   ├── dong.mif
│   ├── dong.ncf
│   ├── dong.ngc
│   ├── dong.v
│   ├── dong.veo
│   ├── dong.xco
│   ├── dong.xise
│   ├── dong_xmdf.tcl
│   ├── edit_blk_mem_gen_v7_3.tcl
│   ├── gen_blk_mem_gen_v7_3.tcl
│   ├── gen_blk_mem.tcl
│   ├── summary.log
│   ├── tmp
│   │   ├── blk_mem_gen_v7_3.lso
│   │   ├── blk_mem.lso
│   │   ├── coregen1.log
│   │   ├── dazhong_40.lso
│   │   ├── dazhong.lso
│   │   ├── dishu.lso
│   │   ├── dong.lso
│   │   └── _xmsgs
│   │   ├── pn_parser.xmsgs
│   │   └── xst.xmsgs
│   └── _xmsgs
│   ├── cg.xmsgs
│   └── pn_parser.xmsgs
├── iseconfig
│   ├── dadishu.projectmgr
│   ├── record_score.xreport
│   ├── tb_weisuiji_8.xreport
│   └── top.xreport
├── isim
│   ├── isim_usage_statistics.html
│   ├── pn_info
│   ├── tb_top_isim_beh.exe.sim
│   │   ├── isimcrash.log
│   │   ├── ISimEngine-DesignHierarchy.dbg
│   │   ├── isimkernel.log
│   │   ├── netId.dat
│   │   ├── tb_top_isim_beh.exe
│   │   ├── tmp_save
│   │   │   └── _1
│   │   ├── work
│   │   │   ├── m_00000000000308739101_3950523738.c
│   │   │   ├── m_00000000000308739101_3950523738.didat
│   │   │   ├── m_00000000000308739101_3950523738.nt64.obj
│   │   │   ├── m_00000000000331617645_3823007873.c
│   │   │   ├── m_00000000000331617645_3823007873.didat
│   │   │   ├── m_00000000000331617645_3823007873.nt64.obj
│   │   │   ├── m_00000000000794546313_3457559654.c
│   │   │   ├── m_00000000000794546313_3457559654.didat
│   │   │   ├── m_00000000000794546313_3457559654.nt64.obj
│   │   │   ├── m_00000000000951298058_3441237475.c
│   │   │   ├── m_00000000000951298058_3441237475.didat
│   │   │   ├── m_00000000000951298058_3441237475.nt64.obj
│   │   │   ├── m_00000000001889325873_3622719947.c
│   │   │   ├── m_00000000001889325873_3622719947.didat
│   │   │   ├── m_00000000001889325873_3622719947.nt64.obj
│   │   │   ├── m_00000000001973798296_3679490681.c
│   │   │   ├── m_00000000001973798296_3679490681.didat
│   │   │   ├── m_00000000001973798296_3679490681.nt64.obj
│   │   │   ├── m_00000000002152810072_2333817871.c
│   │   │   ├── m_00000000002152810072_2333817871.didat
│   │   │   ├── m_00000000002152810072_2333817871.nt64.obj
│   │   │   ├── m_00000000002489990758_0964711521.c
│   │   │   ├── m_00000000002489990758_0964711521.didat
│   │   │   ├── m_00000000002489990758_0964711521.nt64.obj
│   │   │   ├── m_00000000002489990758_1596298186.c
│   │   │   ├── m_00000000002489990758_1596298186.didat
│   │   │   ├── m_00000000002489990758_1596298186.nt64.obj
│   │   │   ├── m_00000000002512367930_3538264670.c
│   │   │   ├── m_00000000002512367930_3538264670.didat
│   │   │   ├── m_00000000002512367930_3538264670.nt64.obj
│   │   │   ├── m_00000000002522074374_0934858945.c
│   │   │   ├── m_00000000002522074374_0934858945.didat
│   │   │   ├── m_00000000002522074374_0934858945.nt64.obj
│   │   │   ├── m_00000000002716596852_1303483997.c
│   │   │   ├── m_00000000002716596852_1303483997.didat
│   │   │   ├── m_00000000002716596852_1303483997.nt64.obj
│   │   │   ├── m_00000000003092585424_0712935451.c
│   │   │   ├── m_00000000003092585424_0712935451.didat
│   │   │   ├── m_00000000003092585424_0712935451.nt64.obj
│   │   │   ├── m_00000000003120685537_3939253256.c
│   │   │   ├── m_00000000003120685537_3939253256.didat
│   │   │   ├── m_00000000003120685537_3939253256.nt64.obj
│   │   │   ├── m_00000000003638442585_0942461843.c
│   │   │   ├── m_00000000003638442585_0942461843.didat
│   │   │   ├── m_00000000003638442585_0942461843.nt64.obj
│   │   │   ├── m_00000000003757408734_1457602520.c
│   │   │   ├── m_00000000003757408734_1457602520.didat
│   │   │   ├── m_00000000003757408734_1457602520.nt64.obj
│   │   │   ├── m_00000000003832776912_2591206844.c
│   │   │   ├── m_00000000003832776912_2591206844.didat
│   │   │   ├── m_00000000003832776912_2591206844.nt64.obj
│   │   │   ├── m_00000000004134447467_2073120511.c
│   │   │   ├── m_00000000004134447467_2073120511.didat
│   │   │   ├── m_00000000004134447467_2073120511.nt64.obj
│   │   │   ├── m_00000000004205682789_1110640149.c
│   │   │   ├── m_00000000004205682789_1110640149.didat
│   │   │   ├── m_00000000004205682789_1110640149.nt64.obj
│   │   │   ├── tb_top_isim_beh.exe_main.c
│   │   │   └── tb_top_isim_beh.exe_main.nt64.obj
│   │   └── xilinxcorelib_ver
│   │   ├── m_00000000000277421008_0279576002.c
│   │   ├── m_00000000000277421008_0279576002.didat
│   │   ├── m_00000000000277421008_0279576002.nt64.obj
│   │   ├── m_00000000000277421008_1959632910.c
│   │   ├── m_00000000000277421008_1959632910.didat
│   │   ├── m_00000000000277421008_1959632910.nt64.obj
│   │   ├── m_00000000001358910285_1148690555.c
│   │   ├── m_00000000001358910285_1148690555.didat
│   │   ├── m_00000000001358910285_1148690555.nt64.obj
│   │   ├── m_00000000001603977570_1198624049.c
│   │   ├── m_00000000001603977570_1198624049.didat
│   │   ├── m_00000000001603977570_1198624049.nt64.obj
│   │   ├── m_00000000001603977570_3372598366.c
│   │   ├── m_00000000001603977570_3372598366.didat
│   │   ├── m_00000000001603977570_3372598366.nt64.obj
│   │   ├── m_00000000001687936702_1390113837.c
│   │   ├── m_00000000001687936702_1390113837.didat
│   │   └── m_00000000001687936702_1390113837.nt64.obj
│   ├── temp
│   │   ├── ascll.sdb
│   │   ├── count.sdb
│   │   ├── dazhong.sdb
│   │   ├── dishu.sdb
│   │   ├── glbl.sdb
│   │   ├── jianpan.sdb
│   │   ├── ps2.sdb
│   │   ├── receive.sdb
│   │   ├── record_score.sdb
│   │   ├── shumaguan.sdb
│   │   ├── tb_top.sdb
│   │   ├── top.sdb
│   │   ├── vga@r@g@b.sdb
│   │   ├── vga.sdb
│   │   ├── vga@sync.sdb
│   │   ├── weisuiji_8.sdb
│   │   ├── zhuanhuan_life.sdb
│   │   ├── zhuanhuan_score.sdb
│   │   └── zhuanhuan_top_score.sdb
│   └── work
│   ├── ascll.sdb
│   ├── count.sdb
│   ├── dazhong.sdb
│   ├── dishu.sdb
│   ├── glbl.sdb
│   ├── jianpan.sdb
│   ├── ps2.sdb
│   ├── receive.sdb
│   ├── record_score.sdb
│   ├── shumaguan.sdb
│   ├── tb_top.sdb
│   ├── top.sdb
│   ├── vga@r@g@b.sdb
│   ├── vga.sdb
│   ├── vga@sync.sdb
│   ├── weisuiji_8.sdb
│   ├── zhuanhuan_life.sdb
│   ├── zhuanhuan_score.sdb
│   └── zhuanhuan_top_score.sdb
├── isim.cmd
├── isim.log
├── jianpan_isim_beh1.wdb
├── jianpan.v
├── lcd1602_driver.v
├── lcd1602.v
├── LCD.v
├── music1.v
├── music2.v
├── music3.v
├── _ngo
│   └── netlist.lst
├── pa.fromNetlist.tcl
├── record_score_envsettings.html
├── record_score_guide.ncd
├── record_score_summary.html
├── record_score.v
├── shumaguan.v
├── state.v
├── tb_count_isim_beh1.wdb
├── tb_count.v
├── tb_jianpan_isim_beh1.wdb
├── tb_jianpan.v
├── tb_life.v
├── tb_record_score.v
├── tb_shumaguan.v
├── tb_top_beh.prj
├── tb_top_isim_beh1.wdb
├── tb_top_isim_beh.exe
├── tb_top_isim_beh.wdb
├── tb_top.v
├── tb_weisuiji_8_summary.html
├── top.bgn
├── top.bit
├── top_bitgen.xwbt
├── top.bld
├── top.cmd_log
├── top.drc
├── top_envsettings.html
├── top_guide.ncd
├── top.lso
├── top_map.map
├── top_map.mrp
├── top_map.ncd
├── top_map.ngm
├── top_map.xrpt
├── top.ncd
├── top.ngc
├── top.ngd
├── top_ngdbuild.xrpt
├── top.ngr
├── top.pad
├── top_pad.csv
├── top_pad.txt
├── top.par
├── top_par.xrpt
├── top.pcf
├── top.prj
├── top.ptwx
├── top.stx
├── top_summary.html
├── top_summary.xml
├── top.syr
├── top.twr
├── top.twx
├── top.ucf
├── top.unroutes
├── top_usage.xml
├── top.ut
├── top.v
├── top.xpi
├── top.xst
├── top_xst.xrpt
├── usage_statistics_webtalk.html
├── vgaRGB.v
├── vgaSync.v
├── vga.v
├── webtalk.log
├── webtalk_pn.xml
├── weisuiji_8.v
├── xilinxsim.ini
├── xlnx_auto_0_xdb
│   └── cst.xbcd
├── _xmsgs
│   ├── bitgen.xmsgs
│   ├── map.xmsgs
│   ├── ngdbuild.xmsgs
│   ├── par.xmsgs
│   ├── pn_parser.xmsgs
│   ├── trce.xmsgs
│   └── xst.xmsgs
├── xst
│   └── work
│   ├── hdllib.ref
│   ├── vlg07
│   │   └── lcd1602__driver.bin
│   ├── vlg0C
│   │   └── beep__choose.bin
│   ├── vlg0E
│   │   └── record__score.bin
│   ├── vlg17
│   │   └── zhuanhuan__top__score.bin
│   ├── vlg1F
│   │   └── dazhong.bin
│   ├── vlg21
│   │   ├── dishu.bin
│   │   └── zhuanhuan__life.bin
│   ├── vlg2B
│   │   ├── ascll.bin
│   │   └── vga_sync.bin
│   ├── vlg3E
│   │   └── music1.bin
│   ├── vlg3F
│   │   └── music2.bin
│   ├── vlg40
│   │   └── music3.bin
│   ├── vlg41
│   │   └── jianpan.bin
│   ├── vlg44
│   │   └── lcd1602.bin
│   ├── vlg55
│   │   └── zhuanhuan__score.bin
│   ├── vlg56
│   │   └── buzzer.bin
│   ├── vlg60
│   │   └── weisuiji__8.bin
│   ├── vlg61
│   │   └── ps2.bin
│   ├── vlg63
│   │   └── receive.bin
│   ├── vlg65
│   │   └── shumaguan.bin
│   ├── vlg69
│   │   └── vga_r_g_b.bin
│   ├── vlg6A
│   │   └── vga.bin
│   ├── vlg6D
│   │   └── count.bin
│   ├── vlg6F
│   │   └── top.bin
│   └── vlg7F
│   └── _l_c_d.bin
├── zhuanhuan_life.v
├── zhuanhuan_score.v
└── zhuanhuan_top_score.v

84 directories, 618 files

标签:

实例下载地址

基于verilog的打地鼠设计

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警