实例介绍
无线通信FPGA设计及源码.rar,,,,,matlab 和FPGA代码均有
【实例截图】
【核心代码】
2b2474e8-ec01-4442-afed-399542af407a
└── 无线通信FPGA设计及源码
├── matlab代码
│ └── matlab
│ ├── c10
│ │ ├── c.mat
│ │ ├── costas.m
│ │ ├── frame_syn.m
│ │ ├── PLLC.m
│ │ ├── RRCrece.m
│ │ ├── RRCsend.m
│ │ └── symbol_syn.m
│ ├── c11
│ │ ├── adpeq.m
│ │ ├── ante.m
│ │ ├── FFTlms.m
│ │ ├── lms.m
│ │ ├── RLS.m
│ │ ├── signlms.m
│ │ ├── WHTlms.m
│ │ └── WHT.m
│ ├── c12
│ │ ├── correce.m
│ │ ├── matchfil.m
│ │ └── rake.m
│ ├── c13
│ │ ├── cell_search_cpich.m
│ │ ├── ovsf.m
│ │ ├── scramble.m
│ │ └── wcdmasource.m
│ ├── c6
│ │ ├── impinvar_bilinear.m
│ │ ├── rcosflt_filter.m
│ │ └── rcosine_filter.m
│ ├── c7
│ │ ├── CICdec.m
│ │ ├── cicde.m
│ │ ├── cicin.m
│ │ ├── CICinterp.m
│ │ ├── halfdec.m
│ │ ├── halfinterp.m
│ │ ├── hbfil.m
│ │ ├── multirece.m
│ │ └── multisend.m
│ ├── c8
│ │ ├── ASKmod.m
│ │ ├── F2T.m
│ │ ├── LPF.m
│ │ ├── MSKmod.m
│ │ ├── OFDMmod.m
│ │ ├── QAMmod.m
│ │ ├── QPSKmod.m
│ │ └── T2F.m
│ └── c9
│ ├── convcode.m
│ ├── CRCcheck.m
│ ├── encode_bit.m
│ ├── encoderm.m
│ ├── hamming7_4.m
│ ├── intrlvcode.m
│ ├── rsc_encode.m
│ ├── RScode.m
│ └── TCMcode.m
├── Verilog代码
│ ├── c10
│ │ ├── 10-2
│ │ │ ├── mult.xco
│ │ │ ├── mydds.xco
│ │ │ └── square_syn.v
│ │ ├── 10-4
│ │ │ ├── coastas_dds.v
│ │ │ ├── costas_lf.v
│ │ │ ├── costas_loop.v
│ │ │ ├── costas_lpf.v
│ │ │ ├── costas_mult.v
│ │ │ ├── err_mult.v
│ │ │ ├── fir_lpf.xco
│ │ │ ├── mult.xco
│ │ │ └── my_dds.xco
│ │ ├── 10-6
│ │ │ ├── dearly_sub.v
│ │ │ ├── dedds.v
│ │ │ ├── delay_early_gate.v
│ │ │ ├── de_mult.xco
│ │ │ ├── eddds.xco
│ │ │ ├── iir1.v
│ │ │ └── iir.v
│ │ └── 10-8
│ │ └── baker.v
│ ├── c11
│ │ ├── 11-10
│ │ │ ├── div16.xco
│ │ │ ├── fir_rls.v
│ │ │ ├── rlsmult.xco
│ │ │ ├── shiftreg25.xco
│ │ │ ├── shiftreg28.xco
│ │ │ └── shiftreg3.xco
│ │ ├── 11-12
│ │ │ ├── dfe_filter.v
│ │ │ └── dfe_mult.xco
│ │ ├── 11-14
│ │ │ ├── aa_adder.xco
│ │ │ ├── aa_bram.xco
│ │ │ ├── aa_cmult.xco
│ │ │ ├── ad_a.v
│ │ │ └── shift16.xco
│ │ ├── 11-2
│ │ │ └── fir_lms.v
│ │ ├── 11-3
│ │ │ ├── fir_pipline_lms.v
│ │ │ └── lmsmult.xco
│ │ ├── 11-5
│ │ │ ├── mult.xco
│ │ │ ├── shiftreg4.xco
│ │ │ └── sign_fir_lms.v
│ │ └── 11-8
│ │ ├── blockconnect.v
│ │ ├── cmult.v
│ │ ├── coe_updata.v
│ │ ├── complex_mult.xco
│ │ ├── fft_block_lms.v
│ │ ├── fft_block.v
│ │ ├── fft_w16_p32.xco
│ │ ├── gonge.v
│ │ ├── ifft_block.v
│ │ ├── insert.v
│ │ ├── save_sub.v
│ │ ├── shift_reg2.xco
│ │ ├── shiftreg3.xco
│ │ ├── shiftreg.xco
│ │ ├── srl16_w16_d16.xco
│ │ └── test_block_connect.v
│ ├── c12_0
│ │ └── 12-6
│ │ ├── rake_cmult.xco
│ │ ├── rake_mrc.v
│ │ └── rake_shift4.xco
│ ├── c13
│ │ ├── 13-2
│ │ │ └── ovsf.v
│ │ ├── 13-3
│ │ │ └── Dscamb.v
│ │ └── 13-6
│ │ ├── adder_18vs18.xco
│ │ ├── CPICH.v
│ │ ├── ram_1024.xco
│ │ └── ram_descramb.xco
│ ├── c3
│ │ ├── 3-22
│ │ │ └── adder8.v
│ │ ├── 3-23
│ │ │ └── adder8_2.v
│ │ └── 3-24
│ │ └── adder8_4.v
│ ├── c5
│ │ ├── 5-1
│ │ │ └── adder16_2.v
│ │ ├── 5-10
│ │ │ ├── div16_1.v
│ │ │ └── div16.xco
│ │ ├── 5-11
│ │ │ ├── divf16_1.v
│ │ │ └── divf16.xco
│ │ ├── 5-15
│ │ │ ├── dds.v
│ │ │ ├── rom_cos.coe
│ │ │ ├── rom_cose.xco
│ │ │ ├── rom_sin.coe
│ │ │ └── rom_sine.xco
│ │ ├── 5-16
│ │ │ ├── dds1.v
│ │ │ └── mydds.xco
│ │ ├── 5-17
│ │ │ └── cordic.v
│ │ ├── 5-18
│ │ │ ├── sqrt1.v
│ │ │ └── sqrt.xco
│ │ ├── 5-2
│ │ │ └── add_4.v
│ │ ├── 5-3
│ │ │ ├── adder1.v
│ │ │ └── adder.xco
│ │ ├── 5-4
│ │ │ └── ade.v
│ │ ├── 5-5
│ │ │ └── mul_addtree.v
│ │ ├── 5-6
│ │ │ ├── cmultip.v
│ │ │ └── rmulti.xco
│ │ ├── 5-7
│ │ │ └── mult_8.v
│ │ └── 5-9
│ │ └── divider.v
│ ├── c6
│ │ ├── 6-15
│ │ │ └── IIR_Filter_8.v
│ │ ├── 6-17
│ │ │ ├── iir_c.v
│ │ │ └── sub2.v
│ │ ├── 6-18
│ │ │ └── iir_pipeline.v
│ │ ├── 6-20
│ │ │ └── iir_par.v
│ │ ├── 6-23
│ │ │ └── rrc_128.coe
│ │ ├── 6-4
│ │ │ └── FIR_lowpass.v
│ │ ├── 6-5
│ │ │ ├── mult.xco
│ │ │ └── ser_fir.v
│ │ ├── 6-6
│ │ │ ├── fir.v
│ │ │ └── mult.xco
│ │ └── 6-7
│ │ ├── da_fir.v
│ │ └── DA_table.v
│ ├── c7
│ │ ├── 7-10
│ │ │ └── cic_dec_8_three.v
│ │ ├── 7-11
│ │ │ └── crc_interp_2_single.v
│ │ ├── 7-12
│ │ │ └── cic_interp_8_three.v
│ │ ├── 7-14
│ │ │ ├── dsp48_core.xaw
│ │ │ ├── hb_filter.v
│ │ │ └── lut16_core.xco
│ │ ├── 7-16
│ │ │ ├── cic2_interp.v
│ │ │ ├── cic4_interp4.v
│ │ │ ├── dds.xco
│ │ │ ├── fir16.v
│ │ │ ├── mydds.v
│ │ │ ├── rcf16.v
│ │ │ ├── rcf_dsp48.xco
│ │ │ ├── sender_fir.xco
│ │ │ ├── sender_modu.v
│ │ │ ├── sender.v
│ │ │ └── send_mult.xco
│ │ ├── 7-18
│ │ │ └── agc.v
│ │ ├── 7-2
│ │ │ └── decimate_4.v
│ │ ├── 7-20
│ │ │ ├── filter_bank.v
│ │ │ └── trellis_unit.v
│ │ ├── 7-4
│ │ │ └── interpolate4.v
│ │ ├── 7-5
│ │ │ └── rate4to3.v
│ │ ├── 7-6
│ │ │ └── polyfilter.v
│ │ └── 7-9
│ │ └── crc_interp_2_single.v
│ ├── c8
│ │ ├── 8-10
│ │ │ ├── dds1_cosine.xco
│ │ │ ├── dds1_sine.xco
│ │ │ ├── dds_modu.xco
│ │ │ ├── iqmodu.v
│ │ │ ├── iqsin.v
│ │ │ ├── msk_mult.xco
│ │ │ ├── msk_top.v
│ │ │ └── s2p.v
│ │ ├── 8-12
│ │ │ ├── ddsqam.xco
│ │ │ └── qam16.v
│ │ ├── 8-14
│ │ │ ├── ofdm_fft.xco
│ │ │ └── ofdm_modu.v
│ │ ├── 8-2
│ │ │ └── two_ASK.v
│ │ ├── 8-3
│ │ │ └── ASK_two.v
│ │ ├── 8-5
│ │ │ └── QPSK.v
│ │ ├── 8-6
│ │ │ └── QPSK_two.v
│ │ ├── 8-8
│ │ │ └── two_fsk.v
│ │ └── 8-9
│ │ └── fsk_two.v
│ ├── c9
│ │ ├── 9-10
│ │ │ └── conv_enc.v
│ │ ├── 9-11
│ │ │ └── viterbi.v
│ │ ├── 9-13
│ │ │ ├── block_ram.xco
│ │ │ └── interleaver.v
│ │ ├── 9-16
│ │ │ └── tcm_enc.v
│ │ ├── 9-2
│ │ │ ├── linearcode.v
│ │ │ └── lineardecode.v
│ │ ├── 9-5
│ │ │ └── crc_16.v
│ │ └── 9-8
│ │ └── rs_enc.v
│ └── readme.txt
├── 无线通信FPGA设计(田耘).pdf
└── 缩略语表.doc
91 directories, 210 files
标签:
小贴士
感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。
- 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
- 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
- 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
- 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。
关于好例子网
本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明
网友评论
我要评论