在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → 汽车尾灯控制电路的verilog程序,DE0可以

汽车尾灯控制电路的verilog程序,DE0可以

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:1.57M
  • 下载次数:0
  • 浏览次数:103
  • 发布时间:2020-08-01
  • 实例类别:一般编程问题
  • 发 布 人:robot666
  • 文件格式:.zip
  • 所需积分:2
 

实例介绍

【实例简介】
罗杰的电设书,课题设计的,完全可以,下载到DE0测试过
【实例截图】
【核心代码】
CarBackLedControl
└── CarBackLedControl
├── adder50M.bsf
├── adder50M.v
├── CarBackLedControl.cr.mti
├── CarBackLedControl.mpf
├── CarBackLedControl.v
├── CarBackLedControl.v.bak
├── carcontrol.bsf
├── carcontrol.v
├── carcontrol.v.bak
├── carled.bsf
├── carledcontrol.asm.rpt
├── carledcontrol.bdf
├── carledcontrol.done
├── carledcontrol.dpf
├── carledcontrol.eda.rpt
├── carledcontrol.fit.rpt
├── carledcontrol.fit.smsg
├── carledcontrol.fit.summary
├── carledcontrol.flow.rpt
├── carledcontrol.map.rpt
├── carledcontrol.map.smsg
├── carledcontrol.map.summary
├── carledcontrol.pin
├── carledcontrol.pof
├── carledcontrol.qpf
├── carledcontrol.qsf
├── carledcontrol.qws
├── carledcontrol.sof
├── carledcontrol.sta.rpt
├── carledcontrol.sta.summary
├── carledcontrol.tan.rpt
├── carledcontrol.tan.summary
├── carled.v
├── carled.v.bak
├── CD4511.v
├── CD4511.v.bak
├── db
│   ├── carledcontrol.(0).cnf.cdb
│   ├── carledcontrol.(0).cnf.hdb
│   ├── carledcontrol.(1).cnf.cdb
│   ├── carledcontrol.(1).cnf.hdb
│   ├── carledcontrol.(2).cnf.cdb
│   ├── carledcontrol.(2).cnf.hdb
│   ├── carledcontrol.(3).cnf.cdb
│   ├── carledcontrol.(3).cnf.hdb
│   ├── carledcontrol.(4).cnf.cdb
│   ├── carledcontrol.(4).cnf.hdb
│   ├── carledcontrol.asm_labs.ddb
│   ├── carledcontrol.asm.qmsg
│   ├── carledcontrol.asm.rdb
│   ├── carledcontrol.cbx.xml
│   ├── carledcontrol.cmp.bpm
│   ├── carledcontrol.cmp.cbp
│   ├── carledcontrol.cmp.cdb
│   ├── carledcontrol.cmp.ecobp
│   ├── carledcontrol.cmp.hdb
│   ├── carledcontrol.cmp.kpt
│   ├── carledcontrol.cmp.logdb
│   ├── carledcontrol.cmp_merge.kpt
│   ├── carledcontrol.cmp.rdb
│   ├── carledcontrol.cuda_io_sim_cache.31um_ff_1200mv_0c_fast.hsd
│   ├── carledcontrol.cuda_io_sim_cache.31um_tt_1200mv_85c_slow.hsd
│   ├── carledcontrol.db_info
│   ├── carledcontrol.eco.cdb
│   ├── carledcontrol.eda.qmsg
│   ├── carledcontrol.fit.qmsg
│   ├── carledcontrol.hier_info
│   ├── carledcontrol.hif
│   ├── carledcontrol.lpc.html
│   ├── carledcontrol.lpc.rdb
│   ├── carledcontrol.lpc.txt
│   ├── carledcontrol.map_bb.cdb
│   ├── carledcontrol.map_bb.hdb
│   ├── carledcontrol.map_bb.logdb
│   ├── carledcontrol.map.bpm
│   ├── carledcontrol.map.cdb
│   ├── carledcontrol.map.ecobp
│   ├── carledcontrol.map.hdb
│   ├── carledcontrol.map.kpt
│   ├── carledcontrol.map.logdb
│   ├── carledcontrol.map.qmsg
│   ├── carledcontrol.pre_map.cdb
│   ├── carledcontrol.pre_map.hdb
│   ├── carledcontrol.rtlv.hdb
│   ├── carledcontrol.rtlv_sg.cdb
│   ├── carledcontrol.rtlv_sg_swap.cdb
│   ├── carledcontrol.sgdiff.cdb
│   ├── carledcontrol.sgdiff.hdb
│   ├── carledcontrol.sld_design_entry_dsc.sci
│   ├── carledcontrol.sld_design_entry.sci
│   ├── carledcontrol.smart_action.txt
│   ├── carledcontrol.sta_cmp.6_slow_1200mv_85c.tdb
│   ├── carledcontrol.sta.qmsg
│   ├── carledcontrol.sta.rdb
│   ├── carledcontrol.syn_hier_info
│   ├── carledcontrol.tan.qmsg
│   ├── carledcontrol.tiscmp.fast_1200mv_0c.ddb
│   ├── carledcontrol.tiscmp.slow_1200mv_0c.ddb
│   ├── carledcontrol.tiscmp.slow_1200mv_85c.ddb
│   ├── carledcontrol.tis_db_list.ddb
│   ├── carledcontrol.tmw_info
│   ├── logic_util_heursitic.dat
│   ├── prev_cmp_carledcontrol.asm.qmsg
│   ├── prev_cmp_carledcontrol.eda.qmsg
│   ├── prev_cmp_carledcontrol.fit.qmsg
│   ├── prev_cmp_carledcontrol.map.qmsg
│   ├── prev_cmp_carledcontrol.qmsg
│   ├── prev_cmp_carledcontrol.sta.qmsg
│   └── prev_cmp_carledcontrol.tan.qmsg
├── DE0_PIN.tcl
├── incremental_db
│   ├── compiled_partitions
│   │   ├── carledcontrol.root_partition.cmp.cdb
│   │   ├── carledcontrol.root_partition.cmp.dfp
│   │   ├── carledcontrol.root_partition.cmp.hdb
│   │   ├── carledcontrol.root_partition.cmp.kpt
│   │   ├── carledcontrol.root_partition.cmp.logdb
│   │   ├── carledcontrol.root_partition.cmp.rcfdb
│   │   ├── carledcontrol.root_partition.cmp.re.rcfdb
│   │   ├── carledcontrol.root_partition.map.cdb
│   │   ├── carledcontrol.root_partition.map.dpi
│   │   ├── carledcontrol.root_partition.map.hdb
│   │   └── carledcontrol.root_partition.map.kpt
│   └── README
├── outi.v
├── outi.v.bak
├── SDC1.sdc
├── simulation
│   └── modelsim
│   ├── carledcontrol_6_1200mv_0c_slow.vo
│   ├── carledcontrol_6_1200mv_0c_v_slow.sdo
│   ├── carledcontrol_6_1200mv_85c_slow.vo
│   ├── carledcontrol_6_1200mv_85c_v_slow.sdo
│   ├── carledcontrol_min_1200mv_0c_fast.vo
│   ├── carledcontrol_min_1200mv_0c_v_fast.sdo
│   ├── carledcontrol_modelsim.xrf
│   ├── carledcontrol.sft
│   ├── carledcontrol.vo
│   └── carledcontrol_v.sdo
├── testled.v
├── testled.v.bak
├── vsim.wlf
└── work
├── @car@back@drive
│   ├── _primary.dat
│   ├── _primary.dbs
│   ├── _primary.vhd
│   ├── verilog.prw
│   └── verilog.psm
├── @car@back@led@control
│   ├── _primary.dat
│   ├── _primary.dbs
│   ├── _primary.vhd
│   ├── verilog.prw
│   └── verilog.psm
├── carcontrol
│   ├── _primary.dat
│   ├── _primary.dbs
│   ├── _primary.vhd
│   ├── verilog.prw
│   └── verilog.psm
├── @car@stop
│   ├── _primary.dat
│   ├── _primary.dbs
│   ├── _primary.vhd
│   ├── verilog.prw
│   └── verilog.psm
├── @car@turn@left
│   ├── _primary.dat
│   ├── _primary.dbs
│   ├── _primary.vhd
│   ├── verilog.prw
│   └── verilog.psm
├── @car@turn@left@then@stop
│   ├── _primary.dat
│   ├── _primary.dbs
│   ├── _primary.vhd
│   ├── verilog.prw
│   └── verilog.psm
├── @car@turn@right
│   ├── _primary.dat
│   ├── _primary.dbs
│   ├── _primary.vhd
│   ├── verilog.prw
│   └── verilog.psm
├── @car@turn@right@then@stop
│   ├── _primary.dat
│   ├── _primary.dbs
│   ├── _primary.vhd
│   ├── verilog.prw
│   └── verilog.psm
├── @counter50@m
│   ├── _primary.dat
│   ├── _primary.dbs
│   ├── _primary.vhd
│   ├── verilog.prw
│   └── verilog.psm
├── _info
├── @normal@drive
│   ├── _primary.dat
│   ├── _primary.dbs
│   ├── _primary.vhd
│   ├── verilog.prw
│   └── verilog.psm
├── outi
│   ├── _primary.dat
│   ├── _primary.dbs
│   ├── _primary.vhd
│   ├── verilog.prw
│   └── verilog.psm
├── _temp
│   ├── vlog0qqjq8
│   ├── vlog15a6tc
│   ├── vlog1vb68c
│   ├── vlog2b6qdc
│   ├── vlog38z5fc
│   ├── vlog3s15kb
│   ├── vlog3s6i2v
│   ├── vlog5ac2s6
│   ├── vlog7rbrei
│   ├── vloga0ih02
│   ├── vloga2yhaj
│   ├── vlogaczahk
│   ├── vlogaj0hfi
│   ├── vlogamzaek
│   ├── vloge5j00f
│   ├── vlogew6xn8
│   ├── vlogh2a311
│   ├── vloghft0df
│   ├── vloghrb3f0
│   ├── vlogi015f7
│   ├── vlogihrmyr
│   ├── vlogk4ejkv
│   ├── vlogkyyjn0
│   ├── vlogmexd4c
│   ├── vlogmk8d2j
│   ├── vlogn2tkmx
│   ├── vlogrhv9iv
│   ├── vlogswtq7q
│   ├── vlogszxq6n
│   ├── vlogt0r91w
│   ├── vlogxm4h3k
│   ├── vlogz1byrk
│   ├── vlogz2je7d
│   ├── vlogz82e58
│   └── vlogzhscvw
├── testled
│   ├── _primary.dat
│   ├── _primary.dbs
│   ├── _primary.vhd
│   ├── verilog.prw
│   └── verilog.psm
└── _vmake

20 directories, 234 files

标签:

实例下载地址

汽车尾灯控制电路的verilog程序,DE0可以

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警