实例介绍
开发环境为quartus2,采用verilog语言,详细的写出了SVM决策函数,可根据自己的要求改变输入数据类型以及SVM训练model的参数,即可输出判断结果。供大家参考学习。
【实例截图】
【核心代码】
SVM_first
└── SVM_first
├── LAST_RAM.qip
├── LAST_RAM.v
├── LAST_RAM_bb.v
├── LAST_RAM_inst.v
├── LAST_mult.qip
├── LAST_mult.v
├── LAST_mult_bb.v
├── LAST_mult_inst.v
├── LAST_mult_syn.v
├── SVM_num_one.qpf
├── SVM_num_one.qsf
├── SVM_num_one.qws
├── SVM_num_one.v
├── SVM_num_one.v.bak
├── SVM_num_one_nativelink_simulation.rpt
├── Verilog1.v
├── Verilog1.v.bak
├── Waveform.vwf
├── coef_rom.qip
├── coef_rom.v
├── coef_rom_bb.v
├── coef_rom_inst.v
├── db
│ ├── SVM_num_one.(0).cnf.cdb
│ ├── SVM_num_one.(0).cnf.hdb
│ ├── SVM_num_one.(1).cnf.cdb
│ ├── SVM_num_one.(1).cnf.hdb
│ ├── SVM_num_one.(10).cnf.cdb
│ ├── SVM_num_one.(10).cnf.hdb
│ ├── SVM_num_one.(11).cnf.cdb
│ ├── SVM_num_one.(11).cnf.hdb
│ ├── SVM_num_one.(12).cnf.cdb
│ ├── SVM_num_one.(12).cnf.hdb
│ ├── SVM_num_one.(13).cnf.cdb
│ ├── SVM_num_one.(13).cnf.hdb
│ ├── SVM_num_one.(14).cnf.cdb
│ ├── SVM_num_one.(14).cnf.hdb
│ ├── SVM_num_one.(15).cnf.cdb
│ ├── SVM_num_one.(15).cnf.hdb
│ ├── SVM_num_one.(16).cnf.cdb
│ ├── SVM_num_one.(16).cnf.hdb
│ ├── SVM_num_one.(17).cnf.cdb
│ ├── SVM_num_one.(17).cnf.hdb
│ ├── SVM_num_one.(18).cnf.cdb
│ ├── SVM_num_one.(18).cnf.hdb
│ ├── SVM_num_one.(19).cnf.cdb
│ ├── SVM_num_one.(19).cnf.hdb
│ ├── SVM_num_one.(2).cnf.cdb
│ ├── SVM_num_one.(2).cnf.hdb
│ ├── SVM_num_one.(20).cnf.cdb
│ ├── SVM_num_one.(20).cnf.hdb
│ ├── SVM_num_one.(21).cnf.cdb
│ ├── SVM_num_one.(21).cnf.hdb
│ ├── SVM_num_one.(22).cnf.cdb
│ ├── SVM_num_one.(22).cnf.hdb
│ ├── SVM_num_one.(23).cnf.cdb
│ ├── SVM_num_one.(23).cnf.hdb
│ ├── SVM_num_one.(24).cnf.cdb
│ ├── SVM_num_one.(24).cnf.hdb
│ ├── SVM_num_one.(25).cnf.cdb
│ ├── SVM_num_one.(25).cnf.hdb
│ ├── SVM_num_one.(26).cnf.cdb
│ ├── SVM_num_one.(26).cnf.hdb
│ ├── SVM_num_one.(27).cnf.cdb
│ ├── SVM_num_one.(27).cnf.hdb
│ ├── SVM_num_one.(28).cnf.cdb
│ ├── SVM_num_one.(28).cnf.hdb
│ ├── SVM_num_one.(29).cnf.cdb
│ ├── SVM_num_one.(29).cnf.hdb
│ ├── SVM_num_one.(3).cnf.cdb
│ ├── SVM_num_one.(3).cnf.hdb
│ ├── SVM_num_one.(30).cnf.cdb
│ ├── SVM_num_one.(30).cnf.hdb
│ ├── SVM_num_one.(31).cnf.cdb
│ ├── SVM_num_one.(31).cnf.hdb
│ ├── SVM_num_one.(32).cnf.cdb
│ ├── SVM_num_one.(32).cnf.hdb
│ ├── SVM_num_one.(33).cnf.cdb
│ ├── SVM_num_one.(33).cnf.hdb
│ ├── SVM_num_one.(34).cnf.cdb
│ ├── SVM_num_one.(34).cnf.hdb
│ ├── SVM_num_one.(35).cnf.cdb
│ ├── SVM_num_one.(35).cnf.hdb
│ ├── SVM_num_one.(36).cnf.cdb
│ ├── SVM_num_one.(36).cnf.hdb
│ ├── SVM_num_one.(37).cnf.cdb
│ ├── SVM_num_one.(37).cnf.hdb
│ ├── SVM_num_one.(38).cnf.cdb
│ ├── SVM_num_one.(38).cnf.hdb
│ ├── SVM_num_one.(39).cnf.cdb
│ ├── SVM_num_one.(39).cnf.hdb
│ ├── SVM_num_one.(4).cnf.cdb
│ ├── SVM_num_one.(4).cnf.hdb
│ ├── SVM_num_one.(40).cnf.cdb
│ ├── SVM_num_one.(40).cnf.hdb
│ ├── SVM_num_one.(41).cnf.cdb
│ ├── SVM_num_one.(41).cnf.hdb
│ ├── SVM_num_one.(42).cnf.cdb
│ ├── SVM_num_one.(42).cnf.hdb
│ ├── SVM_num_one.(43).cnf.cdb
│ ├── SVM_num_one.(43).cnf.hdb
│ ├── SVM_num_one.(44).cnf.cdb
│ ├── SVM_num_one.(44).cnf.hdb
│ ├── SVM_num_one.(45).cnf.cdb
│ ├── SVM_num_one.(45).cnf.hdb
│ ├── SVM_num_one.(46).cnf.cdb
│ ├── SVM_num_one.(46).cnf.hdb
│ ├── SVM_num_one.(47).cnf.cdb
│ ├── SVM_num_one.(47).cnf.hdb
│ ├── SVM_num_one.(48).cnf.cdb
│ ├── SVM_num_one.(48).cnf.hdb
│ ├── SVM_num_one.(49).cnf.cdb
│ ├── SVM_num_one.(49).cnf.hdb
│ ├── SVM_num_one.(5).cnf.cdb
│ ├── SVM_num_one.(5).cnf.hdb
│ ├── SVM_num_one.(50).cnf.cdb
│ ├── SVM_num_one.(50).cnf.hdb
│ ├── SVM_num_one.(51).cnf.cdb
│ ├── SVM_num_one.(51).cnf.hdb
│ ├── SVM_num_one.(52).cnf.cdb
│ ├── SVM_num_one.(52).cnf.hdb
│ ├── SVM_num_one.(53).cnf.cdb
│ ├── SVM_num_one.(53).cnf.hdb
│ ├── SVM_num_one.(54).cnf.cdb
│ ├── SVM_num_one.(54).cnf.hdb
│ ├── SVM_num_one.(55).cnf.cdb
│ ├── SVM_num_one.(55).cnf.hdb
│ ├── SVM_num_one.(56).cnf.cdb
│ ├── SVM_num_one.(56).cnf.hdb
│ ├── SVM_num_one.(57).cnf.cdb
│ ├── SVM_num_one.(57).cnf.hdb
│ ├── SVM_num_one.(58).cnf.cdb
│ ├── SVM_num_one.(58).cnf.hdb
│ ├── SVM_num_one.(59).cnf.cdb
│ ├── SVM_num_one.(59).cnf.hdb
│ ├── SVM_num_one.(6).cnf.cdb
│ ├── SVM_num_one.(6).cnf.hdb
│ ├── SVM_num_one.(60).cnf.cdb
│ ├── SVM_num_one.(60).cnf.hdb
│ ├── SVM_num_one.(61).cnf.cdb
│ ├── SVM_num_one.(61).cnf.hdb
│ ├── SVM_num_one.(62).cnf.cdb
│ ├── SVM_num_one.(62).cnf.hdb
│ ├── SVM_num_one.(63).cnf.cdb
│ ├── SVM_num_one.(63).cnf.hdb
│ ├── SVM_num_one.(64).cnf.cdb
│ ├── SVM_num_one.(64).cnf.hdb
│ ├── SVM_num_one.(65).cnf.cdb
│ ├── SVM_num_one.(65).cnf.hdb
│ ├── SVM_num_one.(66).cnf.cdb
│ ├── SVM_num_one.(66).cnf.hdb
│ ├── SVM_num_one.(67).cnf.cdb
│ ├── SVM_num_one.(67).cnf.hdb
│ ├── SVM_num_one.(68).cnf.cdb
│ ├── SVM_num_one.(68).cnf.hdb
│ ├── SVM_num_one.(69).cnf.cdb
│ ├── SVM_num_one.(69).cnf.hdb
│ ├── SVM_num_one.(7).cnf.cdb
│ ├── SVM_num_one.(7).cnf.hdb
│ ├── SVM_num_one.(70).cnf.cdb
│ ├── SVM_num_one.(70).cnf.hdb
│ ├── SVM_num_one.(71).cnf.cdb
│ ├── SVM_num_one.(71).cnf.hdb
│ ├── SVM_num_one.(72).cnf.cdb
│ ├── SVM_num_one.(72).cnf.hdb
│ ├── SVM_num_one.(73).cnf.cdb
│ ├── SVM_num_one.(73).cnf.hdb
│ ├── SVM_num_one.(74).cnf.cdb
│ ├── SVM_num_one.(74).cnf.hdb
│ ├── SVM_num_one.(75).cnf.cdb
│ ├── SVM_num_one.(75).cnf.hdb
│ ├── SVM_num_one.(76).cnf.cdb
│ ├── SVM_num_one.(76).cnf.hdb
│ ├── SVM_num_one.(77).cnf.cdb
│ ├── SVM_num_one.(77).cnf.hdb
│ ├── SVM_num_one.(8).cnf.cdb
│ ├── SVM_num_one.(8).cnf.hdb
│ ├── SVM_num_one.(9).cnf.cdb
│ ├── SVM_num_one.(9).cnf.hdb
│ ├── SVM_num_one.asm.qmsg
│ ├── SVM_num_one.asm.rdb
│ ├── SVM_num_one.asm_labs.ddb
│ ├── SVM_num_one.cbx.xml
│ ├── SVM_num_one.cmp.bpm
│ ├── SVM_num_one.cmp.cdb
│ ├── SVM_num_one.cmp.hdb
│ ├── SVM_num_one.cmp.idb
│ ├── SVM_num_one.cmp.logdb
│ ├── SVM_num_one.cmp.rdb
│ ├── SVM_num_one.cmp_merge.kpt
│ ├── SVM_num_one.cycloneive_io_sim_cache.45um_ff_1200mv_0c_fast.hsd
│ ├── SVM_num_one.cycloneive_io_sim_cache.45um_ss_1200mv_0c_slow.hsd
│ ├── SVM_num_one.cycloneive_io_sim_cache.45um_ss_1200mv_85c_slow.hsd
│ ├── SVM_num_one.db_info
│ ├── SVM_num_one.eda.qmsg
│ ├── SVM_num_one.fit.qmsg
│ ├── SVM_num_one.hier_info
│ ├── SVM_num_one.hif
│ ├── SVM_num_one.ipinfo
│ ├── SVM_num_one.lpc.html
│ ├── SVM_num_one.lpc.rdb
│ ├── SVM_num_one.lpc.txt
│ ├── SVM_num_one.map.ammdb
│ ├── SVM_num_one.map.bpm
│ ├── SVM_num_one.map.cdb
│ ├── SVM_num_one.map.hdb
│ ├── SVM_num_one.map.kpt
│ ├── SVM_num_one.map.logdb
│ ├── SVM_num_one.map.qmsg
│ ├── SVM_num_one.map.rdb
│ ├── SVM_num_one.map_bb.cdb
│ ├── SVM_num_one.map_bb.hdb
│ ├── SVM_num_one.map_bb.logdb
│ ├── SVM_num_one.pre_map.hdb
│ ├── SVM_num_one.pti_db_list.ddb
│ ├── SVM_num_one.root_partition.map.reg_db.cdb
│ ├── SVM_num_one.routing.rdb
│ ├── SVM_num_one.rtlv.hdb
│ ├── SVM_num_one.rtlv_sg.cdb
│ ├── SVM_num_one.rtlv_sg_swap.cdb
│ ├── SVM_num_one.sgdiff.cdb
│ ├── SVM_num_one.sgdiff.hdb
│ ├── SVM_num_one.sld_design_entry.sci
│ ├── SVM_num_one.sld_design_entry_dsc.sci
│ ├── SVM_num_one.smart_action.txt
│ ├── SVM_num_one.sta.qmsg
│ ├── SVM_num_one.sta.rdb
│ ├── SVM_num_one.sta_cmp.8_slow_1200mv_85c.tdb
│ ├── SVM_num_one.tis_db_list.ddb
│ ├── SVM_num_one.tiscmp.fast_1200mv_0c.ddb
│ ├── SVM_num_one.tiscmp.fastest_slow_1200mv_0c.ddb
│ ├── SVM_num_one.tiscmp.fastest_slow_1200mv_85c.ddb
│ ├── SVM_num_one.tiscmp.slow_1200mv_0c.ddb
│ ├── SVM_num_one.tiscmp.slow_1200mv_85c.ddb
│ ├── SVM_num_one.vpr.ammdb
│ ├── add_sub_4mi.tdf
│ ├── add_sub_6bi.tdf
│ ├── add_sub_9ve.tdf
│ ├── add_sub_a0f.tdf
│ ├── add_sub_dbi.tdf
│ ├── add_sub_kji.tdf
│ ├── add_sub_l0f.tdf
│ ├── add_sub_p8i.tdf
│ ├── altsquare_5th.tdf
│ ├── altsquare_f4h.tdf
│ ├── altsyncram_6e81.tdf
│ ├── altsyncram_kb81.tdf
│ ├── altsyncram_m2g1.tdf
│ ├── altsyncram_s2a1.tdf
│ ├── altsyncram_t3g1.tdf
│ ├── altsyncram_ud81.tdf
│ ├── altsyncram_v9a1.tdf
│ ├── cmpr_1mg.tdf
│ ├── cmpr_3pg.tdf
│ ├── cmpr_ogc.tdf
│ ├── cmpr_qgc.tdf
│ ├── cntr_6pf.tdf
│ ├── cntr_7pf.tdf
│ ├── cntr_epf.tdf
│ ├── decode_lsa.tdf
│ ├── logic_util_heursitic.dat
│ ├── lpm_clshift_c3f.tdf
│ ├── mult_0vr.tdf
│ ├── mult_1vr.tdf
│ ├── mult_4vr.tdf
│ ├── mult_aep.tdf
│ ├── mult_bnp.tdf
│ ├── mult_utr.tdf
│ ├── mux_fob.tdf
│ ├── mux_guc.tdf
│ ├── mux_iuc.tdf
│ ├── mux_luc.tdf
│ ├── prev_cmp_SVM_num_one.qmsg
│ ├── shift_taps_pnm.tdf
│ ├── shift_taps_qnm.tdf
│ └── shift_taps_tnm.tdf
├── exp_ip.bsf
├── exp_ip.cmp
├── exp_ip.inc
├── exp_ip.qip
├── exp_ip.v
├── exp_ip_bb.v
├── exp_ip_inst.v
├── greybox_tmp
│ └── cbx_args.txt
├── incremental_db
│ ├── README
│ └── compiled_partitions
│ ├── SVM_num_one.db_info
│ ├── SVM_num_one.root_partition.cmp.ammdb
│ ├── SVM_num_one.root_partition.cmp.cdb
│ ├── SVM_num_one.root_partition.cmp.dfp
│ ├── SVM_num_one.root_partition.cmp.hdb
│ ├── SVM_num_one.root_partition.cmp.logdb
│ ├── SVM_num_one.root_partition.cmp.rcfdb
│ ├── SVM_num_one.root_partition.map.cdb
│ ├── SVM_num_one.root_partition.map.dpi
│ ├── SVM_num_one.root_partition.map.hbdb.cdb
│ ├── SVM_num_one.root_partition.map.hbdb.hb_info
│ ├── SVM_num_one.root_partition.map.hbdb.hdb
│ ├── SVM_num_one.root_partition.map.hbdb.sig
│ ├── SVM_num_one.root_partition.map.hdb
│ └── SVM_num_one.root_partition.map.kpt
├── input_ram.qip
├── input_ram.v
├── input_ram_bb.v
├── input_ram_inst.v
├── int_float.v
├── int_float.v.bak
├── mult_ip.qip
├── mult_ip.v
├── mult_ip_bb.v
├── mult_ip_inst.v
├── output_files
│ ├── SVM_num_one.asm.rpt
│ ├── SVM_num_one.done
│ ├── SVM_num_one.eda.rpt
│ ├── SVM_num_one.fit.rpt
│ ├── SVM_num_one.fit.smsg
│ ├── SVM_num_one.fit.summary
│ ├── SVM_num_one.flow.rpt
│ ├── SVM_num_one.jdi
│ ├── SVM_num_one.map.rpt
│ ├── SVM_num_one.map.smsg
│ ├── SVM_num_one.map.summary
│ ├── SVM_num_one.pin
│ ├── SVM_num_one.sof
│ ├── SVM_num_one.sta.rpt
│ └── SVM_num_one.sta.summary
├── simulation
│ ├── modelsim
│ │ ├── SVM_num_one.sft
│ │ ├── SVM_num_one.vo
│ │ ├── SVM_num_one_8_1200mv_0c_slow.vo
│ │ ├── SVM_num_one_8_1200mv_0c_v_slow.sdo
│ │ ├── SVM_num_one_8_1200mv_85c_slow.vo
│ │ ├── SVM_num_one_8_1200mv_85c_v_slow.sdo
│ │ ├── SVM_num_one_min_1200mv_0c_fast.vo
│ │ ├── SVM_num_one_min_1200mv_0c_v_fast.sdo
│ │ ├── SVM_num_one_modelsim.xrf
│ │ ├── SVM_num_one_v.sdo
│ │ └── num_one.txt
│ └── qsim
│ ├── SVM_num_one.do
│ ├── SVM_num_one.msim.vcd
│ ├── SVM_num_one.sft
│ ├── SVM_num_one.sim.vwf
│ ├── SVM_num_one.vo
│ ├── SVM_num_one.vt
│ ├── SVM_num_one.vt.bak
│ ├── SVM_num_one_modelsim.xrf
│ ├── SVM_num_one_run_msim_rtl_verilog.do
│ ├── SVM_num_one_run_msim_rtl_verilog.do.bak
│ ├── SVM_num_one_run_msim_rtl_verilog.do.bak1
│ ├── SVM_num_one_run_msim_rtl_verilog.do.bak2
│ ├── SVM_num_one_run_msim_rtl_verilog.do.bak3
│ ├── Waveform.vwf.vt
│ ├── modelsim.ini
│ ├── msim_transcript
│ ├── num_one.txt
│ ├── rtl_work
│ │ ├── @l@a@s@t_@r@a@m
│ │ │ ├── _primary.dat
│ │ │ ├── _primary.dbs
│ │ │ ├── _primary.vhd
│ │ │ ├── verilog.prw
│ │ │ └── verilog.psm
│ │ ├── @l@a@s@t_mult
│ │ │ ├── _primary.dat
│ │ │ ├── _primary.dbs
│ │ │ ├── _primary.vhd
│ │ │ ├── verilog.prw
│ │ │ └── verilog.psm
│ │ ├── @s@v@m_num_one
│ │ │ ├── _primary.dat
│ │ │ ├── _primary.dbs
│ │ │ ├── _primary.vhd
│ │ │ ├── verilog.prw
│ │ │ └── verilog.psm
│ │ ├── @verilog1
│ │ │ ├── _primary.dat
│ │ │ ├── _primary.dbs
│ │ │ ├── _primary.vhd
│ │ │ ├── verilog.prw
│ │ │ └── verilog.psm
│ │ ├── _info
│ │ ├── _vmake
│ │ ├── coef_rom
│ │ │ ├── _primary.dat
│ │ │ ├── _primary.dbs
│ │ │ ├── _primary.vhd
│ │ │ ├── verilog.prw
│ │ │ └── verilog.psm
│ │ ├── exp_ip
│ │ │ ├── _primary.dat
│ │ │ ├── _primary.dbs
│ │ │ ├── _primary.vhd
│ │ │ ├── verilog.prw
│ │ │ └── verilog.psm
│ │ ├── exp_ip_altfp_exp_vad
│ │ │ ├── _primary.dat
│ │ │ ├── _primary.dbs
│ │ │ ├── _primary.vhd
│ │ │ ├── verilog.prw
│ │ │ └── verilog.psm
│ │ ├── mult_ip
│ │ │ ├── _primary.dat
│ │ │ ├── _primary.dbs
│ │ │ ├── _primary.vhd
│ │ │ ├── verilog.prw
│ │ │ └── verilog.psm
│ │ ├── ss
│ │ │ ├── _primary.dat
│ │ │ ├── _primary.dbs
│ │ │ ├── _primary.vhd
│ │ │ ├── verilog.prw
│ │ │ └── verilog.psm
│ │ └── wait_justed_ram
│ │ ├── _primary.dat
│ │ ├── _primary.dbs
│ │ ├── _primary.vhd
│ │ ├── verilog.prw
│ │ └── verilog.psm
│ ├── svs_coef.mif
│ ├── svs_last.mif
│ ├── transcript
│ └── work
│ ├── @s@v@m_num_one
│ │ ├── _primary.dat
│ │ ├── _primary.dbs
│ │ ├── _primary.vhd
│ │ ├── verilog.prw
│ │ └── verilog.psm
│ ├── @s@v@m_num_one_vlg_check_tst
│ │ ├── _primary.dat
│ │ ├── _primary.dbs
│ │ ├── _primary.vhd
│ │ ├── verilog.prw
│ │ └── verilog.psm
│ ├── @s@v@m_num_one_vlg_sample_tst
│ │ ├── _primary.dat
│ │ ├── _primary.dbs
│ │ ├── _primary.vhd
│ │ ├── verilog.prw
│ │ └── verilog.psm
│ ├── @s@v@m_num_one_vlg_vec_tst
│ │ ├── _primary.dat
│ │ ├── _primary.dbs
│ │ ├── _primary.vhd
│ │ ├── verilog.prw
│ │ └── verilog.psm
│ ├── _info
│ └── _vmake
├── ss.qip
├── ss.v
├── ss_bb.v
├── ss_inst.v
├── svs_coef.mif
├── svs_last.mif
├── wait_justed_ram.qip
├── wait_justed_ram.v
├── wait_justed_ram_bb.v
└── wait_justed_ram_inst.v
25 directories, 439 files
标签:
小贴士
感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。
- 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
- 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
- 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
- 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。
关于好例子网
本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明
网友评论
我要评论