在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → 基于FPGA的fsk psk调制解调

基于FPGA的fsk psk调制解调

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:108.39M
  • 下载次数:8
  • 浏览次数:66
  • 发布时间:2023-04-23
  • 实例类别:一般编程问题
  • 发 布 人:小林ssssss
  • 文件格式:.zip
  • 所需积分:2
 相关标签: FPGA 调制解调 PSK fs 调制

实例介绍

【实例简介】基于FPGA的fsk psk调制解调

【实例截图】

from clipboard

【核心代码】

.
├── 2FSK-2PSK-2DPSK-QPSK-code-and-decode-master
│   └── 组52新增
│       ├── DPSKok
│       │   ├── DPSK.asm.rpt
│       │   ├── DPSK.cdf
│       │   ├── DPSK.done
│       │   ├── DPSK.eda.rpt
│       │   ├── DPSK.fit.rpt
│       │   ├── DPSK.fit.smsg
│       │   ├── DPSK.fit.summary
│       │   ├── DPSK.flow.rpt
│       │   ├── DPSK.htm
│       │   ├── DPSK.jdi
│       │   ├── DPSK.map.rpt
│       │   ├── DPSK.map.summary
│       │   ├── DPSK.pin
│       │   ├── DPSK.pof
│       │   ├── DPSK.qpf
│       │   ├── DPSK.qsf
│       │   ├── DPSK.qws
│       │   ├── DPSK.sdc
│       │   ├── DPSK.sld
│       │   ├── DPSK.sof
│       │   ├── DPSK.sta.rpt
│       │   ├── DPSK.sta.summary
│       │   ├── DPSK.v
│       │   ├── DPSK.v.bak
│       │   ├── DPSK_assignment_defaults.qdf
│       │   ├── DPSK_nativelink_simulation.rpt
│       │   ├── PLLJ_PLLSPE_INFO.txt
│       │   ├── QPSK.flow.rpt
│       │   ├── QPSK.map.rpt
│       │   ├── QPSK.map.summary
│       │   ├── QPSK.qpf
│       │   ├── QPSK.qsf
│       │   ├── QPSK.qws
│       │   ├── QPSK1.asm.rpt
│       │   ├── QPSK1.cdf
│       │   ├── QPSK1.done
│       │   ├── QPSK1.eda.rpt
│       │   ├── QPSK1.fit.rpt
│       │   ├── QPSK1.fit.smsg
│       │   ├── QPSK1.fit.summary
│       │   ├── QPSK1.flow.rpt
│       │   ├── QPSK1.htm
│       │   ├── QPSK1.ipregen.rpt
│       │   ├── QPSK1.jdi
│       │   ├── QPSK1.map.rpt
│       │   ├── QPSK1.map.smsg
│       │   ├── QPSK1.map.summary
│       │   ├── QPSK1.merge.rpt
│       │   ├── QPSK1.merge.summary
│       │   ├── QPSK1.pin
│       │   ├── QPSK1.pof
│       │   ├── QPSK1.qpf
│       │   ├── QPSK1.qsf
│       │   ├── QPSK1.qws
│       │   ├── QPSK1.sdc
│       │   ├── QPSK1.sld
│       │   ├── QPSK1.sof
│       │   ├── QPSK1.sta.rpt
│       │   ├── QPSK1.sta.summary
│       │   ├── QPSK1.v
│       │   ├── QPSK1.v.bak
│       │   ├── QPSK1_assignment_defaults.qdf
│       │   ├── QPSK1_nativelink_simulation.rpt
│       │   ├── QPSK_assignment_defaults.qdf
│       │   ├── Waveform.vwf
│       │   ├── Waveform1.vwf
│       │   ├── add.bsf
│       │   ├── add.qip
│       │   ├── add.v
│       │   ├── add_bb.v
│       │   ├── add_inst.v
│       │   ├── adder#.v
│       │   ├── db
│       │   ├── dds.v
│       │   ├── dds.v.bak
│       │   ├── dpsk_jt.v
│       │   ├── dpsk_jt.v.bak
│       │   ├── dpsk_tz.v
│       │   ├── dpsk_tz.v.bak
│       │   ├── greybox_tmp
│       │   ├── incremental_db
│       │   ├── iplauncher_debug.log
│       │   ├── mac.qip
│       │   ├── mac.v
│       │   ├── mult.bsf
│       │   ├── mult.qip
│       │   ├── mult.v
│       │   ├── mult_bb.v
│       │   ├── mult_inst.v
│       │   ├── pll.bsf
│       │   ├── pll.ppf
│       │   ├── pll.qip
│       │   ├── pll.v
│       │   ├── pll_bb.v
│       │   ├── pll_inst.v
│       │   ├── qpsk_jt.v
│       │   ├── qpsk_jt.v.bak
│       │   ├── qpsk_tz.v
│       │   ├── qpsk_tz.v.bak
│       │   ├── qseq.v
│       │   ├── qseq.v.bak
│       │   ├── rom_sine0.bsf
│       │   ├── rom_sine0.cmp
│       │   ├── rom_sine0.inc
│       │   ├── rom_sine0.qip
│       │   ├── rom_sine0.v
│       │   ├── rom_sine0.v.bak
│       │   ├── rom_sine0_bb.v
│       │   ├── rom_sine0_inst.v
│       │   ├── seq.v
│       │   ├── simulation
│       │   ├── sin3.mif
│       │   ├── stp1.stp
│       │   ├── stp2.stp
│       │   ├── stp3.stp
│       │   └── test.v
│       ├── QPSK
│       │   ├── Block2.bdf
│       │   ├── Block3.bdf
│       │   ├── Block4.bdf
│       │   ├── Block7.bdf
│       │   ├── FIR
│       │   ├── FIR.qsys
│       │   ├── FIR.sopcinfo
│       │   ├── LPM.bsf
│       │   ├── LPM.cmp
│       │   ├── LPM.inc
│       │   ├── LPM.qip
│       │   ├── LPM.v
│       │   ├── LPM_bb.v
│       │   ├── LPM_inst.v
│       │   ├── NCO
│       │   ├── NCO.qsys
│       │   ├── NCO.sopcinfo
│       │   ├── QPSK.bdf
│       │   ├── QPSK.qpf
│       │   ├── QPSK.qsf
│       │   ├── QPSK.qws
│       │   ├── QPSK.v
│       │   ├── QPSKDecode.bdf
│       │   ├── QPSK_nativelink_simulation.rpt
│       │   ├── QPSKcode decode.bdf
│       │   ├── QPSKcodedecode.bdf
│       │   ├── QPSKcodedecode.v
│       │   ├── QPSKcodedecode.v.bak
│       │   ├── QPSKcodedecode.vwf
│       │   ├── Verilog1.v
│       │   ├── Verilog2.v
│       │   ├── Verilog3.v
│       │   ├── Verilog4.v
│       │   ├── Verilog5.v
│       │   ├── Verilog6.v
│       │   ├── Verilog7.v
│       │   ├── Waveform.vwf
│       │   ├── Waveform1.vwf
│       │   ├── Waveform2.vwf
│       │   ├── Waveform3.vwf
│       │   ├── Waveform4.vwf
│       │   ├── Waveform5.vwf
│       │   ├── Waveform6.vwf
│       │   ├── c5_pin_model_dump.txt
│       │   ├── data_selector.bsf
│       │   ├── data_source.bsf
│       │   ├── data_source_2.bsf
│       │   ├── db
│       │   ├── fre_diff.bsf
│       │   ├── greybox_tmp
│       │   ├── identify.bsf
│       │   ├── incremental_db
│       │   ├── output_files
│       │   ├── phase_selector.bsf
│       │   ├── phi_phase_mod.bsf
│       │   ├── qpsk.vwf
│       │   ├── simulation
│       │   ├── stp5.stp
│       │   ├── test1.v
│       │   ├── test1.v.bak
│       │   └── tra.bsf
│       ├── bpsk-ok
│       │   ├── Block1.bdf
│       │   ├── Controller.bsf
│       │   ├── Controller.v
│       │   ├── Controller.v.bak
│       │   ├── LookUpTable.bsf
│       │   ├── LookUpTable.v
│       │   ├── LookUpTable.v.bak
│       │   ├── PN_Seq.bsf
│       │   ├── PN_Seq.v
│       │   ├── PN_Seq.v.bak
│       │   ├── bpsk.bdf
│       │   ├── bpsk.bsf
│       │   ├── bpsk.mif
│       │   ├── bpsk.qpf
│       │   ├── bpsk.qsf
│       │   ├── bpsk.qws
│       │   ├── bpsk.v
│       │   ├── bpsk.v.bak
│       │   ├── bpsk_nativelink_simulation.rpt
│       │   ├── c5_pin_model_dump.txt
│       │   ├── counter.bsf
│       │   ├── counter.v
│       │   ├── counter.v.bak
│       │   ├── db
│       │   ├── depsk.bsf
│       │   ├── depsk.v
│       │   ├── depsk.v.bak
│       │   ├── incremental_db
│       │   ├── output_files
│       │   ├── simulation
│       │   └── stp1.stp
│       ├── fsk
│       │   ├── Block3.bdf
│       │   ├── DATAROM.bsf
│       │   ├── DATAROM.qip
│       │   ├── DATAROM.v
│       │   ├── DATAROM_bb.v
│       │   ├── DATAROM_inst.v
│       │   ├── FSK.qpf
│       │   ├── FSK.qsf
│       │   ├── FSK.qws
│       │   ├── FSK.restore.rpt
│       │   ├── FSK2.v
│       │   ├── Verilog2.v
│       │   ├── Waveform.vwf
│       │   ├── Waveform1.vwf
│       │   ├── assignment_defaults.qdf
│       │   ├── counter.bsf
│       │   ├── counter.qip
│       │   ├── counter.v
│       │   ├── counter_bb.v
│       │   ├── counter_inst.v
│       │   ├── db
│       │   ├── fenpin.v
│       │   ├── fenpin1.v
│       │   ├── fenpin2.v
│       │   ├── incremental_db
│       │   ├── kaiguan.v
│       │   ├── mxl.v
│       │   ├── output_files
│       │   ├── qar_info.json
│       │   ├── simulation
│       │   └── sin256.mif
│       └── qpsk_ok
│           ├── Controller.bsf
│           ├── Controller.v
│           ├── Controller.v.bak
│           ├── LookUpTable.bsf
│           ├── LookUpTable.v
│           ├── NRZ.bsf
│           ├── NRZ.v
│           ├── NRZ1.bsf
│           ├── NRZ1.v
│           ├── NRZ1.v.bak
│           ├── c5_pin_model_dump.txt
│           ├── cio_dump_disallowed_lists.echo
│           ├── clearkey.bsf
│           ├── clearkey.v
│           ├── counter.bsf
│           ├── counter.v
│           ├── counter.v.bak
│           ├── counter1.bsf
│           ├── counter1.inc
│           ├── counter1.v
│           ├── counter1.v.bak
│           ├── db
│           ├── incremental_db
│           ├── output_files
│           ├── qpsk.bdf
│           ├── qpsk.qpf
│           ├── qpsk.qsf
│           ├── qpsk.qws
│           ├── qpsk.v
│           ├── qpsk.v.bak
│           ├── qpsk_assignment_defaults.qdf
│           ├── qpsk_nativelink_simulation.rpt
│           ├── simulation
│           └── stp6.stp
└── 基于FPGA的fsk psk调制解调.zip

30 directories, 251 files


实例下载地址

基于FPGA的fsk psk调制解调

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警