实例介绍
本资源包含如下内容: 1. AAL5多项式CRC32的C语言代码实现; 2. AAL5多项式CRC32的verilog语言代码的实现(8bit数据宽度); 3. AAL5多项式CRC32的verilog语言代码的实现(32bit数据宽度); 4. 如何产生、使用、修改上述C语言代码、Verilog代码的详细文档说明; 另外,保证C语言代码与verilog代码相匹配,即对于相同的输入数据,C语言代码计算所得结果与verilog代码计算所得结果相同。
【实例截图】
【核心代码】
4744300845192853889.rar
└── CRC_Vertify
├── C Demo
│ └── Demo1
│ ├── crc32.c
│ ├── Debug
│ │ ├── crc32.obj
│ │ ├── Demo1.exe
│ │ ├── Demo1.ilk
│ │ ├── Demo1.pch
│ │ ├── Demo1.pdb
│ │ ├── vc60.idb
│ │ └── vc60.pdb
│ ├── Demo1.dsp
│ ├── Demo1.dsw
│ ├── Demo1.ncb
│ ├── Demo1.opt
│ └── Demo1.plg
├── CRC程序使用说明.vsd
└── FPGA_verilog
├── CRC32_D32_AAL5_tb.v
├── CRC32_D32_AAL5.v
├── CRC32_D8_AAL5_tb.v
├── CRC32_D8_AAL5.v
├── Test_CRC_01.m
├── test.cr.mti
├── test.mpf
├── transcript
├── vsim.wlf
└── work
├── @c@r@c32_@d32_@a@a@l5
│ ├── _primary.dat
│ ├── _primary.dbs
│ ├── _primary.vhd
│ ├── verilog.asm
│ └── verilog.rw
├── @c@r@c32_@d32_@a@a@l5_tb
│ ├── _primary.dat
│ ├── _primary.dbs
│ ├── _primary.vhd
│ ├── verilog.asm
│ └── verilog.rw
├── @c@r@c32_@d8_@a@a@l5
│ ├── _primary.dat
│ ├── _primary.dbs
│ ├── _primary.vhd
│ ├── verilog.asm
│ └── verilog.rw
├── @c@r@c32_@d8_@a@a@l5_tb
│ ├── _primary.dat
│ ├── _primary.dbs
│ ├── _primary.vhd
│ ├── verilog.asm
│ └── verilog.rw
├── _info
├── _temp
└── _vmake
11 directories, 45 files
标签:
小贴士
感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。
- 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
- 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
- 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
- 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。
关于好例子网
本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明
网友评论
我要评论