在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → COA实验(CPU报告).zip

COA实验(CPU报告).zip

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:10.47M
  • 下载次数:1
  • 浏览次数:48
  • 发布时间:2021-12-01
  • 实例类别:一般编程问题
  • 发 布 人:js2021
  • 文件格式:.zip
  • 所需积分:2
 

实例介绍

【实例简介】
seu的COA课程设计,关于CPU的,基于quartusII
【实例截图】
【核心代码】
4744300845146567809.zip
├── computer
│   ├── acc_alu
│   │   ├── acc_alu.asm.rpt
│   │   ├── acc_alu.bsf
│   │   ├── acc_alu.done
│   │   ├── acc_alu.fit.rpt
│   │   ├── acc_alu.fit.smsg
│   │   ├── acc_alu.fit.summary
│   │   ├── acc_alu.flow.rpt
│   │   ├── acc_alu.map.rpt
│   │   ├── acc_alu.map.summary
│   │   ├── acc_alu.pin
│   │   ├── acc_alu.qpf
│   │   ├── acc_alu.qsf
│   │   ├── acc_alu.qws
│   │   ├── acc_alu.sim.rpt
│   │   ├── acc_alu.tan.rpt
│   │   ├── acc_alu.tan.summary
│   │   ├── acc_alu.vhd
│   │   ├── acc_alu.vhd.bak
│   │   ├── acc_alu.vwf
│   │   └── db
│   │   ├── acc_alu.(0).cnf.cdb
│   │   ├── acc_alu.(0).cnf.hdb
│   │   ├── acc_alu.(1).cnf.cdb
│   │   ├── acc_alu.(1).cnf.hdb
│   │   ├── acc_alu.(2).cnf.cdb
│   │   ├── acc_alu.(2).cnf.hdb
│   │   ├── acc_alu.asm.qmsg
│   │   ├── acc_alu.cbx.xml
│   │   ├── acc_alu.cmp0.ddb
│   │   ├── acc_alu.cmp_bb.cdb
│   │   ├── acc_alu.cmp_bb.hdb
│   │   ├── acc_alu.cmp_bb.logdb
│   │   ├── acc_alu.cmp_bb.rcf
│   │   ├── acc_alu.cmp.bpm
│   │   ├── acc_alu.cmp.cdb
│   │   ├── acc_alu.cmp.ecobp
│   │   ├── acc_alu.cmp.hdb
│   │   ├── acc_alu.cmp.logdb
│   │   ├── acc_alu.cmp.rdb
│   │   ├── acc_alu.cmp.tdb
│   │   ├── acc_alu.db_info
│   │   ├── acc_alu.dbp
│   │   ├── acc_alu.eco.cdb
│   │   ├── acc_alu.eds_overflow
│   │   ├── acc_alu.fit.qmsg
│   │   ├── acc_alu.fnsim.hdb
│   │   ├── acc_alu.fnsim.qmsg
│   │   ├── acc_alu.hier_info
│   │   ├── acc_alu.hif
│   │   ├── acc_alu.map_bb.cdb
│   │   ├── acc_alu.map_bb.hdb
│   │   ├── acc_alu.map_bb.logdb
│   │   ├── acc_alu.map.bpm
│   │   ├── acc_alu.map.cdb
│   │   ├── acc_alu.map.ecobp
│   │   ├── acc_alu.map.hdb
│   │   ├── acc_alu.map.logdb
│   │   ├── acc_alu.map.qmsg
│   │   ├── acc_alu.pre_map.cdb
│   │   ├── acc_alu.pre_map.hdb
│   │   ├── acc_alu.psp
│   │   ├── acc_alu.pss
│   │   ├── acc_alu.rtlv.hdb
│   │   ├── acc_alu.rtlv_sg.cdb
│   │   ├── acc_alu.rtlv_sg_swap.cdb
│   │   ├── acc_alu.sgdiff.cdb
│   │   ├── acc_alu.sgdiff.hdb
│   │   ├── acc_alu.signalprobe.cdb
│   │   ├── acc_alu.sim.cvwf
│   │   ├── acc_alu.simfam
│   │   ├── acc_alu.sim.hdb
│   │   ├── acc_alu.sim.qmsg
│   │   ├── acc_alu.sim.rdb
│   │   ├── acc_alu.sld_design_entry_dsc.sci
│   │   ├── acc_alu.sld_design_entry.sci
│   │   ├── acc_alu.syn_hier_info
│   │   ├── acc_alu.tan.qmsg
│   │   ├── acc_alu.tis_db_list.ddb
│   │   ├── mult_b011.tdf
│   │   ├── prev_cmp_acc_alu.asm.qmsg
│   │   ├── prev_cmp_acc_alu.fit.qmsg
│   │   ├── prev_cmp_acc_alu.map.qmsg
│   │   ├── prev_cmp_acc_alu.qmsg
│   │   ├── prev_cmp_acc_alu.sim.qmsg
│   │   ├── prev_cmp_acc_alu.tan.qmsg
│   │   └── wed.wsf
│   ├── branch
│   │   ├── branch.asm.rpt
│   │   ├── branch.bsf
│   │   ├── branch.done
│   │   ├── branch.fit.rpt
│   │   ├── branch.fit.smsg
│   │   ├── branch.fit.summary
│   │   ├── branch.flow.rpt
│   │   ├── branch.map.rpt
│   │   ├── branch.map.summary
│   │   ├── branch.pin
│   │   ├── branch.qpf
│   │   ├── branch.qsf
│   │   ├── branch.qws
│   │   ├── branch.sim.rpt
│   │   ├── branch.tan.rpt
│   │   ├── branch.tan.summary
│   │   ├── branch.vhd
│   │   ├── branch.vhd.bak
│   │   ├── branch.vwf
│   │   └── db
│   │   ├── branch.(0).cnf.cdb
│   │   ├── branch.(0).cnf.hdb
│   │   ├── branch.asm.qmsg
│   │   ├── branch.cbx.xml
│   │   ├── branch.cmp0.ddb
│   │   ├── branch.cmp_bb.cdb
│   │   ├── branch.cmp_bb.hdb
│   │   ├── branch.cmp_bb.logdb
│   │   ├── branch.cmp_bb.rcf
│   │   ├── branch.cmp.bpm
│   │   ├── branch.cmp.cdb
│   │   ├── branch.cmp.ecobp
│   │   ├── branch.cmp.hdb
│   │   ├── branch.cmp.logdb
│   │   ├── branch.cmp.rdb
│   │   ├── branch.cmp.tdb
│   │   ├── branch.db_info
│   │   ├── branch.dbp
│   │   ├── branch.eco.cdb
│   │   ├── branch.eds_overflow
│   │   ├── branch.fit.qmsg
│   │   ├── branch.fnsim.cdb
│   │   ├── branch.fnsim.hdb
│   │   ├── branch.fnsim.qmsg
│   │   ├── branch.hier_info
│   │   ├── branch.hif
│   │   ├── branch.map_bb.cdb
│   │   ├── branch.map_bb.hdb
│   │   ├── branch.map_bb.logdb
│   │   ├── branch.map.bpm
│   │   ├── branch.map.cdb
│   │   ├── branch.map.ecobp
│   │   ├── branch.map.hdb
│   │   ├── branch.map.logdb
│   │   ├── branch.map.qmsg
│   │   ├── branch.pre_map.cdb
│   │   ├── branch.pre_map.hdb
│   │   ├── branch.psp
│   │   ├── branch.pss
│   │   ├── branch.rtlv.hdb
│   │   ├── branch.rtlv_sg.cdb
│   │   ├── branch.rtlv_sg_swap.cdb
│   │   ├── branch.sgdiff.cdb
│   │   ├── branch.sgdiff.hdb
│   │   ├── branch.signalprobe.cdb
│   │   ├── branch.sim.cvwf
│   │   ├── branch.simfam
│   │   ├── branch.sim.hdb
│   │   ├── branch.sim.qmsg
│   │   ├── branch.sim.rdb
│   │   ├── branch.sld_design_entry_dsc.sci
│   │   ├── branch.sld_design_entry.sci
│   │   ├── branch.syn_hier_info
│   │   ├── branch.tan.qmsg
│   │   ├── branch.tis_db_list.ddb
│   │   ├── prev_cmp_branch.asm.qmsg
│   │   ├── prev_cmp_branch.fit.qmsg
│   │   ├── prev_cmp_branch.map.qmsg
│   │   ├── prev_cmp_branch.qmsg
│   │   ├── prev_cmp_branch.sim.qmsg
│   │   ├── prev_cmp_branch.tan.qmsg
│   │   └── wed.wsf
│   ├── b_reg
│   │   ├── b_reg.asm.rpt
│   │   ├── b_reg.bsf
│   │   ├── b_reg.done
│   │   ├── b_reg.fit.rpt
│   │   ├── b_reg.fit.smsg
│   │   ├── b_reg.fit.summary
│   │   ├── b_reg.flow.rpt
│   │   ├── b_reg.map.rpt
│   │   ├── b_reg.map.summary
│   │   ├── b_reg.pin
│   │   ├── b_reg.qpf
│   │   ├── b_reg.qsf
│   │   ├── b_reg.qws
│   │   ├── b_reg.sim.rpt
│   │   ├── b_reg.tan.rpt
│   │   ├── b_reg.tan.summary
│   │   ├── b_reg.vhd
│   │   ├── b_reg.vhd.bak
│   │   ├── b_reg.vwf
│   │   └── db
│   │   ├── b_reg.(0).cnf.cdb
│   │   ├── b_reg.(0).cnf.hdb
│   │   ├── b_reg.asm.qmsg
│   │   ├── b_reg.cbx.xml
│   │   ├── b_reg.cmp0.ddb
│   │   ├── b_reg.cmp_bb.cdb
│   │   ├── b_reg.cmp_bb.hdb
│   │   ├── b_reg.cmp_bb.logdb
│   │   ├── b_reg.cmp_bb.rcf
│   │   ├── b_reg.cmp.bpm
│   │   ├── b_reg.cmp.cdb
│   │   ├── b_reg.cmp.ecobp
│   │   ├── b_reg.cmp.hdb
│   │   ├── b_reg.cmp.logdb
│   │   ├── b_reg.cmp.rdb
│   │   ├── b_reg.cmp.tdb
│   │   ├── b_reg.db_info
│   │   ├── b_reg.dbp
│   │   ├── b_reg.eco.cdb
│   │   ├── b_reg.eds_overflow
│   │   ├── b_reg.fit.qmsg
│   │   ├── b_reg.fnsim.cdb
│   │   ├── b_reg.fnsim.hdb
│   │   ├── b_reg.fnsim.qmsg
│   │   ├── b_reg.hier_info
│   │   ├── b_reg.hif
│   │   ├── b_reg.map_bb.cdb
│   │   ├── b_reg.map_bb.hdb
│   │   ├── b_reg.map_bb.logdb
│   │   ├── b_reg.map.bpm
│   │   ├── b_reg.map.cdb
│   │   ├── b_reg.map.ecobp
│   │   ├── b_reg.map.hdb
│   │   ├── b_reg.map.logdb
│   │   ├── b_reg.map.qmsg
│   │   ├── b_reg.pre_map.cdb
│   │   ├── b_reg.pre_map.hdb
│   │   ├── b_reg.psp
│   │   ├── b_reg.pss
│   │   ├── b_reg.rtlv.hdb
│   │   ├── b_reg.rtlv_sg.cdb
│   │   ├── b_reg.rtlv_sg_swap.cdb
│   │   ├── b_reg.sgdiff.cdb
│   │   ├── b_reg.sgdiff.hdb
│   │   ├── b_reg.signalprobe.cdb
│   │   ├── b_reg.sim.cvwf
│   │   ├── b_reg.simfam
│   │   ├── b_reg.sim.hdb
│   │   ├── b_reg.sim.qmsg
│   │   ├── b_reg.sim.rdb
│   │   ├── b_reg.sld_design_entry_dsc.sci
│   │   ├── b_reg.sld_design_entry.sci
│   │   ├── b_reg.syn_hier_info
│   │   ├── b_reg.tan.qmsg
│   │   ├── b_reg.tis_db_list.ddb
│   │   ├── prev_cmp_b_reg.asm.qmsg
│   │   ├── prev_cmp_b_reg.fit.qmsg
│   │   ├── prev_cmp_b_reg.map.qmsg
│   │   ├── prev_cmp_b_reg.qmsg
│   │   ├── prev_cmp_b_reg.sim.qmsg
│   │   ├── prev_cmp_b_reg.tan.qmsg
│   │   └── wed.wsf
│   ├── car
│   │   ├── car.asm.rpt
│   │   ├── car.bsf
│   │   ├── car.done
│   │   ├── car.fit.rpt
│   │   ├── car.fit.smsg
│   │   ├── car.fit.summary
│   │   ├── car.flow.rpt
│   │   ├── car.map.rpt
│   │   ├── car.map.summary
│   │   ├── car.pin
│   │   ├── car.qpf
│   │   ├── car.qsf
│   │   ├── car.qws
│   │   ├── car.sim.rpt
│   │   ├── car.tan.rpt
│   │   ├── car.tan.summary
│   │   ├── car.vhd
│   │   ├── car.vhd.bak
│   │   ├── car.vwf
│   │   └── db
│   │   ├── car.(0).cnf.cdb
│   │   ├── car.(0).cnf.hdb
│   │   ├── car.analyze_file.qmsg
│   │   ├── car.asm.qmsg
│   │   ├── car.cbx.xml
│   │   ├── car.cmp0.ddb
│   │   ├── car.cmp_bb.cdb
│   │   ├── car.cmp_bb.hdb
│   │   ├── car.cmp_bb.logdb
│   │   ├── car.cmp_bb.rcf
│   │   ├── car.cmp.bpm
│   │   ├── car.cmp.cdb
│   │   ├── car.cmp.ecobp
│   │   ├── car.cmp.hdb
│   │   ├── car.cmp.logdb
│   │   ├── car.cmp.rdb
│   │   ├── car.cmp.tdb
│   │   ├── car.db_info
│   │   ├── car.dbp
│   │   ├── car.eco.cdb
│   │   ├── car.eds_overflow
│   │   ├── car.fit.qmsg
│   │   ├── car.fnsim.cdb
│   │   ├── car.fnsim.hdb
│   │   ├── car.fnsim.qmsg
│   │   ├── car.hier_info
│   │   ├── car.hif
│   │   ├── car.map_bb.cdb
│   │   ├── car.map_bb.hdb
│   │   ├── car.map_bb.logdb
│   │   ├── car.map.bpm
│   │   ├── car.map.cdb
│   │   ├── car.map.ecobp
│   │   ├── car.map.hdb
│   │   ├── car.map.logdb
│   │   ├── car.map.qmsg
│   │   ├── car.pre_map.cdb
│   │   ├── car.pre_map.hdb
│   │   ├── car.psp
│   │   ├── car.pss
│   │   ├── car.rtlv.hdb
│   │   ├── car.rtlv_sg.cdb
│   │   ├── car.rtlv_sg_swap.cdb
│   │   ├── car.sgdiff.cdb
│   │   ├── car.sgdiff.hdb
│   │   ├── car.signalprobe.cdb
│   │   ├── car.sim.cvwf
│   │   ├── car.simfam
│   │   ├── car.sim.hdb
│   │   ├── car.sim.qmsg
│   │   ├── car.sim.rdb
│   │   ├── car.sld_design_entry_dsc.sci
│   │   ├── car.sld_design_entry.sci
│   │   ├── car.syn_hier_info
│   │   ├── car.tan.qmsg
│   │   ├── car.tis_db_list.ddb
│   │   ├── prev_cmp_car.asm.qmsg
│   │   ├── prev_cmp_car.fit.qmsg
│   │   ├── prev_cmp_car.map.qmsg
│   │   ├── prev_cmp_car.qmsg
│   │   ├── prev_cmp_car.sim.qmsg
│   │   ├── prev_cmp_car.tan.qmsg
│   │   └── wed.wsf
│   ├── down4cnt
│   │   ├── db
│   │   │   ├── down4cnt.(0).cnf.cdb
│   │   │   ├── down4cnt.(0).cnf.hdb
│   │   │   ├── down4cnt.asm.qmsg
│   │   │   ├── down4cnt.cbx.xml
│   │   │   ├── down4cnt.cmp0.ddb
│   │   │   ├── down4cnt.cmp_bb.cdb
│   │   │   ├── down4cnt.cmp_bb.hdb
│   │   │   ├── down4cnt.cmp_bb.logdb
│   │   │   ├── down4cnt.cmp_bb.rcf
│   │   │   ├── down4cnt.cmp.bpm
│   │   │   ├── down4cnt.cmp.cdb
│   │   │   ├── down4cnt.cmp.ecobp
│   │   │   ├── down4cnt.cmp.hdb
│   │   │   ├── down4cnt.cmp.logdb
│   │   │   ├── down4cnt.cmp.rdb
│   │   │   ├── down4cnt.cmp.tdb
│   │   │   ├── down4cnt.db_info
│   │   │   ├── down4cnt.dbp
│   │   │   ├── down4cnt.eco.cdb
│   │   │   ├── down4cnt.eds_overflow
│   │   │   ├── down4cnt.fit.qmsg
│   │   │   ├── down4cnt.fnsim.hdb
│   │   │   ├── down4cnt.fnsim.qmsg
│   │   │   ├── down4cnt.hier_info
│   │   │   ├── down4cnt.hif
│   │   │   ├── down4cnt.map_bb.cdb
│   │   │   ├── down4cnt.map_bb.hdb
│   │   │   ├── down4cnt.map_bb.logdb
│   │   │   ├── down4cnt.map.bpm
│   │   │   ├── down4cnt.map.cdb
│   │   │   ├── down4cnt.map.ecobp
│   │   │   ├── down4cnt.map.hdb
│   │   │   ├── down4cnt.map.logdb
│   │   │   ├── down4cnt.map.qmsg
│   │   │   ├── down4cnt.pre_map.cdb
│   │   │   ├── down4cnt.pre_map.hdb
│   │   │   ├── down4cnt.psp
│   │   │   ├── down4cnt.pss
│   │   │   ├── down4cnt.rtlv.hdb
│   │   │   ├── down4cnt.rtlv_sg.cdb
│   │   │   ├── down4cnt.rtlv_sg_swap.cdb
│   │   │   ├── down4cnt.sgdiff.cdb
│   │   │   ├── down4cnt.sgdiff.hdb
│   │   │   ├── down4cnt.signalprobe.cdb
│   │   │   ├── down4cnt.sim.cvwf
│   │   │   ├── down4cnt.simfam
│   │   │   ├── down4cnt.sim.hdb
│   │   │   ├── down4cnt.sim.qmsg
│   │   │   ├── down4cnt.sim.rdb
│   │   │   ├── down4cnt.sld_design_entry_dsc.sci
│   │   │   ├── down4cnt.sld_design_entry.sci
│   │   │   ├── down4cnt.syn_hier_info
│   │   │   ├── down4cnt.tan.qmsg
│   │   │   ├── down4cnt.tis_db_list.ddb
│   │   │   ├── prev_cmp_down4cnt.asm.qmsg
│   │   │   ├── prev_cmp_down4cnt.fit.qmsg
│   │   │   ├── prev_cmp_down4cnt.map.qmsg
│   │   │   ├── prev_cmp_down4cnt.qmsg
│   │   │   ├── prev_cmp_down4cnt.sim.qmsg
│   │   │   ├── prev_cmp_down4cnt.tan.qmsg
│   │   │   └── wed.wsf
│   │   ├── down4cnt.asm.rpt
│   │   ├── down4cnt.bsf
│   │   ├── down4cnt.done
│   │   ├── down4cnt.fit.rpt
│   │   ├── down4cnt.fit.smsg
│   │   ├── down4cnt.fit.summary
│   │   ├── down4cnt.flow.rpt
│   │   ├── down4cnt.map.rpt
│   │   ├── down4cnt.map.summary
│   │   ├── down4cnt.pin
│   │   ├── down4cnt.qpf
│   │   ├── down4cnt.qsf
│   │   ├── down4cnt.qws
│   │   ├── down4cnt.sim.rpt
│   │   ├── down4cnt.tan.rpt
│   │   ├── down4cnt.tan.summary
│   │   ├── down4cnt.vhd
│   │   ├── down4cnt.vhd.bak
│   │   └── down4cnt.vwf
│   ├── ir_opcode
│   │   ├── db
│   │   │   ├── ir_opcode.(0).cnf.cdb
│   │   │   ├── ir_opcode.(0).cnf.hdb
│   │   │   ├── ir_opcode.asm.qmsg
│   │   │   ├── ir_opcode.cbx.xml
│   │   │   ├── ir_opcode.cmp0.ddb
│   │   │   ├── ir_opcode.cmp_bb.cdb
│   │   │   ├── ir_opcode.cmp_bb.hdb
│   │   │   ├── ir_opcode.cmp_bb.logdb
│   │   │   ├── ir_opcode.cmp_bb.rcf
│   │   │   ├── ir_opcode.cmp.bpm
│   │   │   ├── ir_opcode.cmp.cdb
│   │   │   ├── ir_opcode.cmp.ecobp
│   │   │   ├── ir_opcode.cmp.hdb
│   │   │   ├── ir_opcode.cmp.logdb
│   │   │   ├── ir_opcode.cmp.rdb
│   │   │   ├── ir_opcode.cmp.tdb
│   │   │   ├── ir_opcode.db_info
│   │   │   ├── ir_opcode.dbp
│   │   │   ├── ir_opcode.eco.cdb
│   │   │   ├── ir_opcode.eds_overflow
│   │   │   ├── ir_opcode.fit.qmsg
│   │   │   ├── ir_opcode.fnsim.cdb
│   │   │   ├── ir_opcode.fnsim.hdb
│   │   │   ├── ir_opcode.fnsim.qmsg
│   │   │   ├── ir_opcode.hier_info
│   │   │   ├── ir_opcode.hif
│   │   │   ├── ir_opcode.map_bb.cdb
│   │   │   ├── ir_opcode.map_bb.hdb
│   │   │   ├── ir_opcode.map_bb.logdb
│   │   │   ├── ir_opcode.map.bpm
│   │   │   ├── ir_opcode.map.cdb
│   │   │   ├── ir_opcode.map.ecobp
│   │   │   ├── ir_opcode.map.hdb
│   │   │   ├── ir_opcode.map.logdb
│   │   │   ├── ir_opcode.map.qmsg
│   │   │   ├── ir_opcode.pre_map.cdb
│   │   │   ├── ir_opcode.pre_map.hdb
│   │   │   ├── ir_opcode.psp
│   │   │   ├── ir_opcode.pss
│   │   │   ├── ir_opcode.rtlv.hdb
│   │   │   ├── ir_opcode.rtlv_sg.cdb
│   │   │   ├── ir_opcode.rtlv_sg_swap.cdb
│   │   │   ├── ir_opcode.sgdiff.cdb
│   │   │   ├── ir_opcode.sgdiff.hdb
│   │   │   ├── ir_opcode.signalprobe.cdb
│   │   │   ├── ir_opcode.sim.cvwf
│   │   │   ├── ir_opcode.simfam
│   │   │   ├── ir_opcode.sim.hdb
│   │   │   ├── ir_opcode.sim.qmsg
│   │   │   ├── ir_opcode.sim.rdb
│   │   │   ├── ir_opcode.sld_design_entry_dsc.sci
│   │   │   ├── ir_opcode.sld_design_entry.sci
│   │   │   ├── ir_opcode.syn_hier_info
│   │   │   ├── ir_opcode.tan.qmsg
│   │   │   ├── ir_opcode.tis_db_list.ddb
│   │   │   ├── prev_cmp_ir_opcode.asm.qmsg
│   │   │   ├── prev_cmp_ir_opcode.fit.qmsg
│   │   │   ├── prev_cmp_ir_opcode.map.qmsg
│   │   │   ├── prev_cmp_ir_opcode.qmsg
│   │   │   ├── prev_cmp_ir_opcode.sim.qmsg
│   │   │   ├── prev_cmp_ir_opcode.tan.qmsg
│   │   │   └── wed.wsf
│   │   ├── ir_opcode.asm.rpt
│   │   ├── ir_opcode.bsf
│   │   ├── ir_opcode.done
│   │   ├── ir_opcode.fit.rpt
│   │   ├── ir_opcode.fit.smsg
│   │   ├── ir_opcode.fit.summary
│   │   ├── ir_opcode.flow.rpt
│   │   ├── ir_opcode.map.rpt
│   │   ├── ir_opcode.map.summary
│   │   ├── ir_opcode.pin
│   │   ├── ir_opcode.qpf
│   │   ├── ir_opcode.qsf
│   │   ├── ir_opcode.qws
│   │   ├── ir_opcode.sim.rpt
│   │   ├── ir_opcode.tan.rpt
│   │   ├── ir_opcode.tan.summary
│   │   ├── ir_opcode.vhd
│   │   ├── ir_opcode.vhd.bak
│   │   └── ir_opcode.vwf
│   ├── LABORATORY REPORT--CPU.doc
│   ├── lpm_ram_dq
│   │   ├── add.vwf
│   │   ├── db
│   │   │   ├── lpm_ram_dq.(0).cnf.cdb
│   │   │   ├── lpm_ram_dq.(0).cnf.hdb
│   │   │   ├── lpm_ram_dq.asm.qmsg
│   │   │   ├── lpm_ram_dq.cbx.xml
│   │   │   ├── lpm_ram_dq.cmp0.ddb
│   │   │   ├── lpm_ram_dq.cmp_bb.cdb
│   │   │   ├── lpm_ram_dq.cmp_bb.hdb
│   │   │   ├── lpm_ram_dq.cmp_bb.logdb
│   │   │   ├── lpm_ram_dq.cmp_bb.rcf
│   │   │   ├── lpm_ram_dq.cmp.bpm
│   │   │   ├── lpm_ram_dq.cmp.cdb
│   │   │   ├── lpm_ram_dq.cmp.ecobp
│   │   │   ├── lpm_ram_dq.cmp.hdb
│   │   │   ├── lpm_ram_dq.cmp.logdb
│   │   │   ├── lpm_ram_dq.cmp.rdb
│   │   │   ├── lpm_ram_dq.cmp.tdb
│   │   │   ├── lpm_ram_dq.db_info
│   │   │   ├── lpm_ram_dq.dbp
│   │   │   ├── lpm_ram_dq.eco.cdb
│   │   │   ├── lpm_ram_dq.eds_overflow
│   │   │   ├── lpm_ram_dq.fit.qmsg
│   │   │   ├── lpm_ram_dq.fnsim.hdb
│   │   │   ├── lpm_ram_dq.fnsim.qmsg
│   │   │   ├── lpm_ram_dq.hier_info
│   │   │   ├── lpm_ram_dq.hif
│   │   │   ├── lpm_ram_dq.map_bb.cdb
│   │   │   ├── lpm_ram_dq.map_bb.hdb
│   │   │   ├── lpm_ram_dq.map_bb.logdb
│   │   │   ├── lpm_ram_dq.map.bpm
│   │   │   ├── lpm_ram_dq.map.cdb
│   │   │   ├── lpm_ram_dq.map.ecobp
│   │   │   ├── lpm_ram_dq.map.hdb
│   │   │   ├── lpm_ram_dq.map.logdb
│   │   │   ├── lpm_ram_dq.map.qmsg
│   │   │   ├── lpm_ram_dq.pre_map.cdb
│   │   │   ├── lpm_ram_dq.pre_map.hdb
│   │   │   ├── lpm_ram_dq.psp
│   │   │   ├── lpm_ram_dq.pss
│   │   │   ├── lpm_ram_dq.rtlv.hdb
│   │   │   ├── lpm_ram_dq.rtlv_sg.cdb
│   │   │   ├── lpm_ram_dq.rtlv_sg_swap.cdb
│   │   │   ├── lpm_ram_dq.sgdiff.cdb
│   │   │   ├── lpm_ram_dq.sgdiff.hdb
│   │   │   ├── lpm_ram_dq.signalprobe.cdb
│   │   │   ├── lpm_ram_dq.sim.cvwf
│   │   │   ├── lpm_ram_dq.simfam
│   │   │   ├── lpm_ram_dq.sim.hdb
│   │   │   ├── lpm_ram_dq.sim.qmsg
│   │   │   ├── lpm_ram_dq.sim.rdb
│   │   │   ├── lpm_ram_dq.sld_design_entry_dsc.sci
│   │   │   ├── lpm_ram_dq.sld_design_entry.sci
│   │   │   ├── lpm_ram_dq.syn_hier_info
│   │   │   ├── lpm_ram_dq.tan.qmsg
│   │   │   ├── lpm_ram_dq.tis_db_list.ddb
│   │   │   ├── mux_frc.tdf
│   │   │   ├── prev_cmp_lpm_ram_dq.asm.qmsg
│   │   │   ├── prev_cmp_lpm_ram_dq.fit.qmsg
│   │   │   ├── prev_cmp_lpm_ram_dq.map.qmsg
│   │   │   ├── prev_cmp_lpm_ram_dq.qmsg
│   │   │   ├── prev_cmp_lpm_ram_dq.sim.qmsg
│   │   │   ├── prev_cmp_lpm_ram_dq.tan.qmsg
│   │   │   └── wed.wsf
│   │   ├── lpm_ram_dq.asm.rpt
│   │   ├── lpm_ram_dq.bsf
│   │   ├── lpm_ram_dq.done
│   │   ├── lpm_ram_dq.fit.rpt
│   │   ├── lpm_ram_dq.fit.smsg
│   │   ├── lpm_ram_dq.fit.summary
│   │   ├── lpm_ram_dq.flow.rpt
│   │   ├── lpm_ram_dq.map.rpt
│   │   ├── lpm_ram_dq.map.summary
│   │   ├── lpm_ram_dq.pin
│   │   ├── lpm_ram_dq.qpf
│   │   ├── lpm_ram_dq.qsf
│   │   ├── lpm_ram_dq.qws
│   │   ├── lpm_ram_dq.sim.rpt
│   │   ├── lpm_ram_dq.tan.rpt
│   │   ├── lpm_ram_dq.tan.summary
│   │   ├── lpm_ram_dq.vhd
│   │   ├── lpm_ram_dq.vhd.bak
│   │   └── lpm_ram_dq.vwf
│   ├── lpm_rom
│   │   ├── db
│   │   │   ├── lpm_rom.(0).cnf.cdb
│   │   │   ├── lpm_rom.(0).cnf.hdb
│   │   │   ├── lpm_rom.asm.qmsg
│   │   │   ├── lpm_rom.cbx.xml
│   │   │   ├── lpm_rom.cmp0.ddb
│   │   │   ├── lpm_rom.cmp_bb.cdb
│   │   │   ├── lpm_rom.cmp_bb.hdb
│   │   │   ├── lpm_rom.cmp_bb.logdb
│   │   │   ├── lpm_rom.cmp_bb.rcf
│   │   │   ├── lpm_rom.cmp.bpm
│   │   │   ├── lpm_rom.cmp.cdb
│   │   │   ├── lpm_rom.cmp.ecobp
│   │   │   ├── lpm_rom.cmp.hdb
│   │   │   ├── lpm_rom.cmp.logdb
│   │   │   ├── lpm_rom.cmp.rdb
│   │   │   ├── lpm_rom.cmp.tdb
│   │   │   ├── lpm_rom.db_info
│   │   │   ├── lpm_rom.dbp
│   │   │   ├── lpm_rom.eco.cdb
│   │   │   ├── lpm_rom.eds_overflow
│   │   │   ├── lpm_rom.fit.qmsg
│   │   │   ├── lpm_rom.fnsim.hdb
│   │   │   ├── lpm_rom.fnsim.qmsg
│   │   │   ├── lpm_rom.hier_info
│   │   │   ├── lpm_rom.hif
│   │   │   ├── lpm_rom.map_bb.cdb
│   │   │   ├── lpm_rom.map_bb.hdb
│   │   │   ├── lpm_rom.map_bb.logdb
│   │   │   ├── lpm_rom.map.bpm
│   │   │   ├── lpm_rom.map.cdb
│   │   │   ├── lpm_rom.map.ecobp
│   │   │   ├── lpm_rom.map.hdb
│   │   │   ├── lpm_rom.map.logdb
│   │   │   ├── lpm_rom.map.qmsg
│   │   │   ├── lpm_rom.pre_map.cdb
│   │   │   ├── lpm_rom.pre_map.hdb
│   │   │   ├── lpm_rom.psp
│   │   │   ├── lpm_rom.pss
│   │   │   ├── lpm_rom.rtlv.hdb
│   │   │   ├── lpm_rom.rtlv_sg.cdb
│   │   │   ├── lpm_rom.rtlv_sg_swap.cdb
│   │   │   ├── lpm_rom.sgdiff.cdb
│   │   │   ├── lpm_rom.sgdiff.hdb
│   │   │   ├── lpm_rom.signalprobe.cdb
│   │   │   ├── lpm_rom.sim.cvwf
│   │   │   ├── lpm_rom.simfam
│   │   │   ├── lpm_rom.sim.hdb
│   │   │   ├── lpm_rom.sim.qmsg
│   │   │   ├── lpm_rom.sim.rdb
│   │   │   ├── lpm_rom.sld_design_entry_dsc.sci
│   │   │   ├── lpm_rom.sld_design_entry.sci
│   │   │   ├── lpm_rom.syn_hier_info
│   │   │   ├── lpm_rom.tan.qmsg
│   │   │   ├── lpm_rom.tis_db_list.ddb
│   │   │   ├── mux_frc.tdf
│   │   │   ├── prev_cmp_lpm_rom.asm.qmsg
│   │   │   ├── prev_cmp_lpm_rom.fit.qmsg
│   │   │   ├── prev_cmp_lpm_rom.map.qmsg
│   │   │   ├── prev_cmp_lpm_rom.qmsg
│   │   │   ├── prev_cmp_lpm_rom.sim.qmsg
│   │   │   ├── prev_cmp_lpm_rom.tan.qmsg
│   │   │   └── wed.wsf
│   │   ├── lpm_rom.asm.rpt
│   │   ├── lpm_rom.bdf
│   │   ├── lpm_rom.bsf
│   │   ├── lpm_rom.done
│   │   ├── lpm_rom.fit.rpt
│   │   ├── lpm_rom.fit.smsg
│   │   ├── lpm_rom.fit.summary
│   │   ├── lpm_rom.flow.rpt
│   │   ├── lpm_rom.map.rpt
│   │   ├── lpm_rom.map.summary
│   │   ├── lpm_rom.pin
│   │   ├── lpm_rom.qpf
│   │   ├── lpm_rom.qsf
│   │   ├── lpm_rom.qws
│   │   ├── lpm_rom.sim.rpt
│   │   ├── lpm_rom.tan.rpt
│   │   ├── lpm_rom.tan.summary
│   │   ├── lpm_rom.vhd
│   │   ├── lpm_rom.vhd.bak
│   │   └── lpm_rom.vwf
│   ├── mar_reg
│   │   ├── db
│   │   │   ├── mar_reg.(0).cnf.cdb
│   │   │   ├── mar_reg.(0).cnf.hdb
│   │   │   ├── mar_reg.asm.qmsg
│   │   │   ├── mar_reg.cbx.xml
│   │   │   ├── mar_reg.cmp0.ddb
│   │   │   ├── mar_reg.cmp_bb.cdb
│   │   │   ├── mar_reg.cmp_bb.hdb
│   │   │   ├── mar_reg.cmp_bb.logdb
│   │   │   ├── mar_reg.cmp_bb.rcf
│   │   │   ├── mar_reg.cmp.bpm
│   │   │   ├── mar_reg.cmp.cdb
│   │   │   ├── mar_reg.cmp.ecobp
│   │   │   ├── mar_reg.cmp.hdb
│   │   │   ├── mar_reg.cmp.logdb
│   │   │   ├── mar_reg.cmp.rdb
│   │   │   ├── mar_reg.cmp.tdb
│   │   │   ├── mar_reg.db_info
│   │   │   ├── mar_reg.dbp
│   │   │   ├── mar_reg.eco.cdb
│   │   │   ├── mar_reg.eds_overflow
│   │   │   ├── mar_reg.fit.qmsg
│   │   │   ├── mar_reg.fnsim.hdb
│   │   │   ├── mar_reg.fnsim.qmsg
│   │   │   ├── mar_reg.hier_info
│   │   │   ├── mar_reg.hif
│   │   │   ├── mar_reg.map_bb.cdb
│   │   │   ├── mar_reg.map_bb.hdb
│   │   │   ├── mar_reg.map_bb.logdb
│   │   │   ├── mar_reg.map.bpm
│   │   │   ├── mar_reg.map.cdb
│   │   │   ├── mar_reg.map.ecobp
│   │   │   ├── mar_reg.map.hdb
│   │   │   ├── mar_reg.map.logdb
│   │   │   ├── mar_reg.map.qmsg
│   │   │   ├── mar_reg.pre_map.cdb
│   │   │   ├── mar_reg.pre_map.hdb
│   │   │   ├── mar_reg.psp
│   │   │   ├── mar_reg.pss
│   │   │   ├── mar_reg.rtlv.hdb
│   │   │   ├── mar_reg.rtlv_sg.cdb
│   │   │   ├── mar_reg.rtlv_sg_swap.cdb
│   │   │   ├── mar_reg.sgdiff.cdb
│   │   │   ├── mar_reg.sgdiff.hdb
│   │   │   ├── mar_reg.signalprobe.cdb
│   │   │   ├── mar_reg.sim.cvwf
│   │   │   ├── mar_reg.simfam
│   │   │   ├── mar_reg.sim.hdb
│   │   │   ├── mar_reg.sim.qmsg
│   │   │   ├── mar_reg.sim.rdb
│   │   │   ├── mar_reg.sld_design_entry_dsc.sci
│   │   │   ├── mar_reg.sld_design_entry.sci
│   │   │   ├── mar_reg.syn_hier_info
│   │   │   ├── mar_reg.tan.qmsg
│   │   │   ├── mar_reg.tis_db_list.ddb
│   │   │   ├── prev_cmp_mar_reg.asm.qmsg
│   │   │   ├── prev_cmp_mar_reg.fit.qmsg
│   │   │   ├── prev_cmp_mar_reg.map.qmsg
│   │   │   ├── prev_cmp_mar_reg.qmsg
│   │   │   ├── prev_cmp_mar_reg.sim.qmsg
│   │   │   ├── prev_cmp_mar_reg.tan.qmsg
│   │   │   └── wed.wsf
│   │   ├── mar_reg.asm.rpt
│   │   ├── mar_reg.bsf
│   │   ├── mar_reg.done
│   │   ├── mar_reg.fit.rpt
│   │   ├── mar_reg.fit.smsg
│   │   ├── mar_reg.fit.summary
│   │   ├── mar_reg.flow.rpt
│   │   ├── mar_reg.map.rpt
│   │   ├── mar_reg.map.summary
│   │   ├── mar_reg.pin
│   │   ├── mar_reg.qpf
│   │   ├── mar_reg.qsf
│   │   ├── mar_reg.qws
│   │   ├── mar_reg.sim.rpt
│   │   ├── mar_reg.tan.rpt
│   │   ├── mar_reg.tan.summary
│   │   ├── mar_reg.vhd
│   │   ├── mar_reg.vhd.bak
│   │   └── mar_reg.vwf
│   ├── mbr_reg
│   │   ├── db
│   │   │   ├── mbr_reg.(0).cnf.cdb
│   │   │   ├── mbr_reg.(0).cnf.hdb
│   │   │   ├── mbr_reg.asm.qmsg
│   │   │   ├── mbr_reg.cbx.xml
│   │   │   ├── mbr_reg.cmp0.ddb
│   │   │   ├── mbr_reg.cmp_bb.cdb
│   │   │   ├── mbr_reg.cmp_bb.hdb
│   │   │   ├── mbr_reg.cmp_bb.logdb
│   │   │   ├── mbr_reg.cmp_bb.rcf
│   │   │   ├── mbr_reg.cmp.bpm
│   │   │   ├── mbr_reg.cmp.cdb
│   │   │   ├── mbr_reg.cmp.ecobp
│   │   │   ├── mbr_reg.cmp.hdb
│   │   │   ├── mbr_reg.cmp.logdb
│   │   │   ├── mbr_reg.cmp.rdb
│   │   │   ├── mbr_reg.cmp.tdb
│   │   │   ├── mbr_reg.db_info
│   │   │   ├── mbr_reg.dbp
│   │   │   ├── mbr_reg.eco.cdb
│   │   │   ├── mbr_reg.eds_overflow
│   │   │   ├── mbr_reg.fit.qmsg
│   │   │   ├── mbr_reg.fnsim.cdb
│   │   │   ├── mbr_reg.fnsim.hdb
│   │   │   ├── mbr_reg.fnsim.qmsg
│   │   │   ├── mbr_reg.hier_info
│   │   │   ├── mbr_reg.hif
│   │   │   ├── mbr_reg.map_bb.cdb
│   │   │   ├── mbr_reg.map_bb.hdb
│   │   │   ├── mbr_reg.map_bb.logdb
│   │   │   ├── mbr_reg.map.bpm
│   │   │   ├── mbr_reg.map.cdb
│   │   │   ├── mbr_reg.map.ecobp
│   │   │   ├── mbr_reg.map.hdb
│   │   │   ├── mbr_reg.map.logdb
│   │   │   ├── mbr_reg.map.qmsg
│   │   │   ├── mbr_reg.pre_map.cdb
│   │   │   ├── mbr_reg.pre_map.hdb
│   │   │   ├── mbr_reg.psp
│   │   │   ├── mbr_reg.pss
│   │   │   ├── mbr_reg.rtlv.hdb
│   │   │   ├── mbr_reg.rtlv_sg.cdb
│   │   │   ├── mbr_reg.rtlv_sg_swap.cdb
│   │   │   ├── mbr_reg.sgdiff.cdb
│   │   │   ├── mbr_reg.sgdiff.hdb
│   │   │   ├── mbr_reg.signalprobe.cdb
│   │   │   ├── mbr_reg.sim.cvwf
│   │   │   ├── mbr_reg.simfam
│   │   │   ├── mbr_reg.sim.hdb
│   │   │   ├── mbr_reg.sim.qmsg
│   │   │   ├── mbr_reg.sim.rdb
│   │   │   ├── mbr_reg.sld_design_entry_dsc.sci
│   │   │   ├── mbr_reg.sld_design_entry.sci
│   │   │   ├── mbr_reg.syn_hier_info
│   │   │   ├── mbr_reg.tan.qmsg
│   │   │   ├── mbr_reg.tis_db_list.ddb
│   │   │   ├── prev_cmp_mbr_reg.asm.qmsg
│   │   │   ├── prev_cmp_mbr_reg.fit.qmsg
│   │   │   ├── prev_cmp_mbr_reg.map.qmsg
│   │   │   ├── prev_cmp_mbr_reg.qmsg
│   │   │   ├── prev_cmp_mbr_reg.sim.qmsg
│   │   │   ├── prev_cmp_mbr_reg.tan.qmsg
│   │   │   └── wed.wsf
│   │   ├── mbr_reg.asm.rpt
│   │   ├── mbr_reg.bsf
│   │   ├── mbr_reg.done
│   │   ├── mbr_reg.fit.rpt
│   │   ├── mbr_reg.fit.smsg
│   │   ├── mbr_reg.fit.summary
│   │   ├── mbr_reg.flow.rpt
│   │   ├── mbr_reg.map.rpt
│   │   ├── mbr_reg.map.summary
│   │   ├── mbr_reg.pin
│   │   ├── mbr_reg.qpf
│   │   ├── mbr_reg.qsf
│   │   ├── mbr_reg.qws
│   │   ├── mbr_reg.sim.rpt
│   │   ├── mbr_reg.tan.rpt
│   │   ├── mbr_reg.tan.summary
│   │   ├── mbr_reg.vhd
│   │   ├── mbr_reg.vhd.bak
│   │   └── mbr_reg.vwf
│   ├── memory
│   │   ├── db
│   │   │   ├── altsyncram_3ac1.tdf
│   │   │   ├── memory.(0).cnf.cdb
│   │   │   ├── memory.(0).cnf.hdb
│   │   │   ├── memory.(1).cnf.cdb
│   │   │   ├── memory.(1).cnf.hdb
│   │   │   ├── memory.(2).cnf.cdb
│   │   │   ├── memory.(2).cnf.hdb
│   │   │   ├── memory.(3).cnf.cdb
│   │   │   ├── memory.(3).cnf.hdb
│   │   │   ├── memory.asm.qmsg
│   │   │   ├── memory.cbx.xml
│   │   │   ├── memory.cmp0.ddb
│   │   │   ├── memory.cmp_bb.cdb
│   │   │   ├── memory.cmp_bb.hdb
│   │   │   ├── memory.cmp_bb.logdb
│   │   │   ├── memory.cmp_bb.rcf
│   │   │   ├── memory.cmp.bpm
│   │   │   ├── memory.cmp.cdb
│   │   │   ├── memory.cmp.ecobp
│   │   │   ├── memory.cmp.hdb
│   │   │   ├── memory.cmp.logdb
│   │   │   ├── memory.cmp.rdb
│   │   │   ├── memory.cmp.tdb
│   │   │   ├── memory.db_info
│   │   │   ├── memory.dbp
│   │   │   ├── memory.eco.cdb
│   │   │   ├── memory.eds_overflow
│   │   │   ├── memory.fit.qmsg
│   │   │   ├── memory.fnsim.hdb
│   │   │   ├── memory.fnsim.qmsg
│   │   │   ├── memory.hier_info
│   │   │   ├── memory.hif
│   │   │   ├── memory.map_bb.cdb
│   │   │   ├── memory.map_bb.hdb
│   │   │   ├── memory.map_bb.logdb
│   │   │   ├── memory.map.bpm
│   │   │   ├── memory.map.cdb
│   │   │   ├── memory.map.ecobp
│   │   │   ├── memory.map.hdb
│   │   │   ├── memory.map.logdb
│   │   │   ├── memory.map.qmsg
│   │   │   ├── memory.pre_map.cdb
│   │   │   ├── memory.pre_map.hdb
│   │   │   ├── memory.psp
│   │   │   ├── memory.pss
│   │   │   ├── memory.rtlv.hdb
│   │   │   ├── memory.rtlv_sg.cdb
│   │   │   ├── memory.rtlv_sg_swap.cdb
│   │   │   ├── memory.sgdiff.cdb
│   │   │   ├── memory.sgdiff.hdb
│   │   │   ├── memory.signalprobe.cdb
│   │   │   ├── memory.sim.cvwf
│   │   │   ├── memory.simfam
│   │   │   ├── memory.sim.hdb
│   │   │   ├── memory.sim.qmsg
│   │   │   ├── memory.sim.rdb
│   │   │   ├── memory.sld_design_entry_dsc.sci
│   │   │   ├── memory.sld_design_entry.sci
│   │   │   ├── memory.syn_hier_info
│   │   │   ├── memory.tan.qmsg
│   │   │   ├── memory.tis_db_list.ddb
│   │   │   ├── prev_cmp_memory.asm.qmsg
│   │   │   ├── prev_cmp_memory.fit.qmsg
│   │   │   ├── prev_cmp_memory.map.qmsg
│   │   │   ├── prev_cmp_memory.qmsg
│   │   │   ├── prev_cmp_memory.sim.qmsg
│   │   │   ├── prev_cmp_memory.tan.qmsg
│   │   │   └── wed.wsf
│   │   ├── lpm_ram_dq0.bsf
│   │   ├── lpm_ram_dq0.cmp
│   │   ├── lpm_ram_dq0.vhd
│   │   ├── lpm_ram_dq0_wave0.jpg
│   │   ├── lpm_ram_dq0_wave1.jpg
│   │   ├── lpm_ram_dq0_waveforms.html
│   │   ├── memory.asm.rpt
│   │   ├── memory.bdf
│   │   ├── memory.done
│   │   ├── memory.fit.rpt
│   │   ├── memory.fit.smsg
│   │   ├── memory.fit.summary
│   │   ├── memory.flow.rpt
│   │   ├── memory.map.rpt
│   │   ├── memory.map.summary
│   │   ├── memory.mif
│   │   ├── memory.pin
│   │   ├── memory.qpf
│   │   ├── memory.qsf
│   │   ├── memory.qws
│   │   ├── memory.sim.rpt
│   │   ├── memory.tan.rpt
│   │   ├── memory.tan.summary
│   │   └── memory.vwf
│   ├── pc_reg
│   │   ├── add.bdf
│   │   ├── db
│   │   │   ├── pc_reg.(0).cnf.cdb
│   │   │   ├── pc_reg.(0).cnf.hdb
│   │   │   ├── pc_reg.asm.qmsg
│   │   │   ├── pc_reg.cbx.xml
│   │   │   ├── pc_reg.cmp0.ddb
│   │   │   ├── pc_reg.cmp_bb.cdb
│   │   │   ├── pc_reg.cmp_bb.hdb
│   │   │   ├── pc_reg.cmp_bb.logdb
│   │   │   ├── pc_reg.cmp_bb.rcf
│   │   │   ├── pc_reg.cmp.bpm
│   │   │   ├── pc_reg.cmp.cdb
│   │   │   ├── pc_reg.cmp.ecobp
│   │   │   ├── pc_reg.cmp.hdb
│   │   │   ├── pc_reg.cmp.logdb
│   │   │   ├── pc_reg.cmp.rdb
│   │   │   ├── pc_reg.cmp.tdb
│   │   │   ├── pc_reg.db_info
│   │   │   ├── pc_reg.dbp
│   │   │   ├── pc_reg.eco.cdb
│   │   │   ├── pc_reg.eds_overflow
│   │   │   ├── pc_reg.fit.qmsg
│   │   │   ├── pc_reg.fnsim.cdb
│   │   │   ├── pc_reg.fnsim.hdb
│   │   │   ├── pc_reg.fnsim.qmsg
│   │   │   ├── pc_reg.hier_info
│   │   │   ├── pc_reg.hif
│   │   │   ├── pc_reg.map_bb.cdb
│   │   │   ├── pc_reg.map_bb.hdb
│   │   │   ├── pc_reg.map_bb.logdb
│   │   │   ├── pc_reg.map.bpm
│   │   │   ├── pc_reg.map.cdb
│   │   │   ├── pc_reg.map.ecobp
│   │   │   ├── pc_reg.map.hdb
│   │   │   ├── pc_reg.map.logdb
│   │   │   ├── pc_reg.map.qmsg
│   │   │   ├── pc_reg.pre_map.cdb
│   │   │   ├── pc_reg.pre_map.hdb
│   │   │   ├── pc_reg.psp
│   │   │   ├── pc_reg.pss
│   │   │   ├── pc_reg.rtlv.hdb
│   │   │   ├── pc_reg.rtlv_sg.cdb
│   │   │   ├── pc_reg.rtlv_sg_swap.cdb
│   │   │   ├── pc_reg.sgdiff.cdb
│   │   │   ├── pc_reg.sgdiff.hdb
│   │   │   ├── pc_reg.signalprobe.cdb
│   │   │   ├── pc_reg.sim.cvwf
│   │   │   ├── pc_reg.simfam
│   │   │   ├── pc_reg.sim.hdb
│   │   │   ├── pc_reg.sim.qmsg
│   │   │   ├── pc_reg.sim.rdb
│   │   │   ├── pc_reg.sld_design_entry_dsc.sci
│   │   │   ├── pc_reg.sld_design_entry.sci
│   │   │   ├── pc_reg.syn_hier_info
│   │   │   ├── pc_reg.tan.qmsg
│   │   │   ├── pc_reg.tis_db_list.ddb
│   │   │   ├── prev_cmp_pc_reg.asm.qmsg
│   │   │   ├── prev_cmp_pc_reg.fit.qmsg
│   │   │   ├── prev_cmp_pc_reg.map.qmsg
│   │   │   ├── prev_cmp_pc_reg.qmsg
│   │   │   ├── prev_cmp_pc_reg.sim.qmsg
│   │   │   ├── prev_cmp_pc_reg.tan.qmsg
│   │   │   └── wed.wsf
│   │   ├── pc_reg.asm.rpt
│   │   ├── pc_reg.bsf
│   │   ├── pc_reg.done
│   │   ├── pc_reg.fit.rpt
│   │   ├── pc_reg.fit.smsg
│   │   ├── pc_reg.fit.summary
│   │   ├── pc_reg.flow.rpt
│   │   ├── pc_reg.map.rpt
│   │   ├── pc_reg.map.summary
│   │   ├── pc_reg.pin
│   │   ├── pc_reg.qpf
│   │   ├── pc_reg.qsf
│   │   ├── pc_reg.qws
│   │   ├── pc_reg.sim.rpt
│   │   ├── pc_reg.tan.rpt
│   │   ├── pc_reg.tan.summary
│   │   ├── pc_reg.vhd
│   │   ├── pc_reg.vhd.bak
│   │   └── pc_reg.vwf
│   ├── q_reg
│   │   ├── db
│   │   │   ├── prev_cmp_q_reg.asm.qmsg
│   │   │   ├── prev_cmp_q_reg.fit.qmsg
│   │   │   ├── prev_cmp_q_reg.map.qmsg
│   │   │   ├── prev_cmp_q_reg.qmsg
│   │   │   ├── prev_cmp_q_reg.tan.qmsg
│   │   │   ├── q_reg.(0).cnf.cdb
│   │   │   ├── q_reg.(0).cnf.hdb
│   │   │   ├── q_reg.asm.qmsg
│   │   │   ├── q_reg.cbx.xml
│   │   │   ├── q_reg.cmp0.ddb
│   │   │   ├── q_reg.cmp_bb.cdb
│   │   │   ├── q_reg.cmp_bb.hdb
│   │   │   ├── q_reg.cmp_bb.logdb
│   │   │   ├── q_reg.cmp_bb.rcf
│   │   │   ├── q_reg.cmp.bpm
│   │   │   ├── q_reg.cmp.cdb
│   │   │   ├── q_reg.cmp.ecobp
│   │   │   ├── q_reg.cmp.hdb
│   │   │   ├── q_reg.cmp.logdb
│   │   │   ├── q_reg.cmp.rdb
│   │   │   ├── q_reg.cmp.tdb
│   │   │   ├── q_reg.db_info
│   │   │   ├── q_reg.dbp
│   │   │   ├── q_reg.eco.cdb
│   │   │   ├── q_reg.fit.qmsg
│   │   │   ├── q_reg.hier_info
│   │   │   ├── q_reg.hif
│   │   │   ├── q_reg.map_bb.cdb
│   │   │   ├── q_reg.map_bb.hdb
│   │   │   ├── q_reg.map_bb.logdb
│   │   │   ├── q_reg.map.bpm
│   │   │   ├── q_reg.map.cdb
│   │   │   ├── q_reg.map.ecobp
│   │   │   ├── q_reg.map.hdb
│   │   │   ├── q_reg.map.logdb
│   │   │   ├── q_reg.map.qmsg
│   │   │   ├── q_reg.pre_map.cdb
│   │   │   ├── q_reg.pre_map.hdb
│   │   │   ├── q_reg.psp
│   │   │   ├── q_reg.pss
│   │   │   ├── q_reg.rtlv.hdb
│   │   │   ├── q_reg.rtlv_sg.cdb
│   │   │   ├── q_reg.rtlv_sg_swap.cdb
│   │   │   ├── q_reg.sgdiff.cdb
│   │   │   ├── q_reg.sgdiff.hdb
│   │   │   ├── q_reg.signalprobe.cdb
│   │   │   ├── q_reg.sld_design_entry_dsc.sci
│   │   │   ├── q_reg.sld_design_entry.sci
│   │   │   ├── q_reg.syn_hier_info
│   │   │   ├── q_reg.tan.qmsg
│   │   │   └── q_reg.tis_db_list.ddb
│   │   ├── q_reg.asm.rpt
│   │   ├── q_reg.bsf
│   │   ├── q_reg.done
│   │   ├── q_reg.fit.rpt
│   │   ├── q_reg.fit.smsg
│   │   ├── q_reg.fit.summary
│   │   ├── q_reg.flow.rpt
│   │   ├── q_reg.map.rpt
│   │   ├── q_reg.map.summary
│   │   ├── q_reg.pin
│   │   ├── q_reg.qpf
│   │   ├── q_reg.qsf
│   │   ├── q_reg.qws
│   │   ├── q_reg.tan.rpt
│   │   ├── q_reg.tan.summary
│   │   ├── q_reg.vhd
│   │   └── q_reg.vhd.bak
│   └── 指令设计.doc
└── CPU_DESIGN.ppt

27 directories, 1060 files

标签:

实例下载地址

COA实验(CPU报告).zip

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警