在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → FPGA入门与典型实例例程.rar

FPGA入门与典型实例例程.rar

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:8.86M
  • 下载次数:12
  • 浏览次数:69
  • 发布时间:2021-12-01
  • 实例类别:一般编程问题
  • 发 布 人:js2021
  • 文件格式:.rar
  • 所需积分:2
 

实例介绍

【实例简介】
FPGA入门与典型实例例程,很不错的FPGA教程。分享给大家。
【实例截图】
【核心代码】
16359647367934775679.rar
└── FPGA入门与典型实例例程
├── 典型实例11 ChipScope功能演示
│   └── 实战训练11 ChipScope功能演示
│   ├── download
│   │   └── counter.bit
│   ├── icon
│   │   ├── icon.arg
│   │   ├── icon.edn
│   │   ├── icon.ncf
│   │   ├── icon_xst_example.v
│   │   └── icon_xst_verilog_example.arg
│   ├── ila
│   │   ├── ila.arg
│   │   ├── ila.cdc
│   │   ├── ila.edn
│   │   ├── ila.ncf
│   │   ├── ila_xst_example.v
│   │   └── ila_xst_verilog_example.arg
│   ├── project
│   │   ├── automake.log
│   │   ├── bitgen.ut
│   │   ├── counter.bgn
│   │   ├── counter.bit
│   │   ├── counter.bld
│   │   ├── counter.cmd_log
│   │   ├── counter.drc
│   │   ├── counter.lso
│   │   ├── counter_map.ncd
│   │   ├── counter_map.ngm
│   │   ├── counter.mrp
│   │   ├── counter.nc1
│   │   ├── counter.ncd
│   │   ├── counter.ngc
│   │   ├── counter.ngd
│   │   ├── counter.ngm
│   │   ├── counter.ngo
│   │   ├── counter.ngr
│   │   ├── counter.pad
│   │   ├── counter_pad.csv
│   │   ├── counter.pad_txt
│   │   ├── counter_pad.txt
│   │   ├── counter.par
│   │   ├── counter.pcf
│   │   ├── counter.placed_ncd_tracker
│   │   ├── counter.prj
│   │   ├── counter.routed_ncd_tracker
│   │   ├── counter_signalbrowser.ngo
│   │   ├── counter_signalbrowser.ver
│   │   ├── counter.stx
│   │   ├── counter_summary.html
│   │   ├── counter.syr
│   │   ├── counter.twr
│   │   ├── counter.twx
│   │   ├── counter.ut
│   │   ├── counter.v
│   │   ├── counter_vhdl.prj
│   │   ├── counter.xpi
│   │   ├── icon_pro.edn
│   │   ├── icon_pro.ncf
│   │   ├── icon_pro.ngo
│   │   ├── ila_pro_0.edn
│   │   ├── ila_pro_0.ncf
│   │   ├── ila_pro_0.ngo
│   │   ├── _ngo
│   │   │   └── netlist.lst
│   │   ├── project.dhp
│   │   ├── project.ise
│   │   ├── project.ise_ISE_Backup
│   │   ├── __projnav
│   │   │   ├── bitgen.rsp
│   │   │   ├── counter_ncdTOut_tcl.rsp
│   │   │   ├── counter.xst
│   │   │   ├── ednTOngd_tcl.rsp
│   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   ├── project_flowplus.gfl
│   │   │   ├── project.gfl
│   │   │   ├── runXst_tcl.rsp
│   │   │   └── sumrpt_tcl.rsp
│   │   ├── __projnav.log
│   │   ├── _xmsgs
│   │   └── xst
│   │   ├── dump.xst
│   │   │   └── counter.prj
│   │   │   └── ngx
│   │   │   ├── notopt
│   │   │   └── opt
│   │   └── work
│   │   ├── hdllib.ref
│   │   └── vlg10
│   │   └── counter.bin
│   ├── rtl
│   │   └── counter.v
│   ├── vio
│   │   ├── vio.arg
│   │   ├── vio.edn
│   │   ├── vio.ncf
│   │   ├── vio_xst_example.v
│   │   └── vio_xst_verilog_example.arg
│   └── 说明.txt
├── 典型实例13 SDRAM读写控制的实现与Modelsim仿真
│   └── 实战训练13 SDRAM读写控制的实现与Modelsim仿真
│   ├── doc
│   │   └── micron_sdram.pdf
│   ├── part1
│   │   ├── part1_32
│   │   │   ├── model
│   │   │   │   └── mt48lc2m32b2.v
│   │   │   ├── rtl
│   │   │   │   ├── Command.v
│   │   │   │   ├── control_interface.v
│   │   │   │   ├── Params.v
│   │   │   │   ├── sdr_data_path.v
│   │   │   │   └── sdr_sdram.v
│   │   │   ├── sim
│   │   │   │   ├── Command.v
│   │   │   │   ├── control_interface.v
│   │   │   │   ├── mt48lc2m32b2.v
│   │   │   │   ├── Params.v
│   │   │   │   ├── sd32try.cr.mti
│   │   │   │   ├── sd32try.mpf
│   │   │   │   ├── sdram_test_tb.v
│   │   │   │   ├── sdr_data_path.v
│   │   │   │   ├── sdr_sdram.v
│   │   │   │   ├── sdtry.cr.mti
│   │   │   │   ├── vsim.wlf
│   │   │   │   ├── wave.do
│   │   │   │   └── work
│   │   │   │   ├── command
│   │   │   │   │   ├── _primary.dat
│   │   │   │   │   ├── _primary.vhd
│   │   │   │   │   └── verilog.asm
│   │   │   │   ├── control_interface
│   │   │   │   │   ├── _primary.dat
│   │   │   │   │   ├── _primary.vhd
│   │   │   │   │   └── verilog.asm
│   │   │   │   ├── _info
│   │   │   │   ├── mt48lc2m32b2
│   │   │   │   │   ├── _primary.dat
│   │   │   │   │   ├── _primary.vhd
│   │   │   │   │   └── verilog.asm
│   │   │   │   ├── sdram_test_tb
│   │   │   │   │   ├── _primary.dat
│   │   │   │   │   ├── _primary.vhd
│   │   │   │   │   └── verilog.asm
│   │   │   │   ├── sdr_data_path
│   │   │   │   │   ├── _primary.dat
│   │   │   │   │   ├── _primary.vhd
│   │   │   │   │   └── verilog.asm
│   │   │   │   └── sdr_sdram
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   ├── test_bench
│   │   │   │   └── sdram_test_tb.v
│   │   │   └── wave
│   │   │   └── 32wave.bmp
│   │   └── part2_16
│   │   ├── model
│   │   │   └── mt48lc8m16a2.v
│   │   ├── rtl
│   │   │   ├── Command.v
│   │   │   ├── control_interface.v
│   │   │   ├── Params.v
│   │   │   ├── sdr_data_path.v
│   │   │   └── sdr_sdram.v
│   │   ├── sim
│   │   │   ├── Command.v
│   │   │   ├── control_interface.v
│   │   │   ├── mt48lc8m16a2.v
│   │   │   ├── mt48lc8m16a2.v.bak
│   │   │   ├── Params.v
│   │   │   ├── Params.v.bak
│   │   │   ├── sdram_test_tb.v
│   │   │   ├── sdram_test_tb.v.bak
│   │   │   ├── sdr_data_path.v
│   │   │   ├── sdr_sdram.v
│   │   │   ├── sdr_sdram.v.bak
│   │   │   ├── sdtest.cr.mti
│   │   │   ├── sdtest.mpf
│   │   │   ├── vish_stacktrace.vstf
│   │   │   ├── vsim.wlf
│   │   │   └── work
│   │   │   ├── command
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   ├── control_interface
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   ├── _info
│   │   │   ├── mt48lc8m16a2
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   ├── sdram_test
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   ├── sdram_test_tb
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   ├── sdr_data_path
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   ├── sdr_sdram
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   ├── test
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   └── test_top
│   │   │   ├── _primary.dat
│   │   │   ├── _primary.vhd
│   │   │   └── verilog.asm
│   │   ├── test_bench
│   │   │   ├── sdram_test_tb.v
│   │   │   └── sdram_test_tb.v.bak
│   │   └── wave
│   │   └── wave.bmp
│   ├── part2
│   │   ├── dowload
│   │   │   ├── test.bit
│   │   │   └── test.mcs
│   │   ├── project
│   │   │   ├── automake.log
│   │   │   ├── bitgen.ut
│   │   │   ├── _impact.cmd
│   │   │   ├── _impact.log
│   │   │   ├── _ngo
│   │   │   │   ├── icon_pro.edn
│   │   │   │   ├── icon_pro.ncf
│   │   │   │   ├── icon_pro.ngo
│   │   │   │   ├── ila_pro_0.edn
│   │   │   │   ├── ila_pro_0.ncf
│   │   │   │   ├── ila_pro_0.ngo
│   │   │   │   ├── netlist.lst
│   │   │   │   ├── test_signalbrowser.ngo
│   │   │   │   └── test_signalbrowser.ver
│   │   │   ├── _pace.ucf
│   │   │   ├── Project.dhp
│   │   │   ├── project.ise
│   │   │   ├── project.ise_ISE_Backup
│   │   │   ├── __projnav
│   │   │   │   ├── bitgen.rsp
│   │   │   │   ├── ednTOngd_tcl.rsp
│   │   │   │   ├── jhdparse.log
│   │   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   │   ├── parentAssignPackagePinsApp_tcl.rsp
│   │   │   │   ├── project_flowplus.gfl
│   │   │   │   ├── project.gfl
│   │   │   │   ├── runXst_tcl.rsp
│   │   │   │   ├── sumrpt_tcl.rsp
│   │   │   │   ├── test_ncdTOut_tcl.rsp
│   │   │   │   └── test.xst
│   │   │   ├── __projnav.log
│   │   │   ├── test.bgn
│   │   │   ├── test.bit
│   │   │   ├── test_bkp.ngd
│   │   │   ├── test.bld
│   │   │   ├── test.cmd_log
│   │   │   ├── test.drc
│   │   │   ├── test_last_par.ncd
│   │   │   ├── test.lfp
│   │   │   ├── test.lso
│   │   │   ├── test_map.ncd
│   │   │   ├── test_map.ngm
│   │   │   ├── test.mrp
│   │   │   ├── test.nc1
│   │   │   ├── test.ncd
│   │   │   ├── test.ngc
│   │   │   ├── test.ngd
│   │   │   ├── test.ngm
│   │   │   ├── test.ngr
│   │   │   ├── test.pad
│   │   │   ├── test_pad.csv
│   │   │   ├── test.pad_txt
│   │   │   ├── test_pad.txt
│   │   │   ├── test.par
│   │   │   ├── test.pcf
│   │   │   ├── test.placed_ncd_tracker
│   │   │   ├── test.prj
│   │   │   ├── test.routed_ncd_tracker
│   │   │   ├── test.spl
│   │   │   ├── test.stx
│   │   │   ├── test_summary.html
│   │   │   ├── test.sym
│   │   │   ├── test.syr
│   │   │   ├── testtry.v
│   │   │   ├── test.twr
│   │   │   ├── test.twx
│   │   │   ├── test.ucf
│   │   │   ├── test.ucf.untf
│   │   │   ├── test.ut
│   │   │   ├── test_vhdl.prj
│   │   │   ├── test.xpi
│   │   │   ├── _xmsgs
│   │   │   └── xst
│   │   │   ├── dump.xst
│   │   │   │   └── test.prj
│   │   │   │   └── ngx
│   │   │   │   ├── notopt
│   │   │   │   └── opt
│   │   │   └── work
│   │   │   ├── hdllib.ref
│   │   │   └── vlg34
│   │   │   └── test.bin
│   │   └── rtl
│   │   ├── burst_wr.v
│   │   ├── page_wr.v
│   │   ├── testtry.v
│   │   └── test.ucf
│   └── 说明.txt
├── 典型实例15 基于NIOSII处理器的数字钟设计
│   └── 实战训练15 基于NIOSII处理器的数字钟设计
│   ├── button_pio.v
│   ├── cmp_state.ini
│   ├── cpu_0_jtag_debug_module.v
│   ├── cpu_0_jtag_debug_module_wrapper.v
│   ├── cpu_0_ociram_default_contents.mif
│   ├── cpu_0.ocp
│   ├── cpu_0_test_bench.v
│   ├── cpu_0.v
│   ├── cpu_0.vo
│   ├── cpu_jtag_debug_module.v
│   ├── cpu_jtag_debug_module_wrapper.v
│   ├── cpu_ociram_default_contents.mif
│   ├── cpu.ocp
│   ├── cpu_test_bench.v
│   ├── cpu.v
│   ├── cpu.vo
│   ├── delay_reset_block.bdf
│   ├── jtag_uart_0.v
│   ├── jtag_uart.v
│   ├── lcd_16207_0.v
│   ├── led_pio.v
│   ├── lpm_counter0.bsf
│   ├── lpm_counter0.v
│   ├── lpm_counter0_wave0.jpg
│   ├── lpm_counter0_waveforms.html
│   ├── niosii_c.bsf
│   ├── niosii_c_generation_script
│   ├── niosii_c_log.txt
│   ├── niosii_c.ptf
│   ├── niosii_c_setup_quartus.tcl
│   ├── niosii_c_sim
│   │   ├── atail-f.pl
│   │   ├── contents_file_warning.txt
│   │   ├── cpu_0_ociram_default_contents.dat
│   │   ├── cpu_0_ociram_default_contents.hex
│   │   ├── cpu_ociram_default_contents.dat
│   │   ├── cpu_ociram_default_contents.hex
│   │   ├── create_niosii_c_project.do
│   │   ├── ext_flash.dat
│   │   ├── ext_flash_lane0.dat
│   │   ├── ext_flash_lane1.dat
│   │   ├── jtag_uart_0_input_mutex.dat
│   │   ├── jtag_uart_0_input_stream.dat
│   │   ├── jtag_uart_0_log.bat
│   │   ├── jtag_uart_0_output_stream.dat
│   │   ├── jtag_uart_input_mutex.dat
│   │   ├── jtag_uart_input_stream.dat
│   │   ├── jtag_uart_log.bat
│   │   ├── jtag_uart_output_stream.dat
│   │   ├── list_presets.do
│   │   ├── modelsim.tcl
│   │   ├── onchip_ram_4K.dat
│   │   ├── rf_ram.dat
│   │   ├── rf_ram.hex
│   │   ├── sdram.dat
│   │   ├── setup_sim.do
│   │   ├── uart_0_input_data_mutex.dat
│   │   ├── uart_0_input_data_stream.dat
│   │   ├── uart_0_log_module.txt
│   │   ├── uart_input_data_mutex.dat
│   │   ├── uart_input_data_stream.dat
│   │   ├── uart_log_module.txt
│   │   ├── virtuals.do
│   │   └── wave_presets.do
│   ├── niosii_c.v
│   ├── onchip_ram_4K_test_component.v
│   ├── onchip_ram_4K.v
│   ├── pio_0.v
│   ├── pio_1.v
│   ├── pll.bsf
│   ├── pll.v
│   ├── rf_ram.mif
│   ├── sdram_test_component.v
│   ├── sdram.v
│   ├── sopc_builder_debug_log.txt
│   ├── sopc_led.bdf
│   ├── sopc_led.qpf
│   ├── sopc_led.qsf
│   ├── sopc_led.qws
│   ├── sysid.v
│   ├── sysy_clk_timer.v
│   ├── uart_0.v
│   └── uart.v
├── 典型实例16 RS-232C(UART)接口的设计与实现
│   └── 实战训练16 10.6 RS-232C(UART)接口的设计与实现
│   ├── Doc
│   │   ├── ps2接口标准.pdf
│   │   └── 说明.txt
│   ├── Proj
│   │   ├── cmp_state.ini
│   │   ├── data_buf.bsf
│   │   ├── data_buf.v
│   │   ├── div_256.bsf
│   │   ├── div_256.v
│   │   ├── div_4.bsf
│   │   ├── div_4.v
│   │   ├── KEYBAORD.qpf
│   │   ├── KEYBAORD.qws
│   │   ├── ps2_keyboard.bdf
│   │   ├── ps2_keyboard.bsf
│   │   ├── ps2_keyboard_interface.asm.rpt
│   │   ├── ps2_keyboard_interface_assignment_defaults.qdf
│   │   ├── ps2_keyboard_interface.bsf
│   │   ├── ps2_keyboard_interface.cdf
│   │   ├── ps2_keyboard_interface.done
│   │   ├── ps2_keyboard_interface.fit.eqn
│   │   ├── ps2_keyboard_interface.fit.rpt
│   │   ├── ps2_keyboard_interface.fit.summary
│   │   ├── ps2_keyboard_interface.flow.rpt
│   │   ├── ps2_keyboard_interface.map.eqn
│   │   ├── ps2_keyboard_interface.map.rpt
│   │   ├── ps2_keyboard_interface.map.summary
│   │   ├── ps2_keyboard_interface.pin
│   │   ├── ps2_keyboard_interface.pof
│   │   ├── ps2_keyboard_interface.qsf
│   │   ├── ps2_keyboard_interface.sim.rpt
│   │   ├── ps2_keyboard_interface.sof
│   │   ├── ps2_keyboard_interface.tan.rpt
│   │   ├── ps2_keyboard_interface.tan.summary
│   │   ├── ps2_keyboard_interface.vwf
│   │   ├── serv_req_info.txt
│   │   ├── uart_if.bsf
│   │   └── undo_redo.txt
│   └── Src
│   └── ref2
│   ├── div_4.v
│   ├── ps2_keyboard.v
│   ├── ps2_mouse.v
│   ├── ps2_soc1.zip
│   ├── ps2_soc2.zip
│   ├── rcvr.v
│   ├── txmit.v
│   ├── uart_if.v
│   └── uart.v
├── 典型实例18 字符LCD接口的设计与实现
│   └── 实战训练18 字符LCD接口的设计与实现
│   ├── download
│   │   ├── lcd_top.bit
│   │   └── lcd_top.mcs
│   ├── project
│   │   ├── automake.log
│   │   ├── bitgen.ut
│   │   ├── char_ram.vhd
│   │   ├── div16.spl
│   │   ├── div16.sym
│   │   ├── DIV16.v
│   │   ├── _impact.cmd
│   │   ├── _impact.log
│   │   ├── lcd.cmd_log
│   │   ├── lcd.lso
│   │   ├── lcd.ngc
│   │   ├── lcd.ngr
│   │   ├── lcd.prj
│   │   ├── lcd.spl
│   │   ├── lcd.stx
│   │   ├── lcd_summary.html
│   │   ├── lcd.sym
│   │   ├── lcd.syr
│   │   ├── lcd_top.bgn
│   │   ├── lcd_top.bit
│   │   ├── lcd_top.bld
│   │   ├── lcd_top.cmd_log
│   │   ├── lcd_top.drc
│   │   ├── lcd_top.lfp
│   │   ├── lcd_top.lso
│   │   ├── lcd_top_map.ncd
│   │   ├── lcd_top_map.ngm
│   │   ├── lcd_top.mrp
│   │   ├── lcd_top.nc1
│   │   ├── lcd_top.ncd
│   │   ├── lcd_top.ngc
│   │   ├── lcd_top.ngd
│   │   ├── lcd_top.ngm
│   │   ├── lcd_top.ngr
│   │   ├── lcd_top.pad
│   │   ├── lcd_top_pad.csv
│   │   ├── lcd_top.pad_txt
│   │   ├── lcd_top_pad.txt
│   │   ├── lcd_top.par
│   │   ├── lcd_top.pcf
│   │   ├── lcd_top.placed_ncd_tracker
│   │   ├── lcd_top.prj
│   │   ├── lcd_top.routed_ncd_tracker
│   │   ├── lcd_top.sch
│   │   ├── lcd_top.stx
│   │   ├── lcd_top_summary.html
│   │   ├── lcd_top.syr
│   │   ├── lcd_top.twr
│   │   ├── lcd_top.twx
│   │   ├── lcd_top.ucf
│   │   ├── lcd_top.ucf.untf
│   │   ├── lcd_top.ut
│   │   ├── lcd_top.v
│   │   ├── lcd_top.vf
│   │   ├── lcd_top.xpi
│   │   ├── lcd.vhd
│   │   ├── _ngo
│   │   │   └── netlist.lst
│   │   ├── pepExtractor.prj
│   │   ├── project.dhp
│   │   ├── project.ise
│   │   ├── project.ise_ISE_Backup
│   │   ├── __projnav
│   │   │   ├── bitgen.rsp
│   │   │   ├── ednTOngd_tcl.rsp
│   │   │   ├── jhdparse.log
│   │   │   ├── lcd_top_jhdparse_tcl.rsp
│   │   │   ├── lcd_top_ncdTOut_tcl.rsp
│   │   │   ├── lcd_top.xst
│   │   │   ├── lcd.xst
│   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   ├── parentAssignPackagePinsApp_tcl.rsp
│   │   │   ├── project_flowplus.gfl
│   │   │   ├── project.gfl
│   │   │   ├── runXst_tcl.rsp
│   │   │   └── sumrpt_tcl.rsp
│   │   ├── __projnav.log
│   │   ├── _xmsgs
│   │   └── xst
│   │   ├── dump.xst
│   │   │   ├── lcd.prj
│   │   │   │   └── ngx
│   │   │   │   ├── notopt
│   │   │   │   └── opt
│   │   │   └── lcd_top.prj
│   │   │   └── ngx
│   │   │   ├── notopt
│   │   │   └── opt
│   │   └── work
│   │   ├── hdllib.ref
│   │   ├── hdpdeps.ref
│   │   ├── sub00
│   │   │   ├── vhpl00.vho
│   │   │   ├── vhpl01.vho
│   │   │   ├── vhpl02.vho
│   │   │   └── vhpl03.vho
│   │   ├── vlg1A
│   │   │   └── div16.bin
│   │   └── vlg41
│   │   └── lcd__top.bin
│   ├── rtl
│   │   ├── char_ram.vhd
│   │   ├── DIV16.v
│   │   ├── lcd_top.ucf
│   │   ├── lcd_top.v
│   │   └── lcd.vhd
│   └── 说明.txt
├── 典型实例19 VGA接口的设计与实现
│   └── 实战训练19 VGA接口的设计与实现
│   ├── part1
│   │   ├── download
│   │   │   ├── vga.bit
│   │   │   ├── vga.mcs
│   │   │   ├── vga.prm
│   │   │   └── vga.sig
│   │   ├── project
│   │   │   ├── automake.log
│   │   │   ├── bitgen.ut
│   │   │   ├── _impact.cmd
│   │   │   ├── _impact.log
│   │   │   ├── _ngo
│   │   │   │   └── netlist.lst
│   │   │   ├── _pace.ucf
│   │   │   ├── project.dhp
│   │   │   ├── project.ise
│   │   │   ├── project.ise_ISE_Backup
│   │   │   ├── __projnav
│   │   │   │   ├── bitgen.rsp
│   │   │   │   ├── ednTOngd_tcl.rsp
│   │   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   │   ├── parentAssignPackagePinsApp_tcl.rsp
│   │   │   │   ├── project_flowplus.gfl
│   │   │   │   ├── project.gfl
│   │   │   │   ├── runXst_tcl.rsp
│   │   │   │   ├── sumrpt_tcl.rsp
│   │   │   │   ├── vga_ncdTOut_tcl.rsp
│   │   │   │   └── vga.xst
│   │   │   ├── __projnav.log
│   │   │   ├── vga.bgn
│   │   │   ├── vga.bit
│   │   │   ├── vga.bld
│   │   │   ├── vga.cmd_log
│   │   │   ├── vga.drc
│   │   │   ├── vga.lfp
│   │   │   ├── vga.lso
│   │   │   ├── vga_map.ncd
│   │   │   ├── vga_map.ngm
│   │   │   ├── vga.mrp
│   │   │   ├── vga.nc1
│   │   │   ├── vga.ncd
│   │   │   ├── vga.ngc
│   │   │   ├── vga.ngd
│   │   │   ├── vga.ngm
│   │   │   ├── vga.ngr
│   │   │   ├── vga.pad
│   │   │   ├── vga_pad.csv
│   │   │   ├── vga.pad_txt
│   │   │   ├── vga_pad.txt
│   │   │   ├── vga.par
│   │   │   ├── vga.pcf
│   │   │   ├── vga.placed_ncd_tracker
│   │   │   ├── vga.prj
│   │   │   ├── vga.routed_ncd_tracker
│   │   │   ├── vga.stx
│   │   │   ├── vga_summary.html
│   │   │   ├── vga.syr
│   │   │   ├── vga.twr
│   │   │   ├── vga.twx
│   │   │   ├── vga.ucf
│   │   │   ├── vga.ucf.untf
│   │   │   ├── vga.ut
│   │   │   ├── vga.v
│   │   │   ├── vga_vhdl.prj
│   │   │   ├── vga.xpi
│   │   │   ├── _xmsgs
│   │   │   └── xst
│   │   │   ├── dump.xst
│   │   │   │   └── vga.prj
│   │   │   │   └── ngx
│   │   │   │   ├── notopt
│   │   │   │   └── opt
│   │   │   └── work
│   │   │   ├── hdllib.ref
│   │   │   └── vlg6A
│   │   │   └── vga.bin
│   │   └── rtl
│   │   ├── vga.ucf
│   │   └── vga.v
│   ├── part2
│   │   ├── download
│   │   │   ├── vga_pong_top.bit
│   │   │   └── vga_pong_top.mcs
│   │   ├── project
│   │   │   ├── 50MHZ_VGA.V
│   │   │   ├── automake.log
│   │   │   ├── bitgen.ut
│   │   │   ├── gamepad.v
│   │   │   ├── _impact.cmd
│   │   │   ├── _impact.log
│   │   │   ├── _ngo
│   │   │   │   └── netlist.lst
│   │   │   ├── _pace.ucf
│   │   │   ├── pong.v
│   │   │   ├── project.dhp
│   │   │   ├── project.ise
│   │   │   ├── project.ise_ISE_Backup
│   │   │   ├── __projnav
│   │   │   │   ├── bitgen.rsp
│   │   │   │   ├── ednTOngd_tcl.rsp
│   │   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   │   ├── parentAssignPackagePinsApp_tcl.rsp
│   │   │   │   ├── project_flowplus.gfl
│   │   │   │   ├── project.gfl
│   │   │   │   ├── runXst_tcl.rsp
│   │   │   │   ├── sumrpt_tcl.rsp
│   │   │   │   ├── vga_pong_top_ncdTOut_tcl.rsp
│   │   │   │   └── vga_pong_top.xst
│   │   │   ├── __projnav.log
│   │   │   ├── TCGROM.V
│   │   │   ├── vga_pong_top.bgn
│   │   │   ├── vga_pong_top.bit
│   │   │   ├── vga_pong_top.bld
│   │   │   ├── vga_pong_top.cel
│   │   │   ├── vga_pong_top.cmd_log
│   │   │   ├── vga_pong_top.drc
│   │   │   ├── vga_pong_top_last_par.ncd
│   │   │   ├── vga_pong_top.lfp
│   │   │   ├── vga_pong_top.lso
│   │   │   ├── vga_pong_top_map.ncd
│   │   │   ├── vga_pong_top_map.ngm
│   │   │   ├── vga_pong_top.mrp
│   │   │   ├── vga_pong_top.nc1
│   │   │   ├── vga_pong_top.ncd
│   │   │   ├── vga_pong_top.ngc
│   │   │   ├── vga_pong_top.ngd
│   │   │   ├── vga_pong_top.ngm
│   │   │   ├── vga_pong_top.ngr
│   │   │   ├── vga_pong_top.pad
│   │   │   ├── vga_pong_top_pad.csv
│   │   │   ├── vga_pong_top.pad_txt
│   │   │   ├── vga_pong_top_pad.txt
│   │   │   ├── vga_pong_top.par
│   │   │   ├── vga_pong_top.pcf
│   │   │   ├── vga_pong_top.placed_ncd_tracker
│   │   │   ├── vga_pong_top.prj
│   │   │   ├── vga_pong_top.routed_ncd_tracker
│   │   │   ├── vga_pong_top.stx
│   │   │   ├── vga_pong_top_summary.html
│   │   │   ├── vga_pong_top.syr
│   │   │   ├── vga_pong_top.twr
│   │   │   ├── vga_pong_top.twx
│   │   │   ├── vga_pong_top.ucf
│   │   │   ├── vga_pong_top.ucf.untf
│   │   │   ├── vga_pong_top.ut
│   │   │   ├── vga_pong_top.v
│   │   │   ├── vga_pong_top_vhdl.prj
│   │   │   ├── vga_pong_top.xpi
│   │   │   ├── vga_pong_xst.ucf
│   │   │   ├── _xmsgs
│   │   │   └── xst
│   │   │   ├── dump.xst
│   │   │   │   └── vga_pong_top.prj
│   │   │   │   └── ngx
│   │   │   │   ├── notopt
│   │   │   │   └── opt
│   │   │   └── work
│   │   │   ├── hdllib.ref
│   │   │   ├── vlg33
│   │   │   │   └── _bounce__cond.bin
│   │   │   ├── vlg36
│   │   │   │   └── _velocity__x.bin
│   │   │   ├── vlg37
│   │   │   │   └── _velocity__y.bin
│   │   │   ├── vlg3B
│   │   │   │   └── _gamepad.bin
│   │   │   ├── vlg3C
│   │   │   │   └── tcgrom.bin
│   │   │   ├── vlg48
│   │   │   │   └── _d_f_f.bin
│   │   │   ├── vlg6F
│   │   │   │   └── _ball__pos__x.bin
│   │   │   ├── vlg70
│   │   │   │   ├── _ball__pos__y.bin
│   │   │   │   └── _counter.bin
│   │   │   ├── vlg73
│   │   │   │   └── sync__gen50.bin
│   │   │   ├── vlg74
│   │   │   │   └── _pong.bin
│   │   │   ├── vlg77
│   │   │   │   └── vga__pong__top.bin
│   │   │   ├── vlg7A
│   │   │   │   └── _paddle.bin
│   │   │   └── vlg7D
│   │   │   └── _debounce.bin
│   │   └── rtl
│   │   ├── 50MHZ_VGA.V
│   │   ├── pong.v
│   │   ├── TCGROM.V
│   │   ├── vga_pong_top.ucf
│   │   └── vga_pong_top.v
│   └── 说明.txt
├── 典型实例20 FPGA片上硬件乘法器的使用
│   └── 实战训练20 FPGA片上硬件乘法器的使用
│   ├── project
│   │   ├── automake.log
│   │   ├── bitgen.ut
│   │   ├── _cg
│   │   ├── _cg_exc.out
│   │   ├── coregen.log
│   │   ├── core.tpl
│   │   ├── genExpectedResults.cmd
│   │   ├── iir.bgn
│   │   ├── iir.bit
│   │   ├── IIR.bld
│   │   ├── IIR.cmd_log
│   │   ├── iir.drc
│   │   ├── IIR_last_par.ncd
│   │   ├── IIR.lso
│   │   ├── IIR_map.ncd
│   │   ├── IIR_map.ngm
│   │   ├── IIR.mrp
│   │   ├── IIR.nc1
│   │   ├── IIR.ncd
│   │   ├── IIR.ngc
│   │   ├── IIR.ngd
│   │   ├── IIR.ngm
│   │   ├── IIR.ngr
│   │   ├── IIR.pad
│   │   ├── IIR_pad.csv
│   │   ├── IIR.pad_txt
│   │   ├── IIR_pad.txt
│   │   ├── IIR.par
│   │   ├── IIR.pcf
│   │   ├── IIR.placed_ncd_tracker
│   │   ├── IIR.prj
│   │   ├── IIR.routed_ncd_tracker
│   │   ├── IIR.stx
│   │   ├── IIR_summary.html
│   │   ├── IIR.syr
│   │   ├── iir.twr
│   │   ├── iir.twx
│   │   ├── IIR.ut
│   │   ├── IIR.v
│   │   ├── iir_vhdl.prj
│   │   ├── IIR.xpi
│   │   ├── isim
│   │   │   └── work
│   │   │   ├── glbl
│   │   │   │   ├── glbl.h
│   │   │   │   └── mingw
│   │   │   │   └── glbl.obj
│   │   │   ├── hdllib.ref
│   │   │   ├── hdpdeps.ref
│   │   │   ├── _i_i_r
│   │   │   │   ├── _i_i_r.h
│   │   │   │   └── mingw
│   │   │   │   └── _i_i_r.obj
│   │   │   ├── multiply
│   │   │   │   ├── mingw
│   │   │   │   │   └── multiply.obj
│   │   │   │   └── multiply.h
│   │   │   ├── test
│   │   │   │   ├── mingw
│   │   │   │   │   └── test.obj
│   │   │   │   ├── test.h
│   │   │   │   └── xsimtest.cpp
│   │   │   ├── vlg20
│   │   │   │   └── multiply.bin
│   │   │   ├── vlg2D
│   │   │   │   └── glbl.bin
│   │   │   ├── vlg34
│   │   │   │   └── test.bin
│   │   │   └── vlg60
│   │   │   └── _i_i_r.bin
│   │   ├── isim.cmd
│   │   ├── isim.log
│   │   ├── isim.tmp_save
│   │   │   └── _1
│   │   ├── isimwavedata.xwv
│   │   ├── memlp.mif
│   │   ├── mempp.mif
│   │   ├── multiply.asy
│   │   ├── multiply.edn
│   │   ├── multiply_flist.txt
│   │   ├── multiply.ngo
│   │   ├── multiply_readme.txt
│   │   ├── multiply.sym
│   │   ├── multiply.v
│   │   ├── multiply.veo
│   │   ├── multiply.vhd
│   │   ├── multiply.vho
│   │   ├── multiply.xco
│   │   ├── _ngo
│   │   │   ├── multiply.ngo
│   │   │   └── netlist.lst
│   │   ├── prjname.lso
│   │   ├── project.dhp
│   │   ├── project.ise
│   │   ├── project.ise_ISE_Backup
│   │   ├── __projnav
│   │   │   ├── bitgen.rsp
│   │   │   ├── coregen.rsp
│   │   │   ├── ednTOngd_tcl.rsp
│   │   │   ├── IIR_ncdTOut_tcl.rsp
│   │   │   ├── IIR.xst
│   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   ├── project_flowplus.gfl
│   │   │   ├── project.gfl
│   │   │   ├── runXst_tcl.rsp
│   │   │   ├── sumrpt_tcl.rsp
│   │   │   └── xst_sprjTOstx_tcl.rsp
│   │   ├── __projnav.log
│   │   ├── test.ano
│   │   ├── test.ant
│   │   ├── test_bencher.prj
│   │   ├── test_gen.prj
│   │   ├── test.isim_gen_exe
│   │   ├── test.isim_gen_prj
│   │   ├── test.tbw
│   │   ├── test_tbxr.exe
│   │   ├── test.tfw
│   │   ├── test.xwv
│   │   ├── test.xwv_bak
│   │   ├── _tmp
│   │   ├── xilinxcorelib_ver.auxlib
│   │   │   ├── _c___r_e_g___f_d___v7__0
│   │   │   │   ├── _c___r_e_g___f_d___v7__0.h
│   │   │   │   └── mingw
│   │   │   │   └── _c___r_e_g___f_d___v7__0.obj
│   │   │   ├── hdllib.ref
│   │   │   ├── _m_u_l_t___g_e_n___v7__0
│   │   │   │   ├── mingw
│   │   │   │   │   └── _m_u_l_t___g_e_n___v7__0.obj
│   │   │   │   └── _m_u_l_t___g_e_n___v7__0.h
│   │   │   ├── _m_u_l_t___g_e_n___v7__0___n_o_n___s_e_q
│   │   │   │   ├── mingw
│   │   │   │   │   └── _m_u_l_t___g_e_n___v7__0___n_o_n___s_e_q.obj
│   │   │   │   └── _m_u_l_t___g_e_n___v7__0___n_o_n___s_e_q.h
│   │   │   └── _m_u_l_t___g_e_n___v7__0___s_e_q
│   │   │   ├── mingw
│   │   │   │   └── _m_u_l_t___g_e_n___v7__0___s_e_q.obj
│   │   │   └── _m_u_l_t___g_e_n___v7__0___s_e_q.h
│   │   ├── xilinxsim.ini
│   │   ├── _xmsgs
│   │   └── xst
│   │   ├── dump.xst
│   │   │   └── IIR.prj
│   │   │   └── ngx
│   │   │   ├── notopt
│   │   │   └── opt
│   │   └── work
│   │   ├── hdllib.ref
│   │   ├── vlg20
│   │   │   └── multiply.bin
│   │   └── vlg60
│   │   └── _i_i_r.bin
│   ├── rtl
│   │   ├── IIR.v
│   │   ├── multiply.xco
│   │   └── test.tbw
│   └── 说明.txt
├── 典型实例21 整数DCT变换的设计与实现
│   └── 实战训练21 整数DCT变换的设计与实现
│   ├── 1ddct
│   │   ├── 1ddct.dhp
│   │   ├── 1ddct.ise
│   │   ├── 1ddct.ise_ISE_Backup
│   │   ├── automake.log
│   │   ├── d1_dct.v
│   │   ├── dct.bld
│   │   ├── dct.cmd_log
│   │   ├── dct.lso
│   │   ├── dct_map.ncd
│   │   ├── dct_map.ngm
│   │   ├── dct.mrp
│   │   ├── dct.nc1
│   │   ├── dct.ncd
│   │   ├── dct.ngc
│   │   ├── dct.ngd
│   │   ├── dct.ngm
│   │   ├── dct.ngr
│   │   ├── dct.pad
│   │   ├── dct_pad.csv
│   │   ├── dct.pad_txt
│   │   ├── dct_pad.txt
│   │   ├── dct.par
│   │   ├── dct.par_nlf
│   │   ├── dct.pcf
│   │   ├── dct.placed_ncd_tracker
│   │   ├── dct.prj
│   │   ├── dct.routed_ncd_tracker
│   │   ├── dct.stx
│   │   ├── dct_summary.html
│   │   ├── dct.syr
│   │   ├── dct_test.cmd_log
│   │   ├── dct_test.lso
│   │   ├── dct_test.prj
│   │   ├── dct_test_summary.html
│   │   ├── dct_test.syr
│   │   ├── dct_test_vhdl.prj
│   │   ├── dct_timesim.nlf
│   │   ├── dct_timesim.sdf
│   │   ├── dct_timesim.v
│   │   ├── dct.twr
│   │   ├── dct.twx
│   │   ├── dct.versim_par
│   │   ├── dct_vhdl.prj
│   │   ├── dct.xpi
│   │   ├── idtest.ant
│   │   ├── idtest_bencher.prj
│   │   ├── idtest.fdo
│   │   ├── idtest.jhd
│   │   ├── idtest.tbw
│   │   ├── idtest.tdo
│   │   ├── idtest.tfw
│   │   ├── idtest.timesim_tfw
│   │   ├── idtest.udo
│   │   ├── idtest.xwv
│   │   ├── idtest.xwv_bak
│   │   ├── _ngo
│   │   │   └── netlist.lst
│   │   ├── Project.dhp
│   │   ├── __projnav
│   │   │   ├── 1ddct_flowplus.gfl
│   │   │   ├── 1ddct.gfl
│   │   │   ├── dct_test.xst
│   │   │   ├── dct.xst
│   │   │   ├── ednTOngd_tcl.rsp
│   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   ├── netgen_par_tcl.rsp
│   │   │   ├── runXst_tcl.rsp
│   │   │   └── sumrpt_tcl.rsp
│   │   ├── __projnav.log
│   │   ├── results.txt
│   │   ├── transcript
│   │   ├── vsim.wlf
│   │   ├── work
│   │   │   ├── dct
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   ├── glbl
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   ├── idtest
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   └── _info
│   │   ├── _xmsgs
│   │   └── xst
│   │   ├── dump.xst
│   │   │   ├── dct.prj
│   │   │   │   └── ngx
│   │   │   │   ├── notopt
│   │   │   │   └── opt
│   │   │   └── dct_test.prj
│   │   │   └── ngx
│   │   │   ├── notopt
│   │   │   └── opt
│   │   └── work
│   │   ├── hdllib.ref
│   │   ├── vlg27
│   │   │   └── dct.bin
│   │   └── vlg36
│   │   └── dct__test.bin
│   ├── rtl
│   │   ├── d1_dct.v
│   │   └── d2_dct.v
│   └── 说明.txt
├── 典型实例3_1 数字跑表
│   └── 实战训练3 数字跑表
│   ├── project
│   │   ├── automake.log
│   │   ├── bitgen.ut
│   │   ├── _ngo
│   │   │   └── netlist.lst
│   │   ├── paobiao.bgn
│   │   ├── paobiao.bit
│   │   ├── paobiao.bld
│   │   ├── paobiao.cmd_log
│   │   ├── paobiao.dhp
│   │   ├── paobiao.drc
│   │   ├── paobiao.ise
│   │   ├── paobiao.ise_ISE_Backup
│   │   ├── paobiao_last_par.ncd
│   │   ├── paobiao.lso
│   │   ├── paobiao_map.ncd
│   │   ├── paobiao_map.ngm
│   │   ├── paobiao.mrp
│   │   ├── paobiao.nc1
│   │   ├── paobiao.ncd
│   │   ├── paobiao.ngc
│   │   ├── paobiao.ngd
│   │   ├── paobiao.ngm
│   │   ├── paobiao.ngr
│   │   ├── paobiao.pad
│   │   ├── paobiao_pad.csv
│   │   ├── paobiao.pad_txt
│   │   ├── paobiao_pad.txt
│   │   ├── paobiao.par
│   │   ├── paobiao.pcf
│   │   ├── paobiao.placed_ncd_tracker
│   │   ├── paobiao.prj
│   │   ├── paobiao.routed_ncd_tracker
│   │   ├── paobiao.stx
│   │   ├── paobiao_summary.html
│   │   ├── paobiao.syr
│   │   ├── paobiao_tb.ant
│   │   ├── paobiao_tb_bencher.prj
│   │   ├── paobiao_tb.fdo
│   │   ├── paobiao_tb.jhd
│   │   ├── paobiao_tb_tb.v
│   │   ├── paobiao_tb_tb.v.bak
│   │   ├── paobiao_tb.tbw
│   │   ├── paobiao_tb.tfw
│   │   ├── paobiao_tb.udo
│   │   ├── paobiao_tb.xwv
│   │   ├── paobiao_tb.xwv_bak
│   │   ├── paobiao.twr
│   │   ├── paobiao.twx
│   │   ├── paobiao.ut
│   │   ├── paobiao.v
│   │   ├── paobiao_vhdl.prj
│   │   ├── paobiao.xpi
│   │   ├── __projnav
│   │   │   ├── bitgen.rsp
│   │   │   ├── ednTOngd_tcl.rsp
│   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   ├── paobiao_flowplus.gfl
│   │   │   ├── paobiao.gfl
│   │   │   ├── paobiao_ncdTOut_tcl.rsp
│   │   │   ├── paobiao.xst
│   │   │   ├── runXst_tcl.rsp
│   │   │   └── sumrpt_tcl.rsp
│   │   ├── __projnav.log
│   │   ├── transcript
│   │   ├── vsim.wlf
│   │   ├── work
│   │   │   ├── glbl
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   ├── _info
│   │   │   ├── paobiao
│   │   │   │   ├── _primary.dat
│   │   │   │   ├── _primary.vhd
│   │   │   │   └── verilog.asm
│   │   │   └── paobiao_tb
│   │   │   ├── _primary.dat
│   │   │   ├── _primary.vhd
│   │   │   └── verilog.asm
│   │   ├── _xmsgs
│   │   └── xst
│   │   ├── dump.xst
│   │   │   └── paobiao.prj
│   │   │   └── ngx
│   │   │   ├── notopt
│   │   │   └── opt
│   │   └── work
│   │   ├── hdllib.ref
│   │   └── vlg73
│   │   └── paobiao.bin
│   ├── rtl
│   │   ├── paobiao_tb.tbw
│   │   └── paobiao.v
│   └── 说明.txt
├── 典型实例3_2 数字跑表
│   └── 实战训练3 数字跑表
│   ├── cmp_state.ini
│   ├── DOC
│   │   └── 说明.txt
│   ├── paobiao.asm.rpt
│   ├── paobiao.cdf
│   ├── paobiao.done
│   ├── paobiao.fit.eqn
│   ├── paobiao.fit.rpt
│   ├── paobiao.fit.summary
│   ├── paobiao.flow.rpt
│   ├── paobiao.map.eqn
│   ├── paobiao.map.rpt
│   ├── paobiao.map.summary
│   ├── paobiao.pin
│   ├── paobiao.pof
│   ├── paobiao.qpf
│   ├── paobiao.qsf
│   ├── paobiao.qws
│   ├── paobiao.saf
│   ├── paobiao.sim.rpt
│   ├── paobiao.sof
│   ├── paobiao.tan.rpt
│   ├── paobiao.tan.summary
│   ├── paobiao.vwf
│   └── SRC
│   └── paobiao.v
├── 典型实例4 PS2接口控制
│   └── 实战训练4 PS2接口控制
│   ├── download
│   │   ├── top.bit
│   │   └── top.mcs
│   ├── project
│   │   ├── ascii码表.txt
│   │   ├── automake.log
│   │   ├── bitgen.ut
│   │   ├── div16.cmd_log
│   │   ├── div16.lso
│   │   ├── div16.ngc
│   │   ├── div16.ngr
│   │   ├── div16.prj
│   │   ├── div16.spl
│   │   ├── div16.stx
│   │   ├── div16_summary.html
│   │   ├── div16.sym
│   │   ├── div16.syr
│   │   ├── DIV16.v
│   │   ├── div16_vhdl.prj
│   │   ├── div_256.spl
│   │   ├── div_256.sym
│   │   ├── div_256.v
│   │   ├── _impact.cmd
│   │   ├── _impact.log
│   │   ├── lcd.spl
│   │   ├── lcd.sym
│   │   ├── lcd.v
│   │   ├── _ngo
│   │   │   └── netlist.lst
│   │   ├── project.dhp
│   │   ├── project.ise
│   │   ├── project.ise_ISE_Backup
│   │   ├── __projnav
│   │   │   ├── bitgen.rsp
│   │   │   ├── div16.xst
│   │   │   ├── ednTOngd_tcl.rsp
│   │   │   ├── jhdparse.log
│   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   ├── paobiao.gfl
│   │   │   ├── parentAssignPackagePinsApp_tcl.rsp
│   │   │   ├── project_flowplus.gfl
│   │   │   ├── project.gfl
│   │   │   ├── runXst_tcl.rsp
│   │   │   ├── sumrpt_tcl.rsp
│   │   │   ├── top_jhdparse_tcl.rsp
│   │   │   ├── top_ncdTOut_tcl.rsp
│   │   │   └── top.xst
│   │   ├── __projnav.log
│   │   ├── ps2_keyboard_interface.spl
│   │   ├── ps2_keyboard_interface.sym
│   │   ├── ps2_keyboard.v
│   │   ├── top.bgn
│   │   ├── top.bit
│   │   ├── top.bld
│   │   ├── top.cmd_log
│   │   ├── top.drc
│   │   ├── top_last_par.ncd
│   │   ├── top.lfp
│   │   ├── top.lso
│   │   ├── top_map.ncd
│   │   ├── top_map.ngm
│   │   ├── top.mrp
│   │   ├── top.nc1
│   │   ├── top.ncd
│   │   ├── top.ngc
│   │   ├── top.ngd
│   │   ├── top.ngm
│   │   ├── top.ngr
│   │   ├── top.pad
│   │   ├── top_pad.csv
│   │   ├── top.pad_txt
│   │   ├── top_pad.txt
│   │   ├── top.par
│   │   ├── top.pcf
│   │   ├── top.placed_ncd_tracker
│   │   ├── top.prj
│   │   ├── top.routed_ncd_tracker
│   │   ├── top.sch
│   │   ├── top.stx
│   │   ├── top_summary.html
│   │   ├── top_synthesis.nlf
│   │   ├── top_synthesis.v
│   │   ├── top.synth_nlf
│   │   ├── top.syr
│   │   ├── top.twr
│   │   ├── top.twx
│   │   ├── top.ucf
│   │   ├── top.ucf.untf
│   │   ├── top.ut
│   │   ├── top.v
│   │   ├── top.versim_synth
│   │   ├── top.vf
│   │   ├── top_vhdl.prj
│   │   ├── top.xpi
│   │   ├── transcript
│   │   ├── _xmsgs
│   │   └── xst
│   │   ├── dump.xst
│   │   │   ├── div16.prj
│   │   │   │   └── ngx
│   │   │   │   ├── notopt
│   │   │   │   └── opt
│   │   │   └── top.prj
│   │   │   └── ngx
│   │   │   ├── notopt
│   │   │   └── opt
│   │   └── work
│   │   ├── hdllib.ref
│   │   ├── vlg1A
│   │   │   └── div16.bin
│   │   ├── vlg5B
│   │   │   └── div__256.bin
│   │   ├── vlg5F
│   │   │   └── lcd.bin
│   │   ├── vlg6F
│   │   │   └── top.bin
│   │   └── vlg75
│   │   └── ps2__keyboard__interface.bin
│   ├── rtl
│   │   ├── DIV16.v
│   │   ├── div_256.v
│   │   ├── lcd.v
│   │   ├── ps2_keyboard.v
│   │   ├── top.ucf
│   │   └── top.v
│   └── 说明.txt
├── 典型实例5_1 交通灯控制器
│   └── 实战训练5 交通灯控制器
│   ├── project
│   │   ├── automake.log
│   │   ├── bitgen.ut
│   │   ├── isim
│   │   │   └── work
│   │   │   ├── glbl
│   │   │   │   ├── glbl.h
│   │   │   │   └── mingw
│   │   │   │   └── glbl.obj
│   │   │   ├── hdllib.ref
│   │   │   ├── hdpdeps.ref
│   │   │   ├── traffic
│   │   │   │   ├── mingw
│   │   │   │   │   └── traffic.obj
│   │   │   │   └── traffic.h
│   │   │   ├── traffic__tb
│   │   │   │   ├── mingw
│   │   │   │   │   └── traffic__tb.obj
│   │   │   │   ├── traffic__tb.h
│   │   │   │   └── xsimtraffic__tb.cpp
│   │   │   ├── vlg2D
│   │   │   │   └── glbl.bin
│   │   │   ├── vlg33
│   │   │   │   └── traffic.bin
│   │   │   └── vlg54
│   │   │   └── traffic__tb.bin
│   │   ├── isim.cmd
│   │   ├── isim.hdlsourcefiles
│   │   ├── isim.tmp_save
│   │   │   └── _1
│   │   ├── isimwavedata.xwv
│   │   ├── _ngo
│   │   │   └── netlist.lst
│   │   ├── __projnav
│   │   │   ├── bitgen.rsp
│   │   │   ├── ednTOngd_tcl.rsp
│   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   ├── runXst_tcl.rsp
│   │   │   ├── sumrpt_tcl.rsp
│   │   │   ├── traffic_flowplus.gfl
│   │   │   ├── traffic.gfl
│   │   │   ├── traffic_ncdTOut_tcl.rsp
│   │   │   └── traffic.xst
│   │   ├── __projnav.log
│   │   ├── results.txt
│   │   ├── traffic.bgn
│   │   ├── traffic.bit
│   │   ├── traffic.bld
│   │   ├── traffic.cmd_log
│   │   ├── traffic.dhp
│   │   ├── traffic.drc
│   │   ├── traffic.ise
│   │   ├── traffic.ise_ISE_Backup
│   │   ├── traffic.lso
│   │   ├── traffic_map.ncd
│   │   ├── traffic_map.ngm
│   │   ├── traffic.mrp
│   │   ├── traffic.nc1
│   │   ├── traffic.ncd
│   │   ├── traffic.ngc
│   │   ├── traffic.ngd
│   │   ├── traffic.ngm
│   │   ├── traffic.ngr
│   │   ├── traffic.pad
│   │   ├── traffic_pad.csv
│   │   ├── traffic.pad_txt
│   │   ├── traffic_pad.txt
│   │   ├── traffic.par
│   │   ├── traffic.pcf
│   │   ├── traffic.placed_ncd_tracker
│   │   ├── traffic.prj
│   │   ├── traffic.routed_ncd_tracker
│   │   ├── traffic.stx
│   │   ├── traffic_summary.html
│   │   ├── traffic.syr
│   │   ├── traffic_tb.ant
│   │   ├── traffic_tb_beh.prj
│   │   ├── traffic_tb_bencher.prj
│   │   ├── traffic_tb.isim_beh_exe
│   │   ├── traffic_tb_isim_beh.exe
│   │   ├── traffic_tb.isim_beh_log
│   │   ├── traffic_tb.isim_beh_prj
│   │   ├── traffic_tb.tbw
│   │   ├── traffic_tb.tfw
│   │   ├── traffic_tb.xwv
│   │   ├── traffic_tb.xwv_bak
│   │   ├── traffic.twr
│   │   ├── traffic.twx
│   │   ├── traffic.ut
│   │   ├── traffic.v
│   │   ├── traffic_vhdl.prj
│   │   ├── traffic.xpi
│   │   ├── xilinxsim.ini
│   │   ├── _xmsgs
│   │   └── xst
│   │   ├── dump.xst
│   │   │   └── traffic.prj
│   │   │   └── ngx
│   │   │   ├── notopt
│   │   │   └── opt
│   │   └── work
│   │   ├── hdllib.ref
│   │   └── vlg33
│   │   └── traffic.bin
│   ├── rtl
│   │   ├── traffic_tb.tbw
│   │   └── traffic.v
│   └── 说明.txt
├── 典型实例5_2 交通灯控制器
│   └── 实战训练5 交通灯控制器
│   ├── cmp_state.ini
│   ├── DOC
│   │   └── 说明.txt
│   ├── SRC
│   │   └── traffic.v
│   ├── traffic.asm.rpt
│   ├── traffic.done
│   ├── traffic.fit.eqn
│   ├── traffic.fit.rpt
│   ├── traffic.fit.summary
│   ├── traffic.flow.rpt
│   ├── traffic.map.eqn
│   ├── traffic.map.rpt
│   ├── traffic.map.summary
│   ├── traffic.pin
│   ├── traffic.pof
│   ├── traffic.qpf
│   ├── traffic.qsf
│   ├── traffic.qws
│   ├── traffic.saf
│   ├── traffic.sim.rpt
│   ├── traffic.sof
│   ├── traffic.tan.rpt
│   ├── traffic.tan.summary
│   └── traffic.vwf
├── 典型实例6 状态机
│   └── 实战训练6 状态机
│   ├── state_machine1
│   │   ├── download
│   │   │   ├── state_machine.bit
│   │   │   ├── state_machine.mcs
│   │   │   └── state_machine.ucf
│   │   ├── project
│   │   │   ├── automake.log
│   │   │   ├── bitgen.ut
│   │   │   ├── compxlib.cfg
│   │   │   ├── compxlib.log
│   │   │   ├── compxlib.log.bak
│   │   │   ├── _impact.cmd
│   │   │   ├── _impact.log
│   │   │   ├── modelsim.ini
│   │   │   ├── _ngo
│   │   │   │   └── netlist.lst
│   │   │   ├── _pace.ucf
│   │   │   ├── project.compxlib_log
│   │   │   ├── project.cxl
│   │   │   ├── project.dhp
│   │   │   ├── project.ise
│   │   │   ├── project.ise_ISE_Backup
│   │   │   ├── __projnav
│   │   │   │   ├── bitgen.rsp
│   │   │   │   ├── ednTOngd_tcl.rsp
│   │   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   │   ├── parentAssignPackagePinsApp_tcl.rsp
│   │   │   │   ├── project_flowplus.gfl
│   │   │   │   ├── project.gfl
│   │   │   │   ├── runXst_tcl.rsp
│   │   │   │   ├── state_machine_ncdTOut_tcl.rsp
│   │   │   │   ├── state_machine.xst
│   │   │   │   └── sumrpt_tcl.rsp
│   │   │   ├── __projnav.log
│   │   │   ├── state_machine.bgn
│   │   │   ├── state_machine.bit
│   │   │   ├── state_machine.bld
│   │   │   ├── state_machine.cmd_log
│   │   │   ├── state_machine.drc
│   │   │   ├── state_machine_last_par.ncd
│   │   │   ├── state_machine.lfp
│   │   │   ├── state_machine.lso
│   │   │   ├── state_machine_map.ncd
│   │   │   ├── state_machine_map.ngm
│   │   │   ├── state_machine.mrp
│   │   │   ├── state_machine.nc1
│   │   │   ├── state_machine.ncd
│   │   │   ├── state_machine.ngc
│   │   │   ├── state_machine.ngd
│   │   │   ├── state_machine.ngm
│   │   │   ├── state_machine.ngr
│   │   │   ├── state_machine.pad
│   │   │   ├── state_machine_pad.csv
│   │   │   ├── state_machine.pad_txt
│   │   │   ├── state_machine_pad.txt
│   │   │   ├── state_machine.par
│   │   │   ├── state_machine.pcf
│   │   │   ├── state_machine.placed_ncd_tracker
│   │   │   ├── state_machine.prj
│   │   │   ├── state_machine.routed_ncd_tracker
│   │   │   ├── state_machine.stx
│   │   │   ├── state_machine_summary.html
│   │   │   ├── state_machine.syr
│   │   │   ├── state_machine.twr
│   │   │   ├── state_machine.twx
│   │   │   ├── state_machine.ucf
│   │   │   ├── state_machine.ucf.untf
│   │   │   ├── state_machine.ut
│   │   │   ├── state_machine.v
│   │   │   ├── state_machine_vhdl.prj
│   │   │   ├── state_machine.xpi
│   │   │   ├── _xmsgs
│   │   │   └── xst
│   │   │   ├── dump.xst
│   │   │   │   └── state_machine.prj
│   │   │   │   └── ngx
│   │   │   │   ├── notopt
│   │   │   │   └── opt
│   │   │   └── work
│   │   │   ├── hdllib.ref
│   │   │   └── vlg4D
│   │   │   └── state__machine.bin
│   │   └── rtl
│   │   └── state_machine.v
│   ├── state_machine2
│   │   ├── download
│   │   │   ├── shell_state.bit
│   │   │   └── shell_state.mcs
│   │   ├── project
│   │   │   ├── automake.log
│   │   │   ├── bitgen.ut
│   │   │   ├── genExpectedResults.cmd
│   │   │   ├── _impact.cmd
│   │   │   ├── _impact.log
│   │   │   ├── _import.dmo
│   │   │   ├── isim
│   │   │   │   └── work
│   │   │   │   ├── glbl
│   │   │   │   │   ├── glbl.h
│   │   │   │   │   └── mingw
│   │   │   │   │   └── glbl.obj
│   │   │   │   ├── hdllib.ref
│   │   │   │   ├── hdpdeps.ref
│   │   │   │   ├── shell__state
│   │   │   │   │   ├── mingw
│   │   │   │   │   │   └── shell__state.obj
│   │   │   │   │   └── shell__state.h
│   │   │   │   ├── state
│   │   │   │   │   ├── mingw
│   │   │   │   │   │   └── state.obj
│   │   │   │   │   └── state.h
│   │   │   │   ├── tt
│   │   │   │   │   ├── mingw
│   │   │   │   │   │   └── tt.obj
│   │   │   │   │   ├── tt.h
│   │   │   │   │   └── xsimtt.cpp
│   │   │   │   ├── vlg09
│   │   │   │   │   └── state.bin
│   │   │   │   ├── vlg24
│   │   │   │   │   └── shell__state.bin
│   │   │   │   ├── vlg2D
│   │   │   │   │   └── glbl.bin
│   │   │   │   └── vlg38
│   │   │   │   └── tt.bin
│   │   │   ├── isim.cmd
│   │   │   ├── isim.log
│   │   │   ├── isim.tmp_save
│   │   │   │   └── _1
│   │   │   ├── isimwavedata.xwv
│   │   │   ├── _ngo
│   │   │   │   └── netlist.lst
│   │   │   ├── _pace.ucf
│   │   │   ├── project.dhp
│   │   │   ├── project.ise
│   │   │   ├── project.ise_ISE_Backup
│   │   │   ├── __projnav
│   │   │   │   ├── bitgen.rsp
│   │   │   │   ├── ednTOngd_tcl.rsp
│   │   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   │   ├── parentAssignPackagePinsApp_tcl.rsp
│   │   │   │   ├── project_flowplus.gfl
│   │   │   │   ├── project.gfl
│   │   │   │   ├── runXst_tcl.rsp
│   │   │   │   ├── shell_state_ncdTOut_tcl.rsp
│   │   │   │   ├── shell_state.xst
│   │   │   │   ├── stateCadApp.rsp
│   │   │   │   ├── state_ncdTOut_tcl.rsp
│   │   │   │   ├── state.xst
│   │   │   │   └── sumrpt_tcl.rsp
│   │   │   ├── __projnav.log
│   │   │   ├── shell_state.bgn
│   │   │   ├── shell_state.bit
│   │   │   ├── shell_state.bld
│   │   │   ├── shell_state.cmd_log
│   │   │   ├── shell_state.drc
│   │   │   ├── shell_state_last_par.ncd
│   │   │   ├── shell_state.lfp
│   │   │   ├── shell_state.lso
│   │   │   ├── shell_state_map.ncd
│   │   │   ├── shell_state_map.ngm
│   │   │   ├── shell_state.mrp
│   │   │   ├── shell_state.nc1
│   │   │   ├── shell_state.ncd
│   │   │   ├── shell_state.ngc
│   │   │   ├── shell_state.ngd
│   │   │   ├── shell_state.ngm
│   │   │   ├── shell_state.ngr
│   │   │   ├── shell_state.pad
│   │   │   ├── shell_state_pad.csv
│   │   │   ├── shell_state.pad_txt
│   │   │   ├── shell_state_pad.txt
│   │   │   ├── shell_state.par
│   │   │   ├── shell_state.pcf
│   │   │   ├── shell_state.placed_ncd_tracker
│   │   │   ├── shell_state.prj
│   │   │   ├── shell_state.routed_ncd_tracker
│   │   │   ├── shell_state.stx
│   │   │   ├── shell_state_summary.html
│   │   │   ├── shell_state.syr
│   │   │   ├── shell_state.twr
│   │   │   ├── shell_state.twx
│   │   │   ├── shell_state.ucf
│   │   │   ├── shell_state.ucf.untf
│   │   │   ├── shell_state.ut
│   │   │   ├── shell_state_vhdl.prj
│   │   │   ├── shell_state.xpi
│   │   │   ├── state.bgn
│   │   │   ├── state.bit
│   │   │   ├── state.bld
│   │   │   ├── state.cmd_log
│   │   │   ├── STATE.DIA
│   │   │   ├── state.drc
│   │   │   ├── state_last_par.ncd
│   │   │   ├── state.lfp
│   │   │   ├── state.lso
│   │   │   ├── state_map.ncd
│   │   │   ├── state_map.ngm
│   │   │   ├── state.mrp
│   │   │   ├── state.nc1
│   │   │   ├── state.ncd
│   │   │   ├── state.ngc
│   │   │   ├── state.ngd
│   │   │   ├── state.ngm
│   │   │   ├── state.ngr
│   │   │   ├── state.pad
│   │   │   ├── state_pad.csv
│   │   │   ├── state.pad_txt
│   │   │   ├── state_pad.txt
│   │   │   ├── state.par
│   │   │   ├── state.pcf
│   │   │   ├── state.placed_ncd_tracker
│   │   │   ├── state.prj
│   │   │   ├── state.routed_ncd_tracker
│   │   │   ├── state.stx
│   │   │   ├── state_summary.html
│   │   │   ├── state.syr
│   │   │   ├── STATE_TB.REG
│   │   │   ├── STATE_TB.V
│   │   │   ├── state.twr
│   │   │   ├── state.twx
│   │   │   ├── state.ucf
│   │   │   ├── state.ucf.untf
│   │   │   ├── state.ut
│   │   │   ├── STATE.v
│   │   │   ├── state_vhdl.prj
│   │   │   ├── state.xpi
│   │   │   ├── tt.ano
│   │   │   ├── tt.ant
│   │   │   ├── tt_bencher.prj
│   │   │   ├── tt_gen.prj
│   │   │   ├── tt.isim_gen_exe
│   │   │   ├── tt.isim_gen_prj
│   │   │   ├── tt.tbw
│   │   │   ├── tt_tbxr.exe
│   │   │   ├── tt.tfw
│   │   │   ├── tt.xwv
│   │   │   ├── tt.xwv_bak
│   │   │   ├── UNTITLED.v
│   │   │   ├── xilinxsim.ini
│   │   │   ├── _xmsgs
│   │   │   └── xst
│   │   │   ├── dump.xst
│   │   │   │   ├── shell_state.prj
│   │   │   │   │   └── ngx
│   │   │   │   │   ├── notopt
│   │   │   │   │   └── opt
│   │   │   │   └── state.prj
│   │   │   │   └── ngx
│   │   │   │   ├── notopt
│   │   │   │   └── opt
│   │   │   └── work
│   │   │   ├── hdllib.ref
│   │   │   ├── vlg09
│   │   │   │   └── state.bin
│   │   │   └── vlg24
│   │   │   └── shell__state.bin
│   │   └── rtl
│   │   ├── STATE.DIA
│   │   └── STATE.v
│   └── 说明.txt
├── 典型实例7 自动转换量程频率计控制器
│   └── 实战训练7 自动转换量程频率计控制器
│   ├── project
│   │   ├── automake.log
│   │   ├── bitgen.ut
│   │   ├── control.bgn
│   │   ├── control.bit
│   │   ├── control.bld
│   │   ├── control.cmd_log
│   │   ├── control.dhp
│   │   ├── control.drc
│   │   ├── control.ise
│   │   ├── control.ise_ISE_Backup
│   │   ├── control_last_par.ncd
│   │   ├── control.lso
│   │   ├── control_map.ncd
│   │   ├── control_map.ngm
│   │   ├── control.mrp
│   │   ├── control.nc1
│   │   ├── control.ncd
│   │   ├── control.ngc
│   │   ├── control.ngd
│   │   ├── control.ngm
│   │   ├── control.ngr
│   │   ├── control.pad
│   │   ├── control_pad.csv
│   │   ├── control.pad_txt
│   │   ├── control_pad.txt
│   │   ├── control.par
│   │   ├── control.pcf
│   │   ├── control.placed_ncd_tracker
│   │   ├── control.prj
│   │   ├── control.routed_ncd_tracker
│   │   ├── control.stx
│   │   ├── control_summary.html
│   │   ├── control.syr
│   │   ├── control_tb.ant
│   │   ├── control_tb_beh.prj
│   │   ├── control_tb_bencher.prj
│   │   ├── control_tb.isim_beh_exe
│   │   ├── control_tb_isim_beh.exe
│   │   ├── control_tb.isim_beh_log
│   │   ├── control_tb.isim_beh_prj
│   │   ├── control_tb.jhd
│   │   ├── control_tb.tbw
│   │   ├── control_tb.tfw
│   │   ├── control_tb.xwv
│   │   ├── control_tb.xwv_bak
│   │   ├── control.twr
│   │   ├── control.twx
│   │   ├── control.ut
│   │   ├── control.v
│   │   ├── control_vhdl.prj
│   │   ├── control.xpi
│   │   ├── isim
│   │   │   └── work
│   │   │   ├── control
│   │   │   │   ├── control.h
│   │   │   │   └── mingw
│   │   │   │   └── control.obj
│   │   │   ├── control__tb
│   │   │   │   ├── control__tb.h
│   │   │   │   ├── mingw
│   │   │   │   │   └── control__tb.obj
│   │   │   │   └── xsimcontrol__tb.cpp
│   │   │   ├── glbl
│   │   │   │   ├── glbl.h
│   │   │   │   └── mingw
│   │   │   │   └── glbl.obj
│   │   │   ├── hdllib.ref
│   │   │   ├── hdpdeps.ref
│   │   │   ├── vlg2D
│   │   │   │   └── glbl.bin
│   │   │   ├── vlg4A
│   │   │   │   └── control__tb.bin
│   │   │   └── vlg61
│   │   │   └── control.bin
│   │   ├── isim.cmd
│   │   ├── isim.hdlsourcefiles
│   │   ├── isim.tmp_save
│   │   │   └── _1
│   │   ├── isimwavedata.xwv
│   │   ├── _ngo
│   │   │   └── netlist.lst
│   │   ├── __projnav
│   │   │   ├── bitgen.rsp
│   │   │   ├── control_flowplus.gfl
│   │   │   ├── control.gfl
│   │   │   ├── control_ncdTOut_tcl.rsp
│   │   │   ├── control.xst
│   │   │   ├── ednTOngd_tcl.rsp
│   │   │   ├── nc1TOncd_tcl.rsp
│   │   │   ├── runXst_tcl.rsp
│   │   │   └── sumrpt_tcl.rsp
│   │   ├── __projnav.log
│   │   ├── results.txt
│   │   ├── xilinxsim.ini
│   │   ├── _xmsgs
│   │   └── xst
│   │   ├── dump.xst
│   │   │   └── control.prj
│   │   │   └── ngx
│   │   │   ├── notopt
│   │   │   └── opt
│   │   └── work
│   │   ├── hdllib.ref
│   │   └── vlg61
│   │   └── control.bin
│   ├── rtl
│   │   ├── control_tb.tbw
│   │   └── control.v
│   └── 说明.txt
└── 典型实例8 使用函数实现简单的八位处理器
└── 实战训练8 使用函数实现简单的八位处理器
├── project
│   ├── automake.log
│   ├── bitgen.ut
│   ├── isim
│   │   └── work
│   │   ├── glbl
│   │   │   ├── glbl.h
│   │   │   └── mingw
│   │   │   └── glbl.obj
│   │   ├── hdllib.ref
│   │   ├── hdpdeps.ref
│   │   ├── mpc
│   │   │   ├── mingw
│   │   │   │   └── mpc.obj
│   │   │   └── mpc.h
│   │   ├── mpc__tb
│   │   │   ├── mingw
│   │   │   │   └── mpc__tb.obj
│   │   │   ├── mpc__tb.h
│   │   │   └── xsimmpc__tb.cpp
│   │   ├── vlg2D
│   │   │   └── glbl.bin
│   │   ├── vlg38
│   │   │   └── mpc.bin
│   │   └── vlg45
│   │   └── mpc__tb.bin
│   ├── isim.cmd
│   ├── isim.hdlsourcefiles
│   ├── isim.tmp_save
│   │   └── _1
│   ├── isimwavedata.xwv
│   ├── mpc.bgn
│   ├── mpc.bit
│   ├── mpc.bld
│   ├── mpc.cmd_log
│   ├── mpc.dhp
│   ├── mpc.drc
│   ├── mpc.ise
│   ├── mpc.ise_ISE_Backup
│   ├── mpc_last_par.ncd
│   ├── mpc.lso
│   ├── mpc_map.ncd
│   ├── mpc_map.ngm
│   ├── mpc.mrp
│   ├── mpc.nc1
│   ├── mpc.ncd
│   ├── mpc.ngc
│   ├── mpc.ngd
│   ├── mpc.ngm
│   ├── mpc.ngr
│   ├── mpc.pad
│   ├── mpc_pad.csv
│   ├── mpc.pad_txt
│   ├── mpc_pad.txt
│   ├── mpc.par
│   ├── mpc.pcf
│   ├── mpc.placed_ncd_tracker
│   ├── mpc.prj
│   ├── mpc.routed_ncd_tracker
│   ├── mpc.stx
│   ├── mpc_summary.html
│   ├── mpc.syr
│   ├── mpc_tb.ant
│   ├── mpc_tb_beh.prj
│   ├── mpc_tb_bencher.prj
│   ├── mpc_tb.isim_beh_exe
│   ├── mpc_tb_isim_beh.exe
│   ├── mpc_tb.isim_beh_log
│   ├── mpc_tb.isim_beh_prj
│   ├── mpc_tb.tbw
│   ├── mpc_tb.tfw
│   ├── mpc_tb.xwv
│   ├── mpc_tb.xwv_bak
│   ├── mpc.twr
│   ├── mpc.twx
│   ├── mpc.ut
│   ├── mpc.v
│   ├── mpc_vhdl.prj
│   ├── mpc.xpi
│   ├── _ngo
│   │   └── netlist.lst
│   ├── __projnav
│   │   ├── bitgen.rsp
│   │   ├── ednTOngd_tcl.rsp
│   │   ├── mpc_flowplus.gfl
│   │   ├── mpc.gfl
│   │   ├── mpc_ncdTOut_tcl.rsp
│   │   ├── mpc.xst
│   │   ├── nc1TOncd_tcl.rsp
│   │   ├── runXst_tcl.rsp
│   │   └── sumrpt_tcl.rsp
│   ├── __projnav.log
│   ├── results.txt
│   ├── xilinxsim.ini
│   ├── _xmsgs
│   └── xst
│   ├── dump.xst
│   │   └── mpc.prj
│   │   └── ngx
│   │   ├── notopt
│   │   └── opt
│   └── work
│   ├── hdllib.ref
│   └── vlg38
│   └── mpc.bin
├── rtl
│   ├── mpc_tb.tbw
│   └── mpc.v
└── 说明.txt

393 directories, 1512 files

标签:

实例下载地址

FPGA入门与典型实例例程.rar

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警