实例介绍
fpga实现1024点的fft计算!!!fpga实现1024点的fft计算!!!
【实例截图】
【核心代码】
16359647550502700736.rar
└── FFT
├── fft1024ref_v1_0
│ ├── cmplx3.dat
│ ├── COS1024.ngo
│ ├── db
│ │ ├── Fftwrap.(0).cnf.cdb
│ │ ├── Fftwrap.(0).cnf.hdb
│ │ ├── Fftwrap.cbx.xml
│ │ ├── Fftwrap.cmp.rdb
│ │ ├── Fftwrap.db_info
│ │ ├── Fftwrap.eco.cdb
│ │ ├── Fftwrap.hif
│ │ ├── Fftwrap.map.hdb
│ │ ├── Fftwrap.map.qmsg
│ │ ├── Fftwrap.sld_design_entry_dsc.sci
│ │ └── Fftwrap.sld_design_entry.sci
│ ├── Fftwrap.flow.rpt
│ ├── Fftwrap.map.rpt
│ ├── Fftwrap.map.summary
│ ├── FFTWRAP.ngo
│ ├── Fftwrap.qpf
│ ├── Fftwrap.qsf
│ ├── Fftwrap.qws
│ ├── Fftwrap.vhd
│ ├── MULXX.ngo
│ ├── MUX21W16.ngo
│ ├── MUX21W9.ngo
│ ├── MUX3W10.ngo
│ ├── MUX4W10.ngo
│ ├── MUX4W16.ngo
│ ├── RADD16.ngo
│ ├── RADD8LU.ngo
│ ├── RADD9LU.ngo
│ ├── readme.doc
│ ├── REG10.ngo
│ ├── REG16.ngo
│ ├── RSUB16.ngo
│ ├── sim2.cmd
│ ├── sim.cmd
│ ├── SIN1024.ngo
│ ├── t1024.dat
│ ├── TCOMPW15.ngo
│ ├── TCOMPW16.ngo
│ ├── TCOMPW8.ngo
│ ├── test3.ngo
│ ├── xfft1024.ngo
│ ├── Z17W10.ngo
│ └── Z5W16.ngo
├── fft1024ref_v1_0.pdf
├── fft16ref_v1_0
│ ├── README1ST.txt
│ ├── xfft16_beh_vhdl
│ │ ├── do
│ │ │ ├── compile_all.do
│ │ │ ├── compile_tb_fio.do
│ │ │ └── comp_sim_run_fio.do
│ │ ├── fft16xk.dat
│ │ ├── modelsim.ini
│ │ ├── r4difv1.exe
│ │ ├── readme_beh_VHDL.doc
│ │ ├── tb_xfft16_fio.vhd
│ │ ├── vhdl
│ │ │ ├── bflywj.vhd
│ │ │ ├── bitrev_agen.vhd
│ │ │ ├── bitrev_dbufr.vhd
│ │ │ ├── blyw0.vhd
│ │ │ ├── cb2re.vhd
│ │ │ ├── cb8re.vhd
│ │ │ ├── cmplxadd.vhd
│ │ │ ├── cmplx_mul16.vhd
│ │ │ ├── cmplxsub16.vhd
│ │ │ ├── coss16.vhd
│ │ │ ├── dblbufr1.vhd
│ │ │ ├── dblbufr.vhd
│ │ │ ├── dfly_agen.vhd
│ │ │ ├── dual_xlatch16.vhd
│ │ │ ├── fdc.vhd
│ │ │ ├── fdre_locx.vhd
│ │ │ ├── fdre_locy.vhd
│ │ │ ├── fdre.vhd
│ │ │ ├── fd.vhd
│ │ │ ├── fft16.vhd
│ │ │ ├── fft256r4.vhd
│ │ │ ├── fft4r.vhd
│ │ │ ├── fft4.vhd
│ │ │ ├── ftrse.vhd
│ │ │ ├── mathpack.vhd
│ │ │ ├── mulxx.vhd
│ │ │ ├── mux21w16.vhd
│ │ │ ├── mux2w4r.vhd
│ │ │ ├── mux2w4.vhd
│ │ │ ├── mux4w16.vhd
│ │ │ ├── mux4w8.vhd
│ │ │ ├── phases.vhd
│ │ │ ├── r4butterfly.vhd
│ │ │ ├── r4n256w.vhd
│ │ │ ├── radd16.vhd
│ │ │ ├── ramd1616.vhd
│ │ │ ├── reg16_pitch2.vhd
│ │ │ ├── reg16.vhd
│ │ │ ├── reg4.vhd
│ │ │ ├── reg8.vhd
│ │ │ ├── result.vhd
│ │ │ ├── rmux4w16.vhd
│ │ │ ├── rsub16.vhd
│ │ │ ├── sinn16.vhd
│ │ │ ├── state_control.vhd
│ │ │ ├── tcompw16.vhd
│ │ │ ├── triginv.vhd
│ │ │ ├── xfft1024_cntrl.vhd
│ │ │ ├── xfft16.vhd
│ │ │ ├── z17w8.vhd
│ │ │ ├── z4_1_h.vhd
│ │ │ ├── z4_1.vhd
│ │ │ └── z5w16.vhd
│ │ ├── xfft_cmpr.m
│ │ ├── xin.dat
│ │ ├── xk_cmpr.m
│ │ └── xnoisesig.m
│ ├── xfft16_beh_vhdl.ZIP
│ ├── xfft16ngo
│ │ ├── COSS16.ngo
│ │ ├── db
│ │ │ ├── fftwrap.(0).cnf.cdb
│ │ │ ├── fftwrap.(0).cnf.hdb
│ │ │ ├── fftwrap.cbx.xml
│ │ │ ├── fftwrap.cmp.rdb
│ │ │ ├── fftwrap.db_info
│ │ │ ├── fftwrap.eco.cdb
│ │ │ ├── fftwrap.hif
│ │ │ ├── fftwrap.map.hdb
│ │ │ ├── fftwrap.map.qmsg
│ │ │ ├── fftwrap.sld_design_entry_dsc.sci
│ │ │ └── fftwrap.sld_design_entry.sci
│ │ ├── fftwrap.flow.rpt
│ │ ├── fftwrap.map.rpt
│ │ ├── fftwrap.map.summary
│ │ ├── fftwrap.qpf
│ │ ├── fftwrap.qsf
│ │ ├── fftwrap.qws
│ │ ├── fftwrap.vhd
│ │ ├── MULXX.ngo
│ │ ├── MUX21W16.ngo
│ │ ├── MUX2W4.ngo
│ │ ├── MUX4W16.ngo
│ │ ├── RADD16.ngo
│ │ ├── RAMD1616.ngo
│ │ ├── README_fft16-ngo.doc
│ │ ├── REG16.ngo
│ │ ├── REG4.ngo
│ │ ├── RESULT.ngo
│ │ ├── RSUB16.ngo
│ │ ├── SINN16.ngo
│ │ ├── TCOMPW16.ngo
│ │ ├── TRIGINV.ngo
│ │ ├── xfft16.ngo
│ │ └── Z6W16.ngo
│ └── xfft16ngo.zip
├── fft16ref_v1_0.pdf
├── FFT_report.pdf
└── synth_fft
├── and_gates.vhd
├── baseindex.vhd
├── butter_lib.vhd
├── but.vhd
├── comm.txt
├── control2.vhd
├── controller.vhd
├── counter.vhd
├── cycles_but.vhd
├── dff.vhd
├── divide.vhd
├── FLOAT2.PIF
├── FLOAT_RE.TXT
├── IEEE_TO_.PIF
├── ioadd.vhd
├── iod_staged.vhd
├── lblock.vhd
├── multiply.vhd
├── mult.vhd
├── mux_add.vhd
├── mux_but.vhd
├── negate.vhd
├── normalize.vhd
├── out_result.vhd
├── print.vhd
├── ram_shift.vhd
├── ram.vhd
├── rblock.vhd
├── result.txt
├── romadd_gen.vhd
├── rom_ram.vhd
├── rom.vhd
├── shift2.vhd
├── simili.lst
├── stage.vhd
├── subtractor.vhd
├── summer.vhd
├── swap.vhd
├── synth_fft
│ ├── and_gates.vhd
│ ├── baseindex.vhd
│ ├── butter_lib.vhd
│ ├── but.vhd
│ ├── comm.txt
│ ├── control2.vhd
│ ├── controller.vhd
│ ├── counter.vhd
│ ├── cycles_but.vhd
│ ├── dff.vhd
│ ├── divide.vhd
│ ├── FLOAT2.PIF
│ ├── FLOAT_RE.TXT
│ ├── IEEE_TO_.PIF
│ ├── ioadd.vhd
│ ├── iod_staged.vhd
│ ├── lblock.vhd
│ ├── multiply.vhd
│ ├── mult.vhd
│ ├── mux_add.vhd
│ ├── mux_but.vhd
│ ├── negate.vhd
│ ├── normalize.vhd
│ ├── out_result.vhd
│ ├── print.vhd
│ ├── ram_shift.vhd
│ ├── ram.vhd
│ ├── rblock.vhd
│ ├── result.txt
│ ├── romadd_gen.vhd
│ ├── rom_ram.vhd
│ ├── rom.vhd
│ ├── shift2.vhd
│ ├── simili.lst
│ ├── stage.vhd
│ ├── subtractor.vhd
│ ├── summer.vhd
│ ├── swap.vhd
│ ├── synth_main.vhd
│ └── synth_test.vhd
├── synth_main.vhd
└── synth_test.vhd
11 directories, 231 files
标签:
小贴士
感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。
- 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
- 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
- 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
- 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。
关于好例子网
本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明
网友评论
我要评论