实例介绍
本设计是由FPGA扩展MCU开发的DDS。具有两个波形通道、一个TTL通道和频率计通道。波形通道能够产生10MHz以内的正弦波、三角波和方波;TTL产生1M以内的TTL信号;频率计可测5M以内的信号。资料内有单片机程序、FPGA程序、电路图、PCB.
【实例截图】
【核心代码】
16359647626238701957.zip
└── FPGA_DDS
├── 仿真
│ ├── DAC.ms14
│ ├── DAC.ms14 (Security copy)
│ ├── 低通滤波器.ms14
│ ├── 低通滤波器.ms14 (Security copy)
│ ├── 峰峰值检测.ms14
│ ├── 峰峰值检测.ms14 (Security copy)
│ ├── 输入保护.ms14
│ └── 输入保护.ms14 (Security copy)
├── 电路图PCB
│ └── DDS
│ ├── DDS
│ │ ├── DDS.PrjPcb
│ │ ├── DDS.PrjPcbStructure
│ │ ├── History
│ │ │ ├── 03645BBF
│ │ │ │ ├── dda.~(1).SchDoc.Zip
│ │ │ │ ├── dda.~(2).SchDoc.Zip
│ │ │ │ ├── dda.~(3).SchDoc.Zip
│ │ │ │ ├── dda.~(4).SchDoc.Zip
│ │ │ │ ├── dds.~(100).PcbDoc.Zip
│ │ │ │ ├── dds.~(101).PcbDoc.Zip
│ │ │ │ ├── dds.~(102).PcbDoc.Zip
│ │ │ │ ├── dds.~(103).PcbDoc.Zip
│ │ │ │ ├── dds.~(104).PcbDoc.Zip
│ │ │ │ ├── dds.~(105).PcbDoc.Zip
│ │ │ │ ├── dds.~(106).PcbDoc.Zip
│ │ │ │ ├── dds.~(107).PcbDoc.Zip
│ │ │ │ ├── dds.~(108).PcbDoc.Zip
│ │ │ │ ├── dds.~(109).PcbDoc.Zip
│ │ │ │ ├── dds.~(10).PcbDoc.Zip
│ │ │ │ ├── dds.~(110).PcbDoc.Zip
│ │ │ │ ├── dds.~(111).PcbDoc.Zip
│ │ │ │ ├── dds.~(112).PcbDoc.Zip
│ │ │ │ ├── dds.~(113).PcbDoc.Zip
│ │ │ │ ├── dds.~(114).PcbDoc.Zip
│ │ │ │ ├── dds.~(115).PcbDoc.Zip
│ │ │ │ ├── dds.~(116).PcbDoc.Zip
│ │ │ │ ├── dds.~(117).PcbDoc.Zip
│ │ │ │ ├── dds.~(118).PcbDoc.Zip
│ │ │ │ ├── dds.~(119).PcbDoc.Zip
│ │ │ │ ├── dds.~(11).PcbDoc.Zip
│ │ │ │ ├── dds.~(120).PcbDoc.Zip
│ │ │ │ ├── dds.~(121).PcbDoc.Zip
│ │ │ │ ├── dds.~(122).PcbDoc.Zip
│ │ │ │ ├── dds.~(123).PcbDoc.Zip
│ │ │ │ ├── dds.~(124).PcbDoc.Zip
│ │ │ │ ├── dds.~(125).PcbDoc.Zip
│ │ │ │ ├── dds.~(126).PcbDoc.Zip
│ │ │ │ ├── dds.~(127).PcbDoc.Zip
│ │ │ │ ├── dds.~(128).PcbDoc.Zip
│ │ │ │ ├── dds.~(129).PcbDoc.Zip
│ │ │ │ ├── dds.~(12).PcbDoc.Zip
│ │ │ │ ├── dds.~(130).PcbDoc.Zip
│ │ │ │ ├── dds.~(131).PcbDoc.Zip
│ │ │ │ ├── dds.~(132).PcbDoc.Zip
│ │ │ │ ├── dds.~(133).PcbDoc.Zip
│ │ │ │ ├── dds.~(134).PcbDoc.Zip
│ │ │ │ ├── dds.~(135).PcbDoc.Zip
│ │ │ │ ├── dds.~(136).PcbDoc.Zip
│ │ │ │ ├── dds.~(137).PcbDoc.Zip
│ │ │ │ ├── dds.~(138).PcbDoc.Zip
│ │ │ │ ├── dds.~(139).PcbDoc.Zip
│ │ │ │ ├── dds.~(13).PcbDoc.Zip
│ │ │ │ ├── dds.~(140).PcbDoc.Zip
│ │ │ │ ├── dds.~(141).PcbDoc.Zip
│ │ │ │ ├── dds.~(142).PcbDoc.Zip
│ │ │ │ ├── dds.~(143).PcbDoc.Zip
│ │ │ │ ├── dds.~(144).PcbDoc.Zip
│ │ │ │ ├── dds.~(145).PcbDoc.Zip
│ │ │ │ ├── dds.~(146).PcbDoc.Zip
│ │ │ │ ├── dds.~(147).PcbDoc.Zip
│ │ │ │ ├── dds.~(148).PcbDoc.Zip
│ │ │ │ ├── dds.~(149).PcbDoc.Zip
│ │ │ │ ├── dds.~(14).PcbDoc.Zip
│ │ │ │ ├── dds.~(150).PcbDoc.Zip
│ │ │ │ ├── dds.~(151).PcbDoc.Zip
│ │ │ │ ├── dds.~(152).PcbDoc.Zip
│ │ │ │ ├── dds.~(153).PcbDoc.Zip
│ │ │ │ ├── dds.~(154).PcbDoc.Zip
│ │ │ │ ├── dds.~(155).PcbDoc.Zip
│ │ │ │ ├── dds.~(156).PcbDoc.Zip
│ │ │ │ ├── dds.~(157).PcbDoc.Zip
│ │ │ │ ├── dds.~(158).PcbDoc.Zip
│ │ │ │ ├── dds.~(159).PcbDoc.Zip
│ │ │ │ ├── dds.~(15).PcbDoc.Zip
│ │ │ │ ├── dds.~(160).PcbDoc.Zip
│ │ │ │ ├── dds.~(161).PcbDoc.Zip
│ │ │ │ ├── dds.~(162).PcbDoc.Zip
│ │ │ │ ├── dds.~(163).PcbDoc.Zip
│ │ │ │ ├── dds.~(164).PcbDoc.Zip
│ │ │ │ ├── dds.~(165).PcbDoc.Zip
│ │ │ │ ├── dds.~(16).PcbDoc.Zip
│ │ │ │ ├── dds.~(17).PcbDoc.Zip
│ │ │ │ ├── dds.~(18).PcbDoc.Zip
│ │ │ │ ├── dds.~(19).PcbDoc.Zip
│ │ │ │ ├── dds.~(1).PcbDoc.Zip
│ │ │ │ ├── dds.~(1).SchDoc.Zip
│ │ │ │ ├── dds.~(20).PcbDoc.Zip
│ │ │ │ ├── dds.~(21).PcbDoc.Zip
│ │ │ │ ├── dds.~(22).PcbDoc.Zip
│ │ │ │ ├── dds.~(23).PcbDoc.Zip
│ │ │ │ ├── dds.~(24).PcbDoc.Zip
│ │ │ │ ├── dds.~(25).PcbDoc.Zip
│ │ │ │ ├── dds.~(26).PcbDoc.Zip
│ │ │ │ ├── dds.~(27).PcbDoc.Zip
│ │ │ │ ├── dds.~(28).PcbDoc.Zip
│ │ │ │ ├── dds.~(29).PcbDoc.Zip
│ │ │ │ ├── dds.~(2).PcbDoc.Zip
│ │ │ │ ├── dds.~(30).PcbDoc.Zip
│ │ │ │ ├── dds.~(31).PcbDoc.Zip
│ │ │ │ ├── dds.~(32).PcbDoc.Zip
│ │ │ │ ├── dds.~(33).PcbDoc.Zip
│ │ │ │ ├── dds.~(34).PcbDoc.Zip
│ │ │ │ ├── dds.~(35).PcbDoc.Zip
│ │ │ │ ├── dds.~(36).PcbDoc.Zip
│ │ │ │ ├── dds.~(37).PcbDoc.Zip
│ │ │ │ ├── dds.~(38).PcbDoc.Zip
│ │ │ │ ├── dds.~(39).PcbDoc.Zip
│ │ │ │ ├── dds.~(3).PcbDoc.Zip
│ │ │ │ ├── dds.~(3).SchDoc.Zip
│ │ │ │ ├── dds.~(40).PcbDoc.Zip
│ │ │ │ ├── dds.~(41).PcbDoc.Zip
│ │ │ │ ├── dds.~(42).PcbDoc.Zip
│ │ │ │ ├── dds.~(43).PcbDoc.Zip
│ │ │ │ ├── dds.~(44).PcbDoc.Zip
│ │ │ │ ├── dds.~(45).PcbDoc.Zip
│ │ │ │ ├── dds.~(46).PcbDoc.Zip
│ │ │ │ ├── dds.~(47).PcbDoc.Zip
│ │ │ │ ├── dds.~(48).PcbDoc.Zip
│ │ │ │ ├── dds.~(49).PcbDoc.Zip
│ │ │ │ ├── dds.~(4).PcbDoc.Zip
│ │ │ │ ├── dds.~(4).SchDoc.Zip
│ │ │ │ ├── dds.~(50).PcbDoc.Zip
│ │ │ │ ├── dds.~(51).PcbDoc.Zip
│ │ │ │ ├── dds.~(52).PcbDoc.Zip
│ │ │ │ ├── dds.~(53).PcbDoc.Zip
│ │ │ │ ├── dds.~(54).PcbDoc.Zip
│ │ │ │ ├── dds.~(55).PcbDoc.Zip
│ │ │ │ ├── dds.~(56).PcbDoc.Zip
│ │ │ │ ├── dds.~(57).PcbDoc.Zip
│ │ │ │ ├── dds.~(58).PcbDoc.Zip
│ │ │ │ ├── dds.~(59).PcbDoc.Zip
│ │ │ │ ├── dds.~(5).PcbDoc.Zip
│ │ │ │ ├── dds.~(5).SchDoc.Zip
│ │ │ │ ├── dds.~(60).PcbDoc.Zip
│ │ │ │ ├── dds.~(61).PcbDoc.Zip
│ │ │ │ ├── dds.~(62).PcbDoc.Zip
│ │ │ │ ├── dds.~(63).PcbDoc.Zip
│ │ │ │ ├── dds.~(64).PcbDoc.Zip
│ │ │ │ ├── dds.~(65).PcbDoc.Zip
│ │ │ │ ├── dds.~(66).PcbDoc.Zip
│ │ │ │ ├── dds.~(67).PcbDoc.Zip
│ │ │ │ ├── dds.~(68).PcbDoc.Zip
│ │ │ │ ├── dds.~(69).PcbDoc.Zip
│ │ │ │ ├── dds.~(6).PcbDoc.Zip
│ │ │ │ ├── dds.~(6).SchDoc.Zip
│ │ │ │ ├── dds.~(70).PcbDoc.Zip
│ │ │ │ ├── dds.~(71).PcbDoc.Zip
│ │ │ │ ├── dds.~(72).PcbDoc.Zip
│ │ │ │ ├── dds.~(73).PcbDoc.Zip
│ │ │ │ ├── dds.~(74).PcbDoc.Zip
│ │ │ │ ├── dds.~(75).PcbDoc.Zip
│ │ │ │ ├── dds.~(76).PcbDoc.Zip
│ │ │ │ ├── dds.~(77).PcbDoc.Zip
│ │ │ │ ├── dds.~(78).PcbDoc.Zip
│ │ │ │ ├── dds.~(79).PcbDoc.Zip
│ │ │ │ ├── dds.~(7).PcbDoc.Zip
│ │ │ │ ├── dds.~(7).SchDoc.Zip
│ │ │ │ ├── dds.~(80).PcbDoc.Zip
│ │ │ │ ├── dds.~(81).PcbDoc.Zip
│ │ │ │ ├── dds.~(82).PcbDoc.Zip
│ │ │ │ ├── dds.~(83).PcbDoc.Zip
│ │ │ │ ├── dds.~(84).PcbDoc.Zip
│ │ │ │ ├── dds.~(85).PcbDoc.Zip
│ │ │ │ ├── dds.~(86).PcbDoc.Zip
│ │ │ │ ├── dds.~(87).PcbDoc.Zip
│ │ │ │ ├── dds.~(88).PcbDoc.Zip
│ │ │ │ ├── dds.~(89).PcbDoc.Zip
│ │ │ │ ├── dds.~(8).PcbDoc.Zip
│ │ │ │ ├── dds.~(90).PcbDoc.Zip
│ │ │ │ ├── dds.~(91).PcbDoc.Zip
│ │ │ │ ├── dds.~(92).PcbDoc.Zip
│ │ │ │ ├── dds.~(93).PcbDoc.Zip
│ │ │ │ ├── dds.~(94).PcbDoc.Zip
│ │ │ │ ├── dds.~(95).PcbDoc.Zip
│ │ │ │ ├── dds.~(96).PcbDoc.Zip
│ │ │ │ ├── dds.~(97).PcbDoc.Zip
│ │ │ │ ├── dds.~(98).PcbDoc.Zip
│ │ │ │ ├── dds.~(99).PcbDoc.Zip
│ │ │ │ ├── dds.~(9).PcbDoc.Zip
│ │ │ │ ├── dds_FPGA.~(10).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(11).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(12).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(13).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(14).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(15).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(16).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(17).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(18).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(19).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(1).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(20).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(21).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(22).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(23).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(24).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(25).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(26).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(27).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(28).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(29).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(30).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(31).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(32).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(33).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(34).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(35).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(36).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(37).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(38).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(39).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(40).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(41).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(42).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(43).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(44).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(45).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(46).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(47).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(48).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(49).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(50).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(51).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(52).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(53).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(54).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(55).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(56).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(57).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(58).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(59).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(60).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(61).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(62).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(63).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(64).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(65).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(66).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(67).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(68).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(69).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(6).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(70).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(71).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(72).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(73).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(74).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(75).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(76).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(77).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(78).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(79).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(7).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(80).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(81).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(82).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(83).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(84).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(85).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(86).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(87).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(88).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(89).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(8).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(90).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(91).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(92).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(93).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(94).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(95).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(96).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(97).SchDoc.Zip
│ │ │ │ ├── dds_FPGA.~(9).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(19).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(1).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(20).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(21).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(22).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(23).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(24).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(25).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(26).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(27).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(28).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(29).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(30).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(31).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(32).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(33).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(34).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(35).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(36).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(37).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(38).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(39).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(40).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(41).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(42).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(43).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(44).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(45).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(46).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(47).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(48).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(49).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(50).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(51).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(52).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(53).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(54).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(55).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(56).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(57).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(58).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(59).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(60).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(61).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(62).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(63).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(64).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(65).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(66).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(67).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(68).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(69).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(70).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(71).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(72).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(73).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(74).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(75).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(76).SchDoc.Zip
│ │ │ │ ├── dds_MCU.~(77).SchDoc.Zip
│ │ │ │ ├── dds_power.~(10).SchDoc.Zip
│ │ │ │ ├── dds_power.~(11).SchDoc.Zip
│ │ │ │ ├── dds_power.~(12).SchDoc.Zip
│ │ │ │ ├── dds_power.~(13).SchDoc.Zip
│ │ │ │ ├── dds_power.~(14).SchDoc.Zip
│ │ │ │ ├── dds_power.~(15).SchDoc.Zip
│ │ │ │ ├── dds_power.~(16).SchDoc.Zip
│ │ │ │ ├── dds_power.~(17).SchDoc.Zip
│ │ │ │ ├── dds_power.~(18).SchDoc.Zip
│ │ │ │ ├── dds_power.~(19).SchDoc.Zip
│ │ │ │ ├── dds_power.~(1).SchDoc.Zip
│ │ │ │ ├── dds_power.~(20).SchDoc.Zip
│ │ │ │ ├── dds_power.~(21).SchDoc.Zip
│ │ │ │ ├── dds_power.~(22).SchDoc.Zip
│ │ │ │ ├── dds_power.~(23).SchDoc.Zip
│ │ │ │ ├── dds_power.~(24).SchDoc.Zip
│ │ │ │ ├── dds_power.~(25).SchDoc.Zip
│ │ │ │ ├── dds_power.~(26).SchDoc.Zip
│ │ │ │ ├── dds_power.~(27).SchDoc.Zip
│ │ │ │ ├── dds_power.~(28).SchDoc.Zip
│ │ │ │ ├── dds_power.~(29).SchDoc.Zip
│ │ │ │ ├── dds_power.~(30).SchDoc.Zip
│ │ │ │ ├── dds_power.~(31).SchDoc.Zip
│ │ │ │ ├── dds_power.~(32).SchDoc.Zip
│ │ │ │ ├── dds_power.~(33).SchDoc.Zip
│ │ │ │ ├── dds_power.~(34).SchDoc.Zip
│ │ │ │ ├── dds_power.~(35).SchDoc.Zip
│ │ │ │ ├── dds_power.~(36).SchDoc.Zip
│ │ │ │ ├── dds_power.~(37).SchDoc.Zip
│ │ │ │ ├── dds_power.~(38).SchDoc.Zip
│ │ │ │ ├── dds_power.~(39).SchDoc.Zip
│ │ │ │ ├── dds_power.~(40).SchDoc.Zip
│ │ │ │ ├── dds_power.~(41).SchDoc.Zip
│ │ │ │ ├── dds_power.~(42).SchDoc.Zip
│ │ │ │ ├── dds_power.~(43).SchDoc.Zip
│ │ │ │ ├── dds_power.~(44).SchDoc.Zip
│ │ │ │ ├── dds_power.~(45).SchDoc.Zip
│ │ │ │ ├── dds_power.~(46).SchDoc.Zip
│ │ │ │ ├── dds_power.~(47).SchDoc.Zip
│ │ │ │ ├── dds_power.~(48).SchDoc.Zip
│ │ │ │ ├── dds_power.~(49).SchDoc.Zip
│ │ │ │ ├── dds_power.~(50).SchDoc.Zip
│ │ │ │ ├── dds_power.~(51).SchDoc.Zip
│ │ │ │ ├── dds_power.~(52).SchDoc.Zip
│ │ │ │ ├── dds_power.~(53).SchDoc.Zip
│ │ │ │ ├── dds_power.~(54).SchDoc.Zip
│ │ │ │ ├── dds_power.~(55).SchDoc.Zip
│ │ │ │ ├── dds_power.~(56).SchDoc.Zip
│ │ │ │ ├── dds_power.~(57).SchDoc.Zip
│ │ │ │ ├── dds_power.~(58).SchDoc.Zip
│ │ │ │ ├── dds_power.~(59).SchDoc.Zip
│ │ │ │ ├── dds_power.~(60).SchDoc.Zip
│ │ │ │ ├── dds_power.~(61).SchDoc.Zip
│ │ │ │ ├── dds_power.~(62).SchDoc.Zip
│ │ │ │ ├── dds_power.~(63).SchDoc.Zip
│ │ │ │ ├── dds_power.~(64).SchDoc.Zip
│ │ │ │ ├── dds_power.~(65).SchDoc.Zip
│ │ │ │ ├── dds_power.~(66).SchDoc.Zip
│ │ │ │ ├── dds_power.~(67).SchDoc.Zip
│ │ │ │ ├── dds_power.~(68).SchDoc.Zip
│ │ │ │ ├── dds_power.~(69).SchDoc.Zip
│ │ │ │ ├── dds_power.~(70).SchDoc.Zip
│ │ │ │ ├── dds_power.~(71).SchDoc.Zip
│ │ │ │ ├── dds_power.~(7).SchDoc.Zip
│ │ │ │ ├── dds_power.~(8).SchDoc.Zip
│ │ │ │ └── dds_power.~(9).SchDoc.Zip
│ │ │ ├── DDS.~(1).PrjPcb.Zip
│ │ │ ├── DDS.~(2).PrjPcb.Zip
│ │ │ ├── DDS.~(3).PrjPcb.Zip
│ │ │ └── DDS.~(4).PrjPcb.Zip
│ │ ├── Project Logs for DDS
│ │ │ ├── dds PCB ECO 2018-10-27 16-10-03.LOG
│ │ │ ├── dds PCB ECO 2018-10-27 17-31-18.LOG
│ │ │ ├── dds PCB ECO 2018-10-27 22-54-27.LOG
│ │ │ ├── dds PCB ECO 2018-10-27 23-06-27.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 11-47-37.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 14-33-34.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 14-34-49.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 20-10-46.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 20-12-25.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 21-13-34.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 21-57-41.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 22-22-49.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 22-26-27.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 22-48-00.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 22-51-36.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 22-51-53.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 23-19-43.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 23-21-27.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 23-51-00.LOG
│ │ │ ├── dds PCB ECO 2018-10-28 23-59-02.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 11-26-28.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 12-10-52.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 13-10-15.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 15-41-42.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 15-46-58.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 16-41-17.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 16-57-51.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 17-07-32.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 19-24-17.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 20-14-27.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 20-20-56.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 21-21-55.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 21-58-13.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 22-08-17.LOG
│ │ │ ├── dds PCB ECO 2018-10-29 23-02-51.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 10-03-18.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 10-04-14.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 12-12-20.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 17-24-32.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 19-22-11.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 19-29-14.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 20-16-07.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 20-41-45.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 20-44-19.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 20-52-44.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 21-00-35.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 21-01-38.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 21-22-26.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 23-05-44.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 23-15-25.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 9-10-25.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 9-32-21.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 9-34-24.LOG
│ │ │ ├── dds PCB ECO 2018-10-30 9-53-16.LOG
│ │ │ ├── dds PCB ECO 2018-10-31 12-17-04.LOG
│ │ │ ├── dds PCB ECO 2018-10-31 12-25-44.LOG
│ │ │ ├── dds PCB ECO 2018-10-31 12-46-47.LOG
│ │ │ ├── dds PCB ECO 2018-10-31 13-56-56.LOG
│ │ │ ├── dds PCB ECO 2018-10-31 14-00-12.LOG
│ │ │ ├── dds PCB ECO 2018-10-31 14-15-58.LOG
│ │ │ ├── dds PCB ECO 2018-10-31 15-11-15.LOG
│ │ │ ├── dds PCB ECO 2018-10-31 15-35-50.LOG
│ │ │ ├── dds PCB ECO 2018-10-31 15-37-14.LOG
│ │ │ ├── dds PCB ECO 2018-10-31 16-16-50.LOG
│ │ │ ├── dds PCB ECO 2018-10-31 16-27-54.LOG
│ │ │ └── dds PCB ECO 2018-11-1 15-57-59.LOG
│ │ └── Project Outputs for DDS
│ │ ├── dds_MCU.BOM
│ │ ├── dds_MCU.CSV
│ │ ├── Design Rule Check - dds.drc
│ │ ├── Design Rule Check - dds.html
│ │ ├── __Previews
│ │ │ ├── dds_MCU.BOMPreview
│ │ │ └── dds_MCU.CSVPreview
│ │ └── Status Report.Txt
│ ├── dds_FPGA.SchDoc
│ ├── dds_MCU.SchDoc
│ ├── dds.PcbDoc
│ ├── dds_power.SchDoc
│ ├── dds.SchDoc
│ ├── DDS.xlsx
│ ├── DDS.zip
│ ├── History
│ │ ├── dds.~(12).PcbDoc.Zip
│ │ ├── dds.~(13).PcbDoc.Zip
│ │ ├── dds.~(14).PcbDoc.Zip
│ │ ├── dds.~(15).PcbDoc.Zip
│ │ ├── dds.~(16).PcbDoc.Zip
│ │ ├── dds.~(17).PcbDoc.Zip
│ │ ├── dds.~(18).PcbDoc.Zip
│ │ ├── dds.~(19).PcbDoc.Zip
│ │ ├── dds.~(1).PcbDoc.Zip
│ │ ├── dds.~(1).SchDoc.Zip
│ │ ├── dds.~(20).PcbDoc.Zip
│ │ ├── dds.~(21).PcbDoc.Zip
│ │ ├── dds.~(22).PcbDoc.Zip
│ │ ├── dds.~(23).PcbDoc.Zip
│ │ ├── dds.~(2).PcbDoc.Zip
│ │ ├── dds.~(2).SchDoc.Zip
│ │ ├── dds.~(3).PcbDoc.Zip
│ │ ├── dds.~(3).SchDoc.Zip
│ │ ├── dds.~(4).PcbDoc.Zip
│ │ ├── dds.~(5).PcbDoc.Zip
│ │ ├── dds.~(6).PcbDoc.Zip
│ │ ├── dds.~(7).PcbDoc.Zip
│ │ ├── dds.~(8).PcbDoc.Zip
│ │ ├── dds.~(9).PcbDoc.Zip
│ │ └── dds_power.~(1).SchDoc.Zip
│ └── __Previews
│ ├── dda.PcbDocPreview
│ ├── dda.SchDocPreview
│ ├── dds.$$$Preview
│ ├── dds_FPGA.SchDocPreview
│ ├── dds_MCU.SchDocPreview
│ ├── dds.PcbDocPreview
│ ├── dds_power.SchDocPreview
│ └── dds.SchDocPreview
├── 程序
│ ├── FPGA
│ │ ├── FPGA_DDS
│ │ │ ├── db
│ │ │ │ ├── altsyncram_1391.tdf
│ │ │ │ ├── altsyncram_au81.tdf
│ │ │ │ ├── altsyncram_fu81.tdf
│ │ │ │ ├── dds_top.(0).cnf.cdb
│ │ │ │ ├── dds_top.(0).cnf.hdb
│ │ │ │ ├── dds_top.(10).cnf.cdb
│ │ │ │ ├── dds_top.(10).cnf.hdb
│ │ │ │ ├── dds_top.(11).cnf.cdb
│ │ │ │ ├── dds_top.(11).cnf.hdb
│ │ │ │ ├── dds_top.(12).cnf.cdb
│ │ │ │ ├── dds_top.(12).cnf.hdb
│ │ │ │ ├── dds_top.(13).cnf.cdb
│ │ │ │ ├── dds_top.(13).cnf.hdb
│ │ │ │ ├── dds_top.(14).cnf.cdb
│ │ │ │ ├── dds_top.(14).cnf.hdb
│ │ │ │ ├── dds_top.(15).cnf.cdb
│ │ │ │ ├── dds_top.(15).cnf.hdb
│ │ │ │ ├── dds_top.(16).cnf.cdb
│ │ │ │ ├── dds_top.(16).cnf.hdb
│ │ │ │ ├── dds_top.(1).cnf.cdb
│ │ │ │ ├── dds_top.(1).cnf.hdb
│ │ │ │ ├── dds_top.(2).cnf.cdb
│ │ │ │ ├── dds_top.(2).cnf.hdb
│ │ │ │ ├── dds_top.(3).cnf.cdb
│ │ │ │ ├── dds_top.(3).cnf.hdb
│ │ │ │ ├── dds_top.(4).cnf.cdb
│ │ │ │ ├── dds_top.(4).cnf.hdb
│ │ │ │ ├── dds_top.(5).cnf.cdb
│ │ │ │ ├── dds_top.(5).cnf.hdb
│ │ │ │ ├── dds_top.(6).cnf.cdb
│ │ │ │ ├── dds_top.(6).cnf.hdb
│ │ │ │ ├── dds_top.(7).cnf.cdb
│ │ │ │ ├── dds_top.(7).cnf.hdb
│ │ │ │ ├── dds_top.(8).cnf.cdb
│ │ │ │ ├── dds_top.(8).cnf.hdb
│ │ │ │ ├── dds_top.(9).cnf.cdb
│ │ │ │ ├── dds_top.(9).cnf.hdb
│ │ │ │ ├── dds_top.ace_cmp.bpm
│ │ │ │ ├── dds_top.ace_cmp.cdb
│ │ │ │ ├── dds_top.ace_cmp.hdb
│ │ │ │ ├── dds_top.asm_labs.ddb
│ │ │ │ ├── dds_top.asm.qmsg
│ │ │ │ ├── dds_top.asm.rdb
│ │ │ │ ├── dds_top.atom_fit.nvd
│ │ │ │ ├── dds_top.atom_map.nvd
│ │ │ │ ├── dds_top.cbx.xml
│ │ │ │ ├── dds_top.cmp.bpm
│ │ │ │ ├── dds_top.cmp.cdb
│ │ │ │ ├── dds_top.cmp.hdb
│ │ │ │ ├── dds_top.cmp.idb
│ │ │ │ ├── dds_top.cmp.logdb
│ │ │ │ ├── dds_top.cmp_merge.kpt
│ │ │ │ ├── dds_top.cmp.rdb
│ │ │ │ ├── dds_top.cycloneive_io_sim_cache.45um_ff_1200mv_0c_fast.hsd
│ │ │ │ ├── dds_top.cycloneive_io_sim_cache.45um_ss_1200mv_0c_slow.hsd
│ │ │ │ ├── dds_top.cycloneive_io_sim_cache.45um_ss_1200mv_85c_slow.hsd
│ │ │ │ ├── dds_top.db_info
│ │ │ │ ├── dds_top.eco.cdb
│ │ │ │ ├── dds_top.eda.qmsg
│ │ │ │ ├── dds_top.fit.qmsg
│ │ │ │ ├── dds_top.hier_info
│ │ │ │ ├── dds_top.hif
│ │ │ │ ├── dds_top.ipinfo
│ │ │ │ ├── dds_top.lpc.html
│ │ │ │ ├── dds_top.lpc.rdb
│ │ │ │ ├── dds_top.lpc.txt
│ │ │ │ ├── dds_top.map.ammdb
│ │ │ │ ├── dds_top.map_bb.cdb
│ │ │ │ ├── dds_top.map_bb.hdb
│ │ │ │ ├── dds_top.map_bb.logdb
│ │ │ │ ├── dds_top.map.bpm
│ │ │ │ ├── dds_top.map.cdb
│ │ │ │ ├── dds_top.map.hdb
│ │ │ │ ├── dds_top.map.kpt
│ │ │ │ ├── dds_top.map.logdb
│ │ │ │ ├── dds_top.map.qmsg
│ │ │ │ ├── dds_top.map.rdb
│ │ │ │ ├── dds_top.npp.qmsg
│ │ │ │ ├── dds_top.pplq.rdb.wrk
│ │ │ │ ├── dds_top.pre_map.hdb
│ │ │ │ ├── dds_top.pti_db_list.ddb
│ │ │ │ ├── dds_top.root_partition.map.reg_db.cdb
│ │ │ │ ├── dds_top.routing.rdb
│ │ │ │ ├── dds_top.rtlv.hdb
│ │ │ │ ├── dds_top.rtlv_sg.cdb
│ │ │ │ ├── dds_top.rtlv_sg_swap.cdb
│ │ │ │ ├── dds_top.sgate.nvd
│ │ │ │ ├── dds_top.sgate_sm.nvd
│ │ │ │ ├── dds_top.sgdiff.cdb
│ │ │ │ ├── dds_top.sgdiff.hdb
│ │ │ │ ├── dds_top.sld_design_entry_dsc.sci
│ │ │ │ ├── dds_top.sld_design_entry.sci
│ │ │ │ ├── dds_top.smart_action.txt
│ │ │ │ ├── dds_top.smp_dump.txt
│ │ │ │ ├── dds_top.sta_cmp.8_slow_1200mv_85c.tdb
│ │ │ │ ├── dds_top.sta.qmsg
│ │ │ │ ├── dds_top.sta.rdb
│ │ │ │ ├── dds_top.tiscmp.fast_1200mv_0c.ddb
│ │ │ │ ├── dds_top.tiscmp.fastest_slow_1200mv_0c.ddb
│ │ │ │ ├── dds_top.tiscmp.fastest_slow_1200mv_85c.ddb
│ │ │ │ ├── dds_top.tiscmp.slow_1200mv_0c.ddb
│ │ │ │ ├── dds_top.tiscmp.slow_1200mv_85c.ddb
│ │ │ │ ├── dds_top.tis_db_list.ddb
│ │ │ │ ├── dds_top.tmw_info
│ │ │ │ ├── dds_top.vpr.ammdb
│ │ │ │ ├── doubling_altpll.v
│ │ │ │ ├── logic_util_heursitic.dat
│ │ │ │ └── prev_cmp_dds_top.qmsg
│ │ │ ├── dds_extf.v
│ │ │ ├── dds_extf.v.bak
│ │ │ ├── dds_signal.v
│ │ │ ├── dds_signal.v.bak
│ │ │ ├── dds_spi.v
│ │ │ ├── dds_spi.v.bak
│ │ │ ├── dds_top_nativelink_simulation.rpt
│ │ │ ├── dds_top.qpf
│ │ │ ├── dds_top.qsf
│ │ │ ├── dds_top.qws
│ │ │ ├── dds_top.v
│ │ │ ├── dds_top.v.bak
│ │ │ ├── dds_ttl.v
│ │ │ ├── dds_ttl.v.bak
│ │ │ ├── doubling_inst.v
│ │ │ ├── doubling.ppf
│ │ │ ├── doubling.qip
│ │ │ ├── doubling.v
│ │ │ ├── greybox_tmp
│ │ │ │ └── cbx_args.txt
│ │ │ ├── incremental_db
│ │ │ │ ├── compiled_partitions
│ │ │ │ │ ├── dds_top.db_info
│ │ │ │ │ ├── dds_top.root_partition.cmp.ammdb
│ │ │ │ │ ├── dds_top.root_partition.cmp.cdb
│ │ │ │ │ ├── dds_top.root_partition.cmp.dfp
│ │ │ │ │ ├── dds_top.root_partition.cmp.hdb
│ │ │ │ │ ├── dds_top.root_partition.cmp.logdb
│ │ │ │ │ ├── dds_top.root_partition.cmp.rcfdb
│ │ │ │ │ ├── dds_top.root_partition.map.cdb
│ │ │ │ │ ├── dds_top.root_partition.map.dpi
│ │ │ │ │ ├── dds_top.root_partition.map.hbdb.cdb
│ │ │ │ │ ├── dds_top.root_partition.map.hbdb.hb_info
│ │ │ │ │ ├── dds_top.root_partition.map.hbdb.hdb
│ │ │ │ │ ├── dds_top.root_partition.map.hbdb.sig
│ │ │ │ │ ├── dds_top.root_partition.map.hdb
│ │ │ │ │ └── dds_top.root_partition.map.kpt
│ │ │ │ └── README
│ │ │ ├── output_file.jic
│ │ │ ├── output_file.map
│ │ │ ├── output_files
│ │ │ │ ├── dds_top.asm.rpt
│ │ │ │ ├── dds_top.cdf
│ │ │ │ ├── dds_top.done
│ │ │ │ ├── dds_top.eda.rpt
│ │ │ │ ├── dds_top.fit.rpt
│ │ │ │ ├── dds_top.fit.smsg
│ │ │ │ ├── dds_top.fit.summary
│ │ │ │ ├── dds_top.flow.rpt
│ │ │ │ ├── dds_top.jdi
│ │ │ │ ├── dds_top.map.rpt
│ │ │ │ ├── dds_top.map.summary
│ │ │ │ ├── dds_top.pin
│ │ │ │ ├── dds_top.sof
│ │ │ │ ├── dds_top.sta.rpt
│ │ │ │ ├── dds_top.sta.summary
│ │ │ │ ├── greybox_tmp
│ │ │ │ │ └── cbx_args.txt
│ │ │ │ ├── output_file.jic
│ │ │ │ ├── output_file.map
│ │ │ │ └── wave_sqr.qip
│ │ │ ├── PLLJ_PLLSPE_INFO.txt
│ │ │ ├── __Previews
│ │ │ │ └── dds_top.vPreview
│ │ │ ├── simulation
│ │ │ │ └── modelsim
│ │ │ │ ├── dds_top_8_1200mv_0c_slow.vo
│ │ │ │ ├── dds_top_8_1200mv_0c_v_slow.sdo
│ │ │ │ ├── dds_top_8_1200mv_85c_slow.vo
│ │ │ │ ├── dds_top_8_1200mv_85c_v_slow.sdo
│ │ │ │ ├── dds_top_min_1200mv_0c_fast.vo
│ │ │ │ ├── dds_top_min_1200mv_0c_v_fast.sdo
│ │ │ │ ├── dds_top_modelsim.xrf
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do.bak
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do.bak1
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do.bak10
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do.bak11
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do.bak2
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do.bak3
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do.bak4
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do.bak5
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do.bak6
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do.bak7
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do.bak8
│ │ │ │ ├── dds_top_run_msim_rtl_verilog.do.bak9
│ │ │ │ ├── dds_top.sft
│ │ │ │ ├── dds_top.vo
│ │ │ │ ├── dds_top_v.sdo
│ │ │ │ ├── dds_top.vt
│ │ │ │ ├── dds_top.vt.bak
│ │ │ │ ├── modelsim.ini
│ │ │ │ ├── msim_transcript
│ │ │ │ ├── rtl_work
│ │ │ │ │ ├── _info
│ │ │ │ │ ├── _lib1_0.qdb
│ │ │ │ │ ├── _lib1_0.qpg
│ │ │ │ │ ├── _lib1_0.qtl
│ │ │ │ │ ├── _lib.qdb
│ │ │ │ │ └── _vmake
│ │ │ │ ├── sin.mif
│ │ │ │ ├── sin.ver
│ │ │ │ ├── sqr.mif
│ │ │ │ ├── tri.mif
│ │ │ │ ├── tri.ver
│ │ │ │ ├── verilog_libs
│ │ │ │ │ ├── altera_lnsim_ver
│ │ │ │ │ │ ├── _info
│ │ │ │ │ │ ├── _lib1_12.qdb
│ │ │ │ │ │ ├── _lib1_12.qpg
│ │ │ │ │ │ ├── _lib1_12.qtl
│ │ │ │ │ │ ├── _lib.qdb
│ │ │ │ │ │ └── _vmake
│ │ │ │ │ ├── altera_mf_ver
│ │ │ │ │ │ ├── _info
│ │ │ │ │ │ ├── _lib1_12.qdb
│ │ │ │ │ │ ├── _lib1_12.qpg
│ │ │ │ │ │ ├── _lib1_12.qtl
│ │ │ │ │ │ ├── _lib.qdb
│ │ │ │ │ │ └── _vmake
│ │ │ │ │ ├── altera_ver
│ │ │ │ │ │ ├── _info
│ │ │ │ │ │ ├── _lib1_6.qdb
│ │ │ │ │ │ ├── _lib1_6.qpg
│ │ │ │ │ │ ├── _lib1_6.qtl
│ │ │ │ │ │ ├── _lib.qdb
│ │ │ │ │ │ └── _vmake
│ │ │ │ │ ├── cycloneive_ver
│ │ │ │ │ │ ├── _info
│ │ │ │ │ │ ├── _lib1_12.qdb
│ │ │ │ │ │ ├── _lib1_12.qpg
│ │ │ │ │ │ ├── _lib1_12.qtl
│ │ │ │ │ │ ├── _lib.qdb
│ │ │ │ │ │ └── _vmake
│ │ │ │ │ ├── lpm_ver
│ │ │ │ │ │ ├── _info
│ │ │ │ │ │ ├── _lib1_6.qdb
│ │ │ │ │ │ ├── _lib1_6.qpg
│ │ │ │ │ │ ├── _lib1_6.qtl
│ │ │ │ │ │ ├── _lib.qdb
│ │ │ │ │ │ └── _vmake
│ │ │ │ │ └── sgate_ver
│ │ │ │ │ ├── _info
│ │ │ │ │ ├── _lib1_4.qdb
│ │ │ │ │ ├── _lib1_4.qpg
│ │ │ │ │ ├── _lib1_4.qtl
│ │ │ │ │ ├── _lib.qdb
│ │ │ │ │ └── _vmake
│ │ │ │ └── vsim.wlf
│ │ │ ├── sin_inst.v
│ │ │ ├── sin.mif
│ │ │ ├── sin.qip
│ │ │ ├── sin.v
│ │ │ ├── sqr.mif
│ │ │ ├── tri.mif
│ │ │ ├── wave_sqr_inst.v
│ │ │ ├── wave_sqr.qip
│ │ │ ├── wave_sqr.v
│ │ │ ├── wave_tri_inst.v
│ │ │ ├── wave_tri.qip
│ │ │ └── wave_tri.v
│ │ └── 固定波形产生.txt
│ └── STM32
│ └── STM32F103RCT6
│ ├── CORE
│ │ ├── core_cm3.c
│ │ ├── core_cm3.h
│ │ └── startup_stm32f10x_hd.s
│ ├── HARDWARE
│ │ ├── encoder
│ │ │ ├── encoder.c
│ │ │ └── encoder.h
│ │ ├── key
│ │ │ ├── key.c
│ │ │ └── key.h
│ │ ├── nokia5110
│ │ │ ├── nokia5110.c
│ │ │ └── nokia5110.h
│ │ ├── point
│ │ │ ├── point.c
│ │ │ └── point.h
│ │ └── send
│ │ ├── send.c
│ │ └── send.h
│ ├── keilkilll.bat
│ ├── OBJ
│ │ ├── core_cm3.crf
│ │ ├── core_cm3.d
│ │ ├── core_cm3.o
│ │ ├── delay.crf
│ │ ├── delay.d
│ │ ├── delay.o
│ │ ├── encoder.crf
│ │ ├── encoder.d
│ │ ├── encoder.o
│ │ ├── key.crf
│ │ ├── key.d
│ │ ├── key.o
│ │ ├── main.crf
│ │ ├── main.d
│ │ ├── main.o
│ │ ├── misc.crf
│ │ ├── misc.d
│ │ ├── misc.o
│ │ ├── nokia5110.crf
│ │ ├── nokia5110.d
│ │ ├── nokia5110.o
│ │ ├── point.crf
│ │ ├── point.d
│ │ ├── point.o
│ │ ├── send.crf
│ │ ├── send.d
│ │ ├── send.o
│ │ ├── startup_stm32f10x_hd.d
│ │ ├── startup_stm32f10x_hd.o
│ │ ├── stm32f10x_adc.crf
│ │ ├── stm32f10x_adc.d
│ │ ├── stm32f10x_adc.o
│ │ ├── stm32f10x_bkp.crf
│ │ ├── stm32f10x_bkp.d
│ │ ├── stm32f10x_bkp.o
│ │ ├── stm32f10x_can.crf
│ │ ├── stm32f10x_can.d
│ │ ├── stm32f10x_can.o
│ │ ├── stm32f10x_cec.crf
│ │ ├── stm32f10x_cec.d
│ │ ├── stm32f10x_cec.o
│ │ ├── stm32f10x_crc.crf
│ │ ├── stm32f10x_crc.d
│ │ ├── stm32f10x_crc.o
│ │ ├── stm32f10x_dac.crf
│ │ ├── stm32f10x_dac.d
│ │ ├── stm32f10x_dac.o
│ │ ├── stm32f10x_dbgmcu.crf
│ │ ├── stm32f10x_dbgmcu.d
│ │ ├── stm32f10x_dbgmcu.o
│ │ ├── stm32f10x_dma.crf
│ │ ├── stm32f10x_dma.d
│ │ ├── stm32f10x_dma.o
│ │ ├── stm32f10x_exti.crf
│ │ ├── stm32f10x_exti.d
│ │ ├── stm32f10x_exti.o
│ │ ├── stm32f10x_flash.crf
│ │ ├── stm32f10x_flash.d
│ │ ├── stm32f10x_flash.o
│ │ ├── stm32f10x_fsmc.crf
│ │ ├── stm32f10x_fsmc.d
│ │ ├── stm32f10x_fsmc.o
│ │ ├── stm32f10x_gpio.crf
│ │ ├── stm32f10x_gpio.d
│ │ ├── stm32f10x_gpio.o
│ │ ├── stm32f10x_i2c.crf
│ │ ├── stm32f10x_i2c.d
│ │ ├── stm32f10x_i2c.o
│ │ ├── stm32f10x_it.crf
│ │ ├── stm32f10x_it.d
│ │ ├── stm32f10x_it.o
│ │ ├── stm32f10x_iwdg.crf
│ │ ├── stm32f10x_iwdg.d
│ │ ├── stm32f10x_iwdg.o
│ │ ├── stm32f10x_pwr.crf
│ │ ├── stm32f10x_pwr.d
│ │ ├── stm32f10x_pwr.o
│ │ ├── stm32f10x_rcc.crf
│ │ ├── stm32f10x_rcc.d
│ │ ├── stm32f10x_rcc.o
│ │ ├── stm32f10x_rtc.crf
│ │ ├── stm32f10x_rtc.d
│ │ ├── stm32f10x_rtc.o
│ │ ├── stm32f10x_sdio.crf
│ │ ├── stm32f10x_sdio.d
│ │ ├── stm32f10x_sdio.o
│ │ ├── stm32f10x_spi.crf
│ │ ├── stm32f10x_spi.d
│ │ ├── stm32f10x_spi.o
│ │ ├── stm32f10x_tim.crf
│ │ ├── stm32f10x_tim.d
│ │ ├── stm32f10x_tim.o
│ │ ├── stm32f10x_usart.crf
│ │ ├── stm32f10x_usart.d
│ │ ├── stm32f10x_usart.o
│ │ ├── stm32f10x_wwdg.crf
│ │ ├── stm32f10x_wwdg.d
│ │ ├── stm32f10x_wwdg.o
│ │ ├── sys.crf
│ │ ├── sys.d
│ │ ├── sys.o
│ │ ├── system_stm32f10x.crf
│ │ ├── system_stm32f10x.d
│ │ ├── system_stm32f10x.o
│ │ ├── Template.axf
│ │ ├── Template.build_log.htm
│ │ ├── Template.hex
│ │ ├── Template.htm
│ │ ├── Template.lnp
│ │ ├── Template_Template.dep
│ │ ├── usart.crf
│ │ ├── usart.d
│ │ └── usart.o
│ ├── STM32F10x_FWLib
│ │ ├── inc
│ │ │ ├── misc.h
│ │ │ ├── stm32f10x_adc.h
│ │ │ ├── stm32f10x_bkp.h
│ │ │ ├── stm32f10x_can.h
│ │ │ ├── stm32f10x_cec.h
│ │ │ ├── stm32f10x_crc.h
│ │ │ ├── stm32f10x_dac.h
│ │ │ ├── stm32f10x_dbgmcu.h
│ │ │ ├── stm32f10x_dma.h
│ │ │ ├── stm32f10x_exti.h
│ │ │ ├── stm32f10x_flash.h
│ │ │ ├── stm32f10x_fsmc.h
│ │ │ ├── stm32f10x_gpio.h
│ │ │ ├── stm32f10x_i2c.h
│ │ │ ├── stm32f10x_iwdg.h
│ │ │ ├── stm32f10x_pwr.h
│ │ │ ├── stm32f10x_rcc.h
│ │ │ ├── stm32f10x_rtc.h
│ │ │ ├── stm32f10x_sdio.h
│ │ │ ├── stm32f10x_spi.h
│ │ │ ├── stm32f10x_tim.h
│ │ │ ├── stm32f10x_usart.h
│ │ │ └── stm32f10x_wwdg.h
│ │ └── src
│ │ ├── misc.c
│ │ ├── stm32f10x_adc.c
│ │ ├── stm32f10x_bkp.c
│ │ ├── stm32f10x_can.c
│ │ ├── stm32f10x_cec.c
│ │ ├── stm32f10x_crc.c
│ │ ├── stm32f10x_dac.c
│ │ ├── stm32f10x_dbgmcu.c
│ │ ├── stm32f10x_dma.c
│ │ ├── stm32f10x_exti.c
│ │ ├── stm32f10x_flash.c
│ │ ├── stm32f10x_fsmc.c
│ │ ├── stm32f10x_gpio.c
│ │ ├── stm32f10x_i2c.c
│ │ ├── stm32f10x_iwdg.c
│ │ ├── stm32f10x_pwr.c
│ │ ├── stm32f10x_rcc.c
│ │ ├── stm32f10x_rtc.c
│ │ ├── stm32f10x_sdio.c
│ │ ├── stm32f10x_spi.c
│ │ ├── stm32f10x_tim.c
│ │ ├── stm32f10x_usart.c
│ │ └── stm32f10x_wwdg.c
│ ├── SYSTEM
│ │ ├── delay
│ │ │ ├── delay.c
│ │ │ └── delay.h
│ │ ├── sys
│ │ │ ├── sys.c
│ │ │ └── sys.h
│ │ └── usart
│ │ ├── usart.c
│ │ └── usart.h
│ └── USER
│ ├── JLinkLog.txt
│ ├── JLinkSettings.ini
│ ├── Listings
│ │ ├── startup_stm32f10x_hd.lst
│ │ └── Template.map
│ ├── main.c
│ ├── Objects
│ ├── stm32f10x_conf.h
│ ├── stm32f10x.h
│ ├── stm32f10x_it.c
│ ├── stm32f10x_it.h
│ ├── system_stm32f10x.c
│ ├── system_stm32f10x.h
│ ├── Template.uvguix.Administrator
│ ├── Template.uvguix.ASUS
│ ├── Template.uvoptx
│ └── Template.uvprojx
├── 设计方案.doc
└── 资料
└── 5110液晶屏资料驱动芯片PCD8544中文数据手册.pdf
53 directories, 971 files
标签:
小贴士
感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。
- 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
- 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
- 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
- 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。
关于好例子网
本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明
网友评论
我要评论