在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → 基于FPGA的高斯滤波实现

基于FPGA的高斯滤波实现

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:84.07M
  • 下载次数:6
  • 浏览次数:82
  • 发布时间:2021-11-16
  • 实例类别:一般编程问题
  • 发 布 人:js2021
  • 文件格式:.zip
  • 所需积分:2
 

实例介绍

【实例简介】
基于FPGA的高斯滤波实现,图片大小256*256 开发板zybo
【实例截图】
【核心代码】
16359647317867618639.zip
└── 赵丽颖高斯滤波
└── vga_histogram_zybo
├── average_tt.cmd_log
├── average_tt_isim_beh1.wdb
├── average_tt_isim_beh.exe
├── average_tt.lso
├── average_tt.prj
├── average_tt.stx
├── average_tt.tfi
├── average_tt.v
├── average_tt.xst
├── CrazyBird.coe
├── div_clk.lso
├── div_clk.prj
├── div_clk.stx
├── div_clk.v
├── div_clk.xst
├── fuse.log
├── fuseRelaunch.cmd
├── fuse.xmsgs
├── ipcore_dir
│   ├── coregen.cgp
│   ├── coregen.log
│   ├── CrazyBird.coe
│   ├── create_rom.tcl
│   ├── create_shift_1_ip.tcl
│   ├── create_shift_2_ip.tcl
│   ├── create_shift_3_ip.tcl
│   ├── create_shift_4_ip.tcl
│   ├── create_shift_5_ip.tcl
│   ├── edit_shift_4_ip.tcl
│   ├── rom
│   │   ├── blk_mem_gen_v7_3_readme.txt
│   │   ├── dist_mem_gen_v7_2_readme.txt
│   │   ├── doc
│   │   │   ├── blk_mem_gen_v7_3_vinfo.html
│   │   │   ├── dist_mem_gen_v7_2_vinfo.html
│   │   │   ├── pg058-blk-mem-gen.pdf
│   │   │   └── pg063-dist-mem-gen.pdf
│   │   ├── example_design
│   │   │   ├── rom_exdes.ucf
│   │   │   ├── rom_exdes.vhd
│   │   │   ├── rom_exdes.xdc
│   │   │   ├── rom_prod_exdes.vhd
│   │   │   └── rom_prod.vhd
│   │   ├── implement
│   │   │   ├── implement.bat
│   │   │   ├── implement.sh
│   │   │   ├── implement_synplify.bat
│   │   │   ├── implement_synplify.sh
│   │   │   ├── planAhead_ise.bat
│   │   │   ├── planAhead_ise.sh
│   │   │   ├── planAhead_ise.tcl
│   │   │   ├── xst.prj
│   │   │   └── xst.scr
│   │   └── simulation
│   │   ├── addr_gen.vhd
│   │   ├── bmg_stim_gen.vhd
│   │   ├── bmg_tb_pkg.vhd
│   │   ├── functional
│   │   │   ├── simcmds.tcl
│   │   │   ├── simulate_isim.bat
│   │   │   ├── simulate_mti.bat
│   │   │   ├── simulate_mti.do
│   │   │   ├── simulate_mti.sh
│   │   │   ├── simulate_ncsim.sh
│   │   │   ├── simulate_vcs.sh
│   │   │   ├── ucli_commands.key
│   │   │   ├── vcs_session.tcl
│   │   │   ├── wave_mti.do
│   │   │   └── wave_ncsim.sv
│   │   ├── random.vhd
│   │   ├── rom_synth.vhd
│   │   ├── rom_tb_agen.vhd
│   │   ├── rom_tb_pkg.vhd
│   │   ├── rom_tb_stim_gen.vhd
│   │   ├── rom_tb_synth.vhd
│   │   ├── rom_tb.vhd
│   │   └── timing
│   │   ├── simcmds.tcl
│   │   ├── simulate_isim.bat
│   │   ├── simulate_mti.bat
│   │   ├── simulate_mti.do
│   │   ├── simulate_mti.sh
│   │   ├── simulate_ncsim.sh
│   │   ├── simulate_vcs.sh
│   │   ├── ucli_commands.key
│   │   ├── vcs_session.tcl
│   │   ├── wave_mti.do
│   │   └── wave_ncsim.sv
│   ├── rom.asy
│   ├── rom_flist.txt
│   ├── rom.gise
│   ├── rom.mif
│   ├── rom.ncf
│   ├── rom.ngc
│   ├── rom.sym
│   ├── rom.v
│   ├── rom.veo
│   ├── rom.xco
│   ├── rom.xise
│   ├── rom_xmdf.tcl
│   ├── shift_1.coe
│   ├── shift_1_ip
│   │   └── doc
│   │   ├── c_shift_ram_v11_0_readme.txt
│   │   ├── c_shift_ram_v11_0_vinfo.html
│   │   └── ds228_shift_ram.pdf
│   ├── shift_1_ip.asy
│   ├── shift_1_ip_flist.txt
│   ├── shift_1_ip.gise
│   ├── shift_1_ip.mif
│   ├── shift_1_ip.ncf
│   ├── shift_1_ip.ngc
│   ├── shift_1_ip.sym
│   ├── shift_1_ip.v
│   ├── shift_1_ip.veo
│   ├── shift_1_ip.xco
│   ├── shift_1_ip.xise
│   ├── shift_1_ip_xmdf.tcl
│   ├── shift_2.coe
│   ├── shift_2_ip
│   │   └── doc
│   │   ├── c_shift_ram_v11_0_readme.txt
│   │   ├── c_shift_ram_v11_0_vinfo.html
│   │   └── ds228_shift_ram.pdf
│   ├── shift_2_ip.asy
│   ├── shift_2_ip_flist.txt
│   ├── shift_2_ip.gise
│   ├── shift_2_ip.mif
│   ├── shift_2_ip.ncf
│   ├── shift_2_ip.ngc
│   ├── shift_2_ip.sym
│   ├── shift_2_ip.v
│   ├── shift_2_ip.veo
│   ├── shift_2_ip.xco
│   ├── shift_2_ip.xise
│   ├── shift_2_ip_xmdf.tcl
│   ├── shift_3.coe
│   ├── shift_3_ip
│   │   └── doc
│   │   ├── c_shift_ram_v11_0_readme.txt
│   │   ├── c_shift_ram_v11_0_vinfo.html
│   │   └── ds228_shift_ram.pdf
│   ├── shift_3_ip.asy
│   ├── shift_3_ip_flist.txt
│   ├── shift_3_ip.gise
│   ├── shift_3_ip.mif
│   ├── shift_3_ip.ncf
│   ├── shift_3_ip.ngc
│   ├── shift_3_ip.sym
│   ├── shift_3_ip.v
│   ├── shift_3_ip.veo
│   ├── shift_3_ip.xco
│   ├── shift_3_ip.xise
│   ├── shift_3_ip_xmdf.tcl
│   ├── shift_4.coe
│   ├── shift_4_ip
│   │   └── doc
│   │   ├── c_shift_ram_v11_0_readme.txt
│   │   ├── c_shift_ram_v11_0_vinfo.html
│   │   └── ds228_shift_ram.pdf
│   ├── shift_4_ip.asy
│   ├── shift_4_ip_flist.txt
│   ├── shift_4_ip.gise
│   ├── shift_4_ip.mif
│   ├── shift_4_ip.ncf
│   ├── shift_4_ip.ngc
│   ├── shift_4_ip.sym
│   ├── shift_4_ip.v
│   ├── shift_4_ip.veo
│   ├── shift_4_ip.xco
│   ├── shift_4_ip.xise
│   ├── shift_4_ip_xmdf.tcl
│   ├── shift_5.coe
│   ├── shift_5_ip
│   │   └── doc
│   │   ├── c_shift_ram_v11_0_readme.txt
│   │   ├── c_shift_ram_v11_0_vinfo.html
│   │   └── ds228_shift_ram.pdf
│   ├── shift_5_ip.asy
│   ├── shift_5_ip_flist.txt
│   ├── shift_5_ip.gise
│   ├── shift_5_ip.mif
│   ├── shift_5_ip.ncf
│   ├── shift_5_ip.ngc
│   ├── shift_5_ip.sym
│   ├── shift_5_ip.v
│   ├── shift_5_ip.veo
│   ├── shift_5_ip.xco
│   ├── shift_5_ip.xise
│   ├── shift_5_ip_xmdf.tcl
│   ├── summary.log
│   ├── tmp
│   │   ├── _cg
│   │   ├── rom.lso
│   │   ├── shift_1_ip.lso
│   │   ├── shift_2_ip.lso
│   │   ├── shift_3_ip.lso
│   │   ├── shift_4_ip.lso
│   │   ├── shift_5_ip.lso
│   │   └── _xmsgs
│   │   ├── netgen.xmsgs
│   │   ├── pn_parser.xmsgs
│   │   └── xst.xmsgs
│   ├── xlnx_auto_0_xdb
│   └── _xmsgs
│   ├── cg.xmsgs
│   └── pn_parser.xmsgs
├── iseconfig
│   ├── vga_histogram_zybo.projectmgr
│   └── vga_top.xreport
├── isim
│   ├── average_tt_isim_beh.exe.sim
│   │   ├── average_tt_isim_beh.exe
│   │   ├── unisims_ver
│   │   │   ├── m_00000000000905158087_0854994798.didat
│   │   │   ├── m_00000000000905158087_1335204964.c
│   │   │   ├── m_00000000000905158087_1335204964.didat
│   │   │   ├── m_00000000000905158087_1335204964.nt64.obj
│   │   │   ├── m_00000000000905158087_1918809433.didat
│   │   │   ├── m_00000000000905158087_2686015421.didat
│   │   │   ├── m_00000000000905158087_3527117130.didat
│   │   │   ├── m_00000000003317509437_1759035934.c
│   │   │   ├── m_00000000003317509437_1759035934.didat
│   │   │   ├── m_00000000003317509437_1759035934.nt64.obj
│   │   │   ├── m_00000000003405408344_3841093685.c
│   │   │   ├── m_00000000003405408344_3841093685.didat
│   │   │   ├── m_00000000003405408344_3841093685.nt64.obj
│   │   │   ├── m_00000000003927721830_1593237687.c
│   │   │   ├── m_00000000003927721830_1593237687.didat
│   │   │   └── m_00000000003927721830_1593237687.nt64.obj
│   │   └── work
│   │   ├── average_tt_isim_beh.exe_main.c
│   │   ├── average_tt_isim_beh.exe_main.nt64.obj
│   │   ├── m_00000000002610381347_0474415045.c
│   │   ├── m_00000000002610381347_0474415045.didat
│   │   ├── m_00000000002610381347_0474415045.nt64.obj
│   │   ├── m_00000000002610381347_0731385847.c
│   │   ├── m_00000000002610381347_0731385847.didat
│   │   ├── m_00000000002610381347_0731385847.nt64.obj
│   │   ├── m_00000000002610381347_0959291417.c
│   │   ├── m_00000000002610381347_0959291417.didat
│   │   ├── m_00000000002610381347_0959291417.nt64.obj
│   │   ├── m_00000000002610381347_2173814652.c
│   │   ├── m_00000000002610381347_2173814652.didat
│   │   ├── m_00000000002610381347_2173814652.nt64.obj
│   │   ├── m_00000000002610381347_2767886496.c
│   │   ├── m_00000000002610381347_2767886496.didat
│   │   ├── m_00000000002610381347_2767886496.nt64.obj
│   │   ├── m_00000000002719156675_3604691660.c
│   │   ├── m_00000000002719156675_3604691660.didat
│   │   ├── m_00000000002719156675_3604691660.nt64.obj
│   │   ├── m_00000000004134447467_2073120511.c
│   │   ├── m_00000000004134447467_2073120511.didat
│   │   └── m_00000000004134447467_2073120511.nt64.obj
│   ├── isim_temp
│   │   ├── average_tt.sdb
│   │   ├── div_clk.sdb
│   │   ├── glbl.sdb
│   │   ├── rga_to_gray.sdb
│   │   ├── shift_1_ip.sdb
│   │   ├── shift_2_ip.sdb
│   │   ├── shift_3_ip.sdb
│   │   ├── shift_4_ip.sdb
│   │   ├── shift_5_ip.sdb
│   │   ├── stipe.sdb
│   │   ├── tb_vga_3.sdb
│   │   ├── vga_640x480.sdb
│   │   └── vga_top.sdb
│   ├── isim_usage_statistics.html
│   ├── pn_info
│   ├── tb_vga_3_isim_beh.exe.sim
│   │   ├── isimcrash.log
│   │   ├── ISimEngine-DesignHierarchy.dbg
│   │   ├── isimkernel.log
│   │   ├── netId.dat
│   │   ├── tb_vga_3_isim_beh.exe
│   │   ├── tmp_save
│   │   │   └── _1
│   │   ├── unisims_ver
│   │   │   ├── m_00000000000905158087_0854994798.didat
│   │   │   ├── m_00000000000905158087_1335204964.c
│   │   │   ├── m_00000000000905158087_1335204964.didat
│   │   │   ├── m_00000000000905158087_1335204964.nt64.obj
│   │   │   ├── m_00000000000905158087_1918809433.didat
│   │   │   ├── m_00000000000905158087_2686015421.didat
│   │   │   ├── m_00000000000905158087_3527117130.didat
│   │   │   ├── m_00000000003317509437_1759035934.c
│   │   │   ├── m_00000000003317509437_1759035934.didat
│   │   │   ├── m_00000000003317509437_1759035934.nt64.obj
│   │   │   ├── m_00000000003405408344_3841093685.c
│   │   │   ├── m_00000000003405408344_3841093685.didat
│   │   │   ├── m_00000000003405408344_3841093685.nt64.obj
│   │   │   ├── m_00000000003927721830_1593237687.c
│   │   │   ├── m_00000000003927721830_1593237687.didat
│   │   │   └── m_00000000003927721830_1593237687.nt64.obj
│   │   ├── work
│   │   │   ├── m_00000000000684559761_2286243917.c
│   │   │   ├── m_00000000000684559761_2286243917.didat
│   │   │   ├── m_00000000000684559761_2286243917.nt64.obj
│   │   │   ├── m_00000000001778833802_2386032293.c
│   │   │   ├── m_00000000001778833802_2386032293.didat
│   │   │   ├── m_00000000001778833802_2386032293.nt64.obj
│   │   │   ├── m_00000000002039196640_2303353772.c
│   │   │   ├── m_00000000002039196640_2303353772.didat
│   │   │   ├── m_00000000002039196640_2303353772.nt64.obj
│   │   │   ├── m_00000000002489990758_2220189930.c
│   │   │   ├── m_00000000002489990758_2220189930.didat
│   │   │   ├── m_00000000002489990758_2220189930.nt64.obj
│   │   │   ├── m_00000000002584226596_3604691660.c
│   │   │   ├── m_00000000002584226596_3604691660.didat
│   │   │   ├── m_00000000002584226596_3604691660.nt64.obj
│   │   │   ├── m_00000000002610381347_0474415045.c
│   │   │   ├── m_00000000002610381347_0474415045.didat
│   │   │   ├── m_00000000002610381347_0474415045.nt64.obj
│   │   │   ├── m_00000000002610381347_0731385847.c
│   │   │   ├── m_00000000002610381347_0731385847.didat
│   │   │   ├── m_00000000002610381347_0731385847.nt64.obj
│   │   │   ├── m_00000000002610381347_0959291417.c
│   │   │   ├── m_00000000002610381347_0959291417.didat
│   │   │   ├── m_00000000002610381347_0959291417.nt64.obj
│   │   │   ├── m_00000000002610381347_2173814652.c
│   │   │   ├── m_00000000002610381347_2173814652.didat
│   │   │   ├── m_00000000002610381347_2173814652.nt64.obj
│   │   │   ├── m_00000000002610381347_2767886496.c
│   │   │   ├── m_00000000002610381347_2767886496.didat
│   │   │   ├── m_00000000002610381347_2767886496.nt64.obj
│   │   │   ├── m_00000000003047394585_3341696554.c
│   │   │   ├── m_00000000003047394585_3341696554.didat
│   │   │   ├── m_00000000003047394585_3341696554.nt64.obj
│   │   │   ├── m_00000000003219420540_0702606195.c
│   │   │   ├── m_00000000003219420540_0702606195.didat
│   │   │   ├── m_00000000003219420540_0702606195.nt64.obj
│   │   │   ├── m_00000000003680772276_0025901182.c
│   │   │   ├── m_00000000003680772276_0025901182.didat
│   │   │   ├── m_00000000003680772276_0025901182.nt64.obj
│   │   │   ├── m_00000000004134447467_2073120511.c
│   │   │   ├── m_00000000004134447467_2073120511.didat
│   │   │   ├── m_00000000004134447467_2073120511.nt64.obj
│   │   │   ├── tb_vga_3_isim_beh.exe_main.c
│   │   │   └── tb_vga_3_isim_beh.exe_main.nt64.obj
│   │   └── xilinxcorelib_ver
│   │   ├── m_00000000000277421008_2506372874.c
│   │   ├── m_00000000000277421008_2506372874.didat
│   │   ├── m_00000000000277421008_2506372874.nt64.obj
│   │   ├── m_00000000001358910285_3574112538.c
│   │   ├── m_00000000001358910285_3574112538.didat
│   │   ├── m_00000000001358910285_3574112538.nt64.obj
│   │   ├── m_00000000001603977570_3559230678.c
│   │   ├── m_00000000001603977570_3559230678.didat
│   │   ├── m_00000000001603977570_3559230678.nt64.obj
│   │   ├── m_00000000001687936702_0984770168.c
│   │   ├── m_00000000001687936702_0984770168.didat
│   │   └── m_00000000001687936702_0984770168.nt64.obj
│   ├── temp
│   │   ├── average_tt.sdb
│   │   ├── div_clk.sdb
│   │   ├── glbl.sdb
│   │   ├── rga_to_gray.sdb
│   │   ├── rom.sdb
│   │   ├── shift_1_ip.sdb
│   │   ├── shift_2_ip.sdb
│   │   ├── shift_3_ip.sdb
│   │   ├── shift_4_ip.sdb
│   │   ├── shift_5_ip.sdb
│   │   ├── stipe.sdb
│   │   ├── tb_vga_3.sdb
│   │   ├── vga_640x480.sdb
│   │   └── vga_top.sdb
│   └── work
│   ├── average_tt.sdb
│   ├── div_clk.sdb
│   ├── glbl.sdb
│   ├── rga_to_gray.sdb
│   ├── rom.sdb
│   ├── shift_1_ip.sdb
│   ├── shift_2_ip.sdb
│   ├── shift_3_ip.sdb
│   ├── shift_4_ip.sdb
│   ├── shift_5_ip.sdb
│   ├── stipe.sdb
│   ├── tb_vga_3.sdb
│   ├── vga_640x480.sdb
│   └── vga_top.sdb
├── isim.cmd
├── isim.log
├── _ngo
│   └── netlist.lst
├── par_usage_statistics.html
├── rga_to_gray.cmd_log
├── rga_to_gray.lso
├── rga_to_gray.prj
├── rga_to_gray.stx
├── rga_to_gray.tfi
├── rga_to_gray.v
├── rga_to_gray.xst
├── rom.mif
├── shift_1.coe
├── shift_1_ip.mif
├── shift_2.coe
├── shift_2_ip.mif
├── shift_3.coe
├── shift_3_ip.mif
├── shift_4.coe
├── shift_4_ip.mif
├── shift_5.coe
├── shift_5_ip.mif
├── soble.v
├── stipe.cmd_log
├── stipe.lso
├── stipe.prj
├── stipe.stx
├── stipe.tfi
├── stipe.v
├── stipe.xst
├── tb_clk_div_isim_beh.exe
├── tb_clk_div_stx_beh.prj
├── tb_clk_div.v
├── tb_vga_3_beh.prj
├── tb_vga_3_isim_beh1.wdb
├── tb_vga_3_isim_beh.exe
├── tb_vga_3_isim_beh.wdb
├── tb_vga_3_stx_beh.prj
├── tb_vga_3.v
├── tb_vga_isim_beh.exe
├── tb_vga_stx_beh.prj
├── tb_vga.v
├── usage_statistics_webtalk.html
├── vga_640x480.lso
├── vga_640x480.prj
├── vga_640x480.stx
├── vga_640x480.v
├── vga_640x480.xst
├── vga_histogram_zybo.gise
├── vga_histogram_zybo.xise
├── vga_top.bgn
├── vga_top.bit
├── vga_top_bitgen.xwbt
├── vga_top.bld
├── vga_top.cmd_log
├── vga_top.drc
├── vga_top_envsettings.html
├── vga_top_guide.ncd
├── vga_top.lso
├── vga_top_map.map
├── vga_top_map.mrp
├── vga_top_map.ncd
├── vga_top_map.ngm
├── vga_top_map.xrpt
├── vga_top.ncd
├── vga_top.ngc
├── vga_top.ngd
├── vga_top_ngdbuild.xrpt
├── vga_top.ngr
├── vga_top.pad
├── vga_top_pad.csv
├── vga_top_pad.txt
├── vga_top.par
├── vga_top_par.xrpt
├── vga_top.pcf
├── vga_top.prj
├── vga_top.ptwx
├── vga_top.stx
├── vga_top_summary.html
├── vga_top_summary.xml
├── vga_top.syr
├── vga_top.twr
├── vga_top.twx
├── vga_top.ucf
├── vga_top.unroutes
├── vga_top_usage.xml
├── vga_top.ut
├── vga_top.v
├── vga_top.xpi
├── vga_top.xst
├── vga_top_xst.xrpt
├── webtalk.log
├── webtalk_pn.xml
├── xilinxsim.ini
├── xlnx_auto_0_xdb
│   └── cst.xbcd
├── _xmsgs
│   ├── bitgen.xmsgs
│   ├── map.xmsgs
│   ├── ngdbuild.xmsgs
│   ├── par.xmsgs
│   ├── pn_parser.xmsgs
│   ├── trce.xmsgs
│   └── xst.xmsgs
└── xst
├── dump.xst
│   └── vga_top.prj
├── projnav.tmp
└── work
├── work.sdbl
└── work.sdbx

46 directories, 451 files

标签:

实例下载地址

基于FPGA的高斯滤波实现

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警