在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → USRP N210 FPGA工程源码(已编译生成xise文件)part02

USRP N210 FPGA工程源码(已编译生成xise文件)part02

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:50M
  • 下载次数:2
  • 浏览次数:292
  • 发布时间:2021-11-13
  • 实例类别:一般编程问题
  • 发 布 人:js2021
  • 文件格式:.rar
  • 所需积分:2
 

实例介绍

【实例简介】
由于上传限制,所以压缩包分为四卷。只有第一份需要积分,该FPGA由ISE编译生成,可以直接使用ISE打开。编译方法及其他三份下载地址为:http://blog.csdn.net/cracked_hitter/article/details/53875401
【实例截图】
【核心代码】
4744302542997038516.rar
└── fpga-src
└── usrp2
└── top
└── N2x0
├── build-N200R4
│   ├── _ngo
│   │   └── netlist.lst
│   ├── u2plus_bitgen.xwbt
│   ├── u2plus_guide.ncd
│   ├── u2plus_map.map
│   ├── u2plus_map.mrp
│   ├── u2plus_map.ncd
│   ├── u2plus_map.ngm
│   ├── u2plus_map.psr
│   ├── u2plus_map.xrpt
│   ├── u2plus.ngc
│   ├── u2plus.ngd
│   ├── u2plus_ngdbuild.xrpt
│   ├── u2plus.ngr
│   ├── u2plus.pad
│   ├── u2plus_pad.csv
│   ├── u2plus_pad.txt
│   ├── u2plus.par
│   ├── u2plus_par.xrpt
│   ├── u2plus.pcf
│   ├── u2plus.prj
│   ├── u2plus.ptwx
│   ├── u2plus.stx
│   ├── u2plus_summary.xml
│   ├── u2plus.syr
│   ├── u2plus.twr
│   ├── u2plus.twx
│   ├── u2plus.unroutes
│   ├── u2plus_usage.xml
│   ├── u2plus.ut
│   ├── u2plus.xise
│   ├── u2plus.xpi
│   ├── u2plus.xst
│   ├── u2plus_xst.xrpt
│   ├── usage_statistics_webtalk.html
│   ├── webtalk.log
│   ├── webtalk_pn.xml
│   ├── xlnx_auto_0_xdb
│   │   └── cst.xbcd
│   ├── _xmsgs
│   │   ├── bitgen.xmsgs
│   │   ├── map.xmsgs
│   │   ├── ngdbuild.xmsgs
│   │   ├── par.xmsgs
│   │   ├── pn_parser.xmsgs
│   │   ├── trce.xmsgs
│   │   └── xst.xmsgs
│   └── xst
│   └── work
│   ├── hdllib.ref
│   ├── hdpdeps.ref
│   ├── sub00
│   │   ├── vhpl00.vho
│   │   ├── vhpl01.vho
│   │   ├── vhpl02.vho
│   │   ├── vhpl03.vho
│   │   ├── vhpl04.vho
│   │   ├── vhpl05.vho
│   │   ├── vhpl06.vho
│   │   ├── vhpl07.vho
│   │   ├── vhpl08.vho
│   │   ├── vhpl09.vho
│   │   ├── vhpl10.vho
│   │   └── vhpl11.vho
│   ├── vlg02
│   │   └── packet__dispatcher36__x4.bin
│   ├── vlg04
│   │   ├── bootram.bin
│   │   ├── spi__clgen.bin
│   │   └── vita__tx__engine__glue.bin
│   ├── vlg06
│   │   ├── pipestage.bin
│   │   └── ram__2port.bin
│   ├── vlg07
│   │   └── i2c__master__bit__ctrl.bin
│   ├── vlg0A
│   │   ├── duc__chain.bin
│   │   └── fifo36__mux.bin
│   ├── vlg0C
│   │   ├── cic__interp.bin
│   │   └── shortfifo.bin
│   ├── vlg0D
│   │   ├── ddc__chain.bin
│   │   └── system__control.bin
│   ├── vlg0E
│   │   ├── bin2gray.bin
│   │   └── ll8__to__txmac.bin
│   ├── vlg10
│   │   └── double__buffer.bin
│   ├── vlg11
│   │   └── nobl__if.bin
│   ├── vlg12
│   │   └── dbsm.bin
│   ├── vlg14
│   │   ├── crossbar36.bin
│   │   ├── dsp__rx__glue.bin
│   │   └── fifo19__to__fifo36.bin
│   ├── vlg16
│   │   └── capture__ddrlvds.bin
│   ├── vlg17
│   │   ├── cordic__z24.bin
│   │   ├── fifo__short.bin
│   │   ├── time__receiver.bin
│   │   └── valve36.bin
│   ├── vlg18
│   │   └── add__routing__header.bin
│   ├── vlg19
│   │   └── time__compare.bin
│   ├── vlg1B
│   │   ├── s3a__icap__wb.bin
│   │   └── u2plus__core.bin
│   ├── vlg1C
│   │   └── refill__randomizer.bin
│   ├── vlg1D
│   │   ├── fifo__2clock.bin
│   │   └── small__hb__dec.bin
│   ├── vlg1E
│   │   └── buffer__int2.bin
│   ├── vlg21
│   │   └── round__reg.bin
│   ├── vlg22
│   │   ├── delay__line.bin
│   │   └── eth__clockgen.bin
│   ├── vlg24
│   │   └── fifo__xlnx__16x19__2clk.bin
│   ├── vlg26
│   │   └── dsp__tx__glue.bin
│   ├── vlg28
│   │   ├── decode__8b10b.bin
│   │   └── packet__router.bin
│   ├── vlg2B
│   │   ├── fifo__cascade.bin
│   │   └── vita__tx__control.bin
│   ├── vlg2C
│   │   └── fifo__2clock__cascade.bin
│   ├── vlg2E
│   │   └── trigger__context__pkt.bin
│   ├── vlg2F
│   │   ├── cordic__stage.bin
│   │   ├── serdes__fc__rx.bin
│   │   └── tx__frontend.bin
│   ├── vlg33
│   │   ├── address__filter__promisc.bin
│   │   └── simple__gemac__rx.bin
│   ├── vlg34
│   │   └── settings__fifo__ctrl.bin
│   ├── vlg35
│   │   ├── cic__int__shifter.bin
│   │   └── flow__ctrl__rx.bin
│   ├── vlg36
│   │   ├── quad__uart.bin
│   │   └── simple__gemac__wb.bin
│   ├── vlg38
│   │   └── cic__decim.bin
│   ├── vlg39
│   │   └── serdes__fc__tx.bin
│   ├── vlg3A
│   │   └── eth__outputcontrol.bin
│   ├── vlg3B
│   │   ├── address__filter.bin
│   │   ├── fifo__long.bin
│   │   └── time__64bit.bin
│   ├── vlg3C
│   │   └── add2__reg.bin
│   ├── vlg3D
│   │   ├── rx__frontend.bin
│   │   └── simple__gemac__tx.bin
│   ├── vlg3E
│   │   └── serdes.bin
│   ├── vlg3F
│   │   ├── flow__ctrl__tx.bin
│   │   ├── rx__dcoffset.bin
│   │   └── serdes__rx.bin
│   ├── vlg40
│   │   ├── add__onescomp.bin
│   │   └── eth__miim.bin
│   ├── vlg41
│   │   └── fifo__xlnx__512x36__2clk__prog__full.bin
│   ├── vlg42
│   │   ├── dspengine__16to8.bin
│   │   └── simple__gemac.bin
│   ├── vlg43
│   │   └── u2plus.bin
│   ├── vlg44
│   │   ├── fifo__xlnx__512x36__2clk__18to36.bin
│   │   └── fifo__xlnx__512x36__2clk__36to18.bin
│   ├── vlg45
│   │   └── clip__reg.bin
│   ├── vlg46
│   │   └── encode__8b10b.bin
│   ├── vlg47
│   │   └── add2.bin
│   ├── vlg48
│   │   └── crc.bin
│   ├── vlg49
│   │   ├── ram__harvard2.bin
│   │   ├── serdes__tx.bin
│   │   ├── vita__tx__chain.bin
│   │   └── wb__1master.bin
│   ├── vlg4A
│   │   └── wb__reg.bin
│   ├── vlg4B
│   │   └── acc.bin
│   ├── vlg4C
│   │   └── add2__and__round.bin
│   ├── vlg4D
│   │   └── hb__dec.bin
│   ├── vlg4E
│   │   └── fifo__xlnx__64x36__2clk.bin
│   ├── vlg54
│   │   └── eth__shiftreg.bin
│   ├── vlg55
│   │   ├── add2__and__clip__reg.bin
│   │   └── _c_r_c16___d16.bin
│   ├── vlg56
│   │   └── settings__bus.bin
│   ├── vlg58
│   │   └── small__hb__int.bin
│   ├── vlg59
│   │   └── gpio__atr.bin
│   ├── vlg5A
│   │   ├── cic__dec__shifter.bin
│   │   ├── ethtx__realign.bin
│   │   ├── fifo36__to__ll8.bin
│   │   ├── simple__gemac__wrapper.bin
│   │   └── vita__rx__engine__glue.bin
│   ├── vlg5C
│   │   ├── i2c__master__byte__ctrl.bin
│   │   └── splitter36.bin
│   ├── vlg5D
│   │   ├── fifo__xlnx__32x36__2clk.bin
│   │   ├── spi__shift.bin
│   │   └── vita__rx__framer.bin
│   ├── vlg5E
│   │   ├── medfifo.bin
│   │   └── wb__readback__mux.bin
│   ├── vlg5F
│   │   └── setting__reg.bin
│   ├── vlg60
│   │   ├── clip.bin
│   │   ├── fifo__xlnx__512x36__2clk.bin
│   │   └── pic.bin
│   ├── vlg61
│   │   ├── srl.bin
│   │   └── vita__rx__control.bin
│   ├── vlg62
│   │   └── fifo__xlnx__16x40__2clk.bin
│   ├── vlg63
│   │   └── settings__bus__crossclock.bin
│   ├── vlg66
│   │   ├── simple__uart__rx.bin
│   │   └── spi__top.bin
│   ├── vlg67
│   │   ├── i2c__master__top.bin
│   │   └── ll8__shortfifo.bin
│   ├── vlg68
│   │   ├── ext__fifo.bin
│   │   ├── rxmac__to__ll8.bin
│   │   └── sign__extend.bin
│   ├── vlg69
│   │   └── fifo19__rxrealign.bin
│   ├── vlg6A
│   │   ├── dspengine__8to16.bin
│   │   └── nobl__fifo.bin
│   ├── vlg6F
│   │   ├── hb__interp.bin
│   │   ├── time__sender.bin
│   │   └── vita__rx__chain.bin
│   ├── vlg70
│   │   ├── add2__and__clip.bin
│   │   ├── simple__uart__tx.bin
│   │   └── vita__tx__deframer.bin
│   ├── vlg71
│   │   ├── add2__and__round__reg.bin
│   │   └── fifo__xlnx__2_kx36__2clk.bin
│   ├── vlg72
│   │   └── buff__sm.bin
│   ├── vlg73
│   │   └── ll8__to__fifo19.bin
│   ├── vlg76
│   │   └── round__sd.bin
│   ├── vlg77
│   │   ├── pipectrl.bin
│   │   ├── reset__sync.bin
│   │   └── user__settings.bin
│   ├── vlg78
│   │   └── gen__context__pkt.bin
│   ├── vlg79
│   │   ├── prot__eng__tx.bin
│   │   └── simple__spi__core.bin
│   ├── vlg7B
│   │   └── oneshot__2clk.bin
│   ├── vlg7C
│   │   └── round.bin
│   └── vlg7F
│   ├── cic__strober.bin
│   └── priority__enc.bin
└── build-N210R3
├── build.log
├── u2plus.bgn
├── u2plus.bin
├── u2plus.bit
├── u2plus_bitgen.xwbt
├── u2plus.bld
├── u2plus.cmd_log
├── u2plus.drc
├── u2plus.gise
├── u2plus.lso
├── u2plus.ncd
├── u2plus.ngc
├── u2plus.ngd
├── u2plus.ngr
├── u2plus.pad
├── u2plus.par
├── u2plus.pcf
├── u2plus.prj
├── u2plus.ptwx
├── u2plus.stx
├── u2plus.syr
├── u2plus.twr
├── u2plus.twx
├── u2plus.unroutes
├── u2plus.ut
├── u2plus.xise
├── u2plus.xpi
└── u2plus.xst

99 directories, 232 files

标签:

实例下载地址

USRP N210 FPGA工程源码(已编译生成xise文件)part02

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警