在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例Clojure → 高速数字系统设计_互连理论和设计实践手册

高速数字系统设计_互连理论和设计实践手册

Clojure

下载此实例
  • 开发语言:Others
  • 实例大小:9.97M
  • 下载次数:9
  • 浏览次数:44
  • 发布时间:2021-11-09
  • 实例类别:Clojure
  • 发 布 人:yuebhugo123
  • 文件格式:.pdf
  • 所需积分:2
 相关标签: 理论 实践 设计 数字 手册

实例介绍

【实例简介】

【实例截图】


【核心代码】


高速数字系统设计 互连理论和设计实践手册
封面页
书名页
版权页
译者序
前言
目录
第1章 互连设计的重要性
1.1 基础
1.2 过去和未来
第2章 理想传输线基本原理
2.1 PCB或MCM上的传输线结构
2.2 波的传播
2.3 传输线参数
2.4 发送初始波和传输线反射
2.5 补充示例
第3章 串扰
3.1 互感和互容
3.2 电感矩阵和电容矩阵
3.3 场仿真器
3.4 串扰感应噪声
3.5 用等效电路模型仿真串扰
3.6 串扰感应延迟时间和信号完整性变化
3.7 串扰引起的阻抗变化
3.8 奇、偶模传输线对的匹配
3.9 串扰最小化设计
3.10 补充示例
第4章 非理想互连问题
4.1 传输线损耗
4.2 介电常数的变化
4.3 走线弯曲
4.4 符号间干扰
4.5 90°转角效应
4.6 拓扑效应
第5章 连接器、封装和过孔
5.1 过孔
5.2 连接器
5.3 芯片封装
第6章 非理想回路、同步开关噪声和功率传输
6.1 非理想电流回路
6.2 本地功率传输网络
6.3 SSO/SSN
第7章 缓冲器建模
7.1 模型分类
7.2 基本的CMOS输出缓冲器
7.3 在饱和区中工作的输出缓冲器
7.4 小结
第8章 数字时序分析
8.1 公用时钟时序
8.2 源同步时序
8.3 其他总线信号传输技术
第9章 设计方法学
9.1 时序
9.2 时序度量、信号质量度量和测试负载
9.3 设计优化
9.4 灵敏度分析
9.5 设计指南
9.6 参数提取
9.7 在设计系统时应遵循的通用经验方法
第10章 辐射规范和系统噪声最小化
10.1 FCC辐射规范
10.2 辐射的物理原理
10.3 去耦与扼流
10.4 补充的PCB设计准则、封装须知与引脚布局
10.5 机箱设计
10.6 时钟频谱扩展
第11章 高速测量技术
11.1 数字示波器
11.2 时域反射计
11.3 TDR的精度
11.4 阻抗测量
11.5 奇模阻抗和偶模阻抗
11.6 串扰噪声
11.7 传播速度
11.8 矢量网络分析仪
附录A 阻抗公式的其他特性
附录B GTL电流模式分析
附录C 数字信号的频域分量
附录D 有用的S参数变换
附录E 分贝的定义
附录F FCC辐射限制
参考书目
索引


实例下载地址

高速数字系统设计_互连理论和设计实践手册

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警