在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → 呼吸灯(quartus源码)

呼吸灯(quartus源码)

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:36.97M
  • 下载次数:9
  • 浏览次数:327
  • 发布时间:2021-06-26
  • 实例类别:一般编程问题
  • 发 布 人:新我
  • 文件格式:.rar
  • 所需积分:7
 相关标签: 呼吸灯

实例介绍

【实例简介】使用quartus写的呼吸灯 并通过仿真软件能出现波形
【实例截图】

【核心代码】

//定义时钟clk,复位rst_n和输出信号led。
module pwm12(
             clk    ,
rst_n  ,
             led
);
//clk、rst_n是输入信号,led是输出信号,三个信号都是1比特
input        clk     ;
input        rst_n   ;
output       led     ;

//cnt0是用always产生的信号,cnt0计数的最大值为500_000,需要用19根
//线表示,即位宽是19位
//add_cnt0和end_cnt0都是用assign方式设计的,因此类型为wire。并且
//其值是0或者1,1个线表示即可。
reg[18:0]    cnt0    ;
wire         add_cnt0;
wire         end_cnt0;

//cnt1计数的最大值为200,需要用8根线表示,即位宽是8位。
reg[7:0]     cnt1    ;
wire         add_cnt1;
wire         end_cnt1;

//cnt2计数的最大值为9,需要用4根线表示,即位宽是4位。
reg[ 3:0]    cnt2    ;
wire         add_cnt2;
wire         end_cnt2;

//led用always方式设计,类型为reg,值是0或者1,1根线表示
//x用always方式设计,类型为reg。值最大是475_000,需要19根线表示
reg          led     ;
reg[18:0]    x;
//10毫秒计数器的设计思路:单片机工作时钟是50MHz,周期为20ns,计数
//器计数到10_000_000/20=500_000个
always @(posedge clk or negedge rst_n)begin
if(!rst_n)begin
cnt0 <= 0;
end
else if(add_cnt0)begin
if(end_cnt0)
cnt0 <= 0;
else
cnt0 <= cnt0 1;
end
end
assign add_cnt0 = 1;
assign end_cnt0 = add_cnt0 && cnt0== 500_000-1;
//2秒计数器的设计思路:1.2_000_000_000/20=100_000_000个。
                   //2.以10毫秒为基础,数就有2_000_000_000/10_000_000=200个10
//毫秒时间,就知道2秒时间到了。计数器的加1条件是end_cnt0,数有
//200个。
always @(posedge clk or negedge rst_n)begin
if(!rst_n)begin
cnt1 <= 0;
end
else if(add_cnt1)begin
if(end_cnt1)
cnt1 <= 0;
else
cnt1 <= cnt1 1;
end
end
assign add_cnt1 = end_cnt0;
assign end_cnt1 = add_cnt1 && cnt1==200-1 ;
//第1~第10次计数器的设计思路:计数器每隔2秒就会加1,也就是
//end_cnt1的时候,就会加1;该计数器一共要数10个
always @(posedge clk or negedge rst_n)begin
if(!rst_n)begin
cnt2 <= 0;
end
else if(add_cnt2)begin
if(end_cnt2)
cnt2 <= 0;
else
cnt2 <= cnt2 1;
end
end
assign add_cnt2 = end_cnt1;
assign end_cnt2 = add_cnt2 && cnt2==10-1 ;

//led信号:led有两个变化点:变0和变1。变0的原因都是在10毫秒计数器
//数到一定个数时变0,但这个计数是会变的,那么我们可以假设为x,也就
//是数到x个时,led变0。变1则是由于10毫秒计数时间到了,也就是end_cnt0时,
//led变1 
always  @(posedge clk or negedge rst_n)begin
if(rst_n==1'b0)begin
led <= 1;
end
else if(add_cnt0 && cnt0==x-1) begin
led <= 0;
end
else if(end_cnt0)begin
led <= 1;
end
end
//x是led变0的时间:这个时间在不同的次数时,值会不相同
always  @(*)begin
if(cnt2==0)begin
x = 475_000 ;
end
else if(cnt2==1)begin
x = 425_000 ;
end
else if(cnt2==2)begin
x = 350_000 ;
end
else if(cnt2==3)begin
x = 250_000 ;
end
else if(cnt2==4)begin
x = 100_000 ;
end
else if(cnt2==5)begin
x = 100_000 ;
end
else if(cnt2==6)begin
x = 250_000 ;
end
else if(cnt2==7)begin
x = 350_000 ;
end
else if(cnt2==8)begin
x = 425_000 ;
end
else begin
x = 475_000 ;
end
end
endmodule



【源码目录】

pwm12

├── db
│   ├── logic_util_heursitic.dat
│   ├── prev_cmp_pwm12.qmsg
│   ├── pwm12.(0).cnf.cdb
│   ├── pwm12.(0).cnf.hdb
│   ├── pwm12.asm.qmsg
│   ├── pwm12.asm.rdb
│   ├── pwm12.asm_labs.ddb
│   ├── pwm12.cbx.xml
│   ├── pwm12.cmp.bpm
│   ├── pwm12.cmp.cdb
│   ├── pwm12.cmp.hdb
│   ├── pwm12.cmp.idb
│   ├── pwm12.cmp.logdb
│   ├── pwm12.cmp.rdb
│   ├── pwm12.cmp_merge.kpt
│   ├── pwm12.db_info
│   ├── pwm12.eda.qmsg
│   ├── pwm12.fit.qmsg
│   ├── pwm12.hier_info
│   ├── pwm12.hif
│   ├── pwm12.ipinfo
│   ├── pwm12.lpc.html
│   ├── pwm12.lpc.rdb
│   ├── pwm12.lpc.txt
│   ├── pwm12.map.ammdb
│   ├── pwm12.map.bpm
│   ├── pwm12.map.cdb
│   ├── pwm12.map.hdb
│   ├── pwm12.map.kpt
│   ├── pwm12.map.logdb
│   ├── pwm12.map.qmsg
│   ├── pwm12.map.rdb
│   ├── pwm12.map_bb.cdb
│   ├── pwm12.map_bb.hdb
│   ├── pwm12.map_bb.logdb
│   ├── pwm12.pre_map.hdb
│   ├── pwm12.pti_db_list.ddb
│   ├── pwm12.root_partition.map.reg_db.cdb
│   ├── pwm12.routing.rdb
│   ├── pwm12.rtlv.hdb
│   ├── pwm12.rtlv_sg.cdb
│   ├── pwm12.rtlv_sg_swap.cdb
│   ├── pwm12.sgdiff.cdb
│   ├── pwm12.sgdiff.hdb
│   ├── pwm12.sld_design_entry.sci
│   ├── pwm12.sld_design_entry_dsc.sci
│   ├── pwm12.smart_action.txt
│   ├── pwm12.sta.qmsg
│   ├── pwm12.sta.rdb
│   ├── pwm12.sta_cmp.6_slow_1200mv_85c.tdb
│   ├── pwm12.stingray_io_sim_cache.99um_ff_1200mv_0c_fast.hsd
│   ├── pwm12.stingray_io_sim_cache.99um_tt_1200mv_0c_slow.hsd
│   ├── pwm12.stingray_io_sim_cache.99um_tt_1200mv_85c_slow.hsd
│   ├── pwm12.tis_db_list.ddb
│   ├── pwm12.tiscmp.fast_1200mv_0c.ddb
│   ├── pwm12.tiscmp.slow_1200mv_0c.ddb
│   ├── pwm12.tiscmp.slow_1200mv_85c.ddb
│   ├── pwm12.tmw_info
│   └── pwm12.vpr.ammdb
├── incremental_db
│   ├── README
│   └── compiled_partitions
│       ├── pwm12.db_info
│       ├── pwm12.root_partition.cmp.ammdb
│       ├── pwm12.root_partition.cmp.cdb
│       ├── pwm12.root_partition.cmp.dfp
│       ├── pwm12.root_partition.cmp.hdb
│       ├── pwm12.root_partition.cmp.logdb
│       ├── pwm12.root_partition.cmp.rcfdb
│       ├── pwm12.root_partition.map.cdb
│       ├── pwm12.root_partition.map.dpi
│       ├── pwm12.root_partition.map.hbdb.cdb
│       ├── pwm12.root_partition.map.hbdb.hb_info
│       ├── pwm12.root_partition.map.hbdb.hdb
│       ├── pwm12.root_partition.map.hbdb.sig
│       ├── pwm12.root_partition.map.hdb
│       └── pwm12.root_partition.map.kpt
├── output_files
│   ├── pwm12.asm.rpt
│   ├── pwm12.done
│   ├── pwm12.eda.rpt
│   ├── pwm12.fit.rpt
│   ├── pwm12.fit.smsg
│   ├── pwm12.fit.summary
│   ├── pwm12.flow.rpt
│   ├── pwm12.jdi
│   ├── pwm12.map.rpt
│   ├── pwm12.map.summary
│   ├── pwm12.pin
│   ├── pwm12.sof
│   ├── pwm12.sta.rpt
│   └── pwm12.sta.summary
├── pwm12.qpf
├── pwm12.qsf
├── pwm12.v
├── pwm12.v.bak
├── pwm12_nativelink_simulation.rpt
├── pwm12_tb.v
└── simulation
    └── modelsim
        ├── modelsim.ini
        ├── msim_transcript
        ├── pwm12.sft
        ├── pwm12.vo
        ├── pwm12_6_1200mv_0c_slow.vo
        ├── pwm12_6_1200mv_0c_v_slow.sdo
        ├── pwm12_6_1200mv_85c_slow.vo
        ├── pwm12_6_1200mv_85c_v_slow.sdo
        ├── pwm12_min_1200mv_0c_fast.vo
        ├── pwm12_min_1200mv_0c_v_fast.sdo
        ├── pwm12_modelsim.xrf
        ├── pwm12_run_msim_rtl_verilog.do
        ├── pwm12_run_msim_rtl_verilog.do.bak
        ├── pwm12_run_msim_rtl_verilog.do.bak1
        ├── pwm12_run_msim_rtl_verilog.do.bak10
        ├── pwm12_run_msim_rtl_verilog.do.bak11
        ├── pwm12_run_msim_rtl_verilog.do.bak2
        ├── pwm12_run_msim_rtl_verilog.do.bak3
        ├── pwm12_run_msim_rtl_verilog.do.bak4
        ├── pwm12_run_msim_rtl_verilog.do.bak5
        ├── pwm12_run_msim_rtl_verilog.do.bak6
        ├── pwm12_run_msim_rtl_verilog.do.bak7
        ├── pwm12_run_msim_rtl_verilog.do.bak8
        ├── pwm12_run_msim_rtl_verilog.do.bak9
        ├── pwm12_v.sdo
        ├── rtl_work
        │   ├── _info
        │   ├── _temp
        │   ├── _vmake
        │   ├── pwm12
        │   │   ├── _primary.dat
        │   │   ├── _primary.dbs
        │   │   ├── _primary.vhd
        │   │   ├── verilog.prw
        │   │   └── verilog.psm
        │   └── pwm12_tb
        │       ├── _primary.dat
        │       ├── _primary.dbs
        │       ├── _primary.vhd
        │       ├── verilog.prw
        │       └── verilog.psm
        └── vsim.wlf
10 directories, 133 files



标签: 呼吸灯

实例下载地址

呼吸灯(quartus源码)

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警