在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → 基于FPGA的信号发生器

基于FPGA的信号发生器

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:8.65M
  • 下载次数:16
  • 浏览次数:122
  • 发布时间:2021-02-01
  • 实例类别:一般编程问题
  • 发 布 人:好学IT男
  • 文件格式:.rar
  • 所需积分:2
 

实例介绍

【实例简介】
1. 信号发生器在同一端口能产生正弦波、锯齿波、方波、和三角四种周期性波形。 2. 输出频率范围10Hz~10MHz。 3. 实现输出信号频率和幅度可调节。 1.根据设计要求,合理选择系统所需的外设组件,并完成相应电路的设计;能够完成各模块的状态转换的分析; 2.根据设计要求,确定系统架构并利用硬件描述语言设计各个功能模块; 3.利用Modelsim完成各个功能模块的仿真; 4. 完成系统联调,下板并给出系统调试的结果。
【实例截图】
【核心代码】
b90f8926-2651-461a-820d-025c014dc11a
└── dds
├── prj
│   ├── bus_1.bsf
│   ├── datlc5620_drive.bsf
│   ├── db
│   │   ├── add_sub_7pc.tdf
│   │   ├── add_sub_8pc.tdf
│   │   ├── add_sub_nbh.tdf
│   │   ├── add_sub_vch.tdf
│   │   ├── altsyncram_4e81.tdf
│   │   ├── altsyncram_e091.tdf
│   │   ├── altsyncram_ie81.tdf
│   │   ├── alt_u_div_ftf.tdf
│   │   ├── cmpr_pgc.tdf
│   │   ├── cntr_9pf.tdf
│   │   ├── cntr_cpf.tdf
│   │   ├── dds.(0).cnf.cdb
│   │   ├── dds.(0).cnf.hdb
│   │   ├── dds.(10).cnf.cdb
│   │   ├── dds.(10).cnf.hdb
│   │   ├── dds.(11).cnf.cdb
│   │   ├── dds.(11).cnf.hdb
│   │   ├── dds.(12).cnf.cdb
│   │   ├── dds.(12).cnf.hdb
│   │   ├── dds.(13).cnf.cdb
│   │   ├── dds.(13).cnf.hdb
│   │   ├── dds.(14).cnf.cdb
│   │   ├── dds.(14).cnf.hdb
│   │   ├── dds.(15).cnf.cdb
│   │   ├── dds.(15).cnf.hdb
│   │   ├── dds.(16).cnf.cdb
│   │   ├── dds.(16).cnf.hdb
│   │   ├── dds.(17).cnf.cdb
│   │   ├── dds.(17).cnf.hdb
│   │   ├── dds.(18).cnf.cdb
│   │   ├── dds.(18).cnf.hdb
│   │   ├── dds.(19).cnf.cdb
│   │   ├── dds.(19).cnf.hdb
│   │   ├── dds.(1).cnf.cdb
│   │   ├── dds.(1).cnf.hdb
│   │   ├── dds.(20).cnf.cdb
│   │   ├── dds.(20).cnf.hdb
│   │   ├── dds.(21).cnf.cdb
│   │   ├── dds.(21).cnf.hdb
│   │   ├── dds.(22).cnf.cdb
│   │   ├── dds.(22).cnf.hdb
│   │   ├── dds.(23).cnf.cdb
│   │   ├── dds.(23).cnf.hdb
│   │   ├── dds.(24).cnf.cdb
│   │   ├── dds.(24).cnf.hdb
│   │   ├── dds.(25).cnf.cdb
│   │   ├── dds.(25).cnf.hdb
│   │   ├── dds.(26).cnf.cdb
│   │   ├── dds.(26).cnf.hdb
│   │   ├── dds.(27).cnf.cdb
│   │   ├── dds.(27).cnf.hdb
│   │   ├── dds.(28).cnf.cdb
│   │   ├── dds.(28).cnf.hdb
│   │   ├── dds.(29).cnf.cdb
│   │   ├── dds.(29).cnf.hdb
│   │   ├── dds.(2).cnf.cdb
│   │   ├── dds.(2).cnf.hdb
│   │   ├── dds.(30).cnf.cdb
│   │   ├── dds.(30).cnf.hdb
│   │   ├── dds.(31).cnf.cdb
│   │   ├── dds.(31).cnf.hdb
│   │   ├── dds.(32).cnf.cdb
│   │   ├── dds.(32).cnf.hdb
│   │   ├── dds.(33).cnf.cdb
│   │   ├── dds.(33).cnf.hdb
│   │   ├── dds.(34).cnf.cdb
│   │   ├── dds.(34).cnf.hdb
│   │   ├── dds.(3).cnf.cdb
│   │   ├── dds.(3).cnf.hdb
│   │   ├── dds.(4).cnf.cdb
│   │   ├── dds.(4).cnf.hdb
│   │   ├── dds.(5).cnf.cdb
│   │   ├── dds.(5).cnf.hdb
│   │   ├── dds.(6).cnf.cdb
│   │   ├── dds.(6).cnf.hdb
│   │   ├── dds.(7).cnf.cdb
│   │   ├── dds.(7).cnf.hdb
│   │   ├── dds.(8).cnf.cdb
│   │   ├── dds.(8).cnf.hdb
│   │   ├── dds.(9).cnf.cdb
│   │   ├── dds.(9).cnf.hdb
│   │   ├── dds.asm_labs.ddb
│   │   ├── dds.asm.qmsg
│   │   ├── dds.asm.rdb
│   │   ├── dds.cbx.xml
│   │   ├── dds.cmp.bpm
│   │   ├── dds.cmp.cdb
│   │   ├── dds.cmp.hdb
│   │   ├── dds.cmp.idb
│   │   ├── dds.cmp.kpt
│   │   ├── dds.cmp.logdb
│   │   ├── dds.cmp_merge.kpt
│   │   ├── dds.cmp.rdb
│   │   ├── dds.cycloneive_io_sim_cache.45um_ff_1200mv_0c_fast.hsd
│   │   ├── dds.cycloneive_io_sim_cache.45um_ss_1200mv_0c_slow.hsd
│   │   ├── dds.cycloneive_io_sim_cache.45um_ss_1200mv_85c_slow.hsd
│   │   ├── dds.db_info
│   │   ├── dds.eda.qmsg
│   │   ├── dds.fit.qmsg
│   │   ├── dds.hier_info
│   │   ├── dds.hif
│   │   ├── dds.ipinfo
│   │   ├── dds.lpc.html
│   │   ├── dds.lpc.rdb
│   │   ├── dds.lpc.txt
│   │   ├── dds.map.ammdb
│   │   ├── dds.map_bb.cdb
│   │   ├── dds.map_bb.hdb
│   │   ├── dds.map_bb.logdb
│   │   ├── dds.map.bpm
│   │   ├── dds.map.cdb
│   │   ├── dds.map.hdb
│   │   ├── dds.map.kpt
│   │   ├── dds.map.logdb
│   │   ├── dds.map.qmsg
│   │   ├── dds.map.rdb
│   │   ├── dds.pre_map.hdb
│   │   ├── dds.pti_db_list.ddb
│   │   ├── dds.root_partition.map.reg_db.cdb
│   │   ├── dds.routing.rdb
│   │   ├── dds.rtlv.hdb
│   │   ├── dds.rtlv_sg.cdb
│   │   ├── dds.rtlv_sg_swap.cdb
│   │   ├── dds.sgdiff.cdb
│   │   ├── dds.sgdiff.hdb
│   │   ├── dds.sld_design_entry_dsc.sci
│   │   ├── dds.sld_design_entry.sci
│   │   ├── dds.smart_action.txt
│   │   ├── dds.smp_dump.txt
│   │   ├── dds.sta_cmp.8_slow_1200mv_85c.tdb
│   │   ├── dds.sta.qmsg
│   │   ├── dds.sta.rdb
│   │   ├── dds.syn_hier_info
│   │   ├── dds.tiscmp.fast_1200mv_0c.ddb
│   │   ├── dds.tiscmp.fastest_slow_1200mv_0c.ddb
│   │   ├── dds.tiscmp.fastest_slow_1200mv_85c.ddb
│   │   ├── dds.tiscmp.slow_1200mv_0c.ddb
│   │   ├── dds.tiscmp.slow_1200mv_85c.ddb
│   │   ├── dds.tis_db_list.ddb
│   │   ├── dds.vpr.ammdb
│   │   ├── logic_util_heursitic.dat
│   │   ├── lpm_constant_7e6.tdf
│   │   ├── lpm_constant_bh6.tdf
│   │   ├── lpm_divide_rdv.tdf
│   │   ├── prev_cmp_dds.qmsg
│   │   ├── shift_taps_hoo.tdf
│   │   ├── shift_taps_vpo.tdf
│   │   └── sign_div_unsign_dai.tdf
│   ├── dds.asm.rpt
│   ├── dds_assignment_defaults.qdf
│   ├── dds.bsf
│   ├── dds.done
│   ├── dds.eda.rpt
│   ├── DDS_file.jic
│   ├── DDS_file.map
│   ├── dds.fit.rpt
│   ├── dds.fit.smsg
│   ├── dds.fit.summary
│   ├── dds.flow.rpt
│   ├── dds.jdi
│   ├── dds.map.rpt
│   ├── dds.map.summary
│   ├── dds_nativelink_simulation.rpt
│   ├── dds.pin
│   ├── dds.qpf
│   ├── dds.qsf
│   ├── dds.qws
│   ├── dds.sof
│   ├── dds.sta.rpt
│   ├── dds.sta.summary
│   ├── incremental_db
│   │   ├── compiled_partitions
│   │   │   ├── dds.db_info
│   │   │   ├── dds.root_partition.cmp.ammdb
│   │   │   ├── dds.root_partition.cmp.cdb
│   │   │   ├── dds.root_partition.cmp.dfp
│   │   │   ├── dds.root_partition.cmp.hdb
│   │   │   ├── dds.root_partition.cmp.kpt
│   │   │   ├── dds.root_partition.cmp.logdb
│   │   │   ├── dds.root_partition.cmp.rcfdb
│   │   │   ├── dds.root_partition.map.cdb
│   │   │   ├── dds.root_partition.map.dpi
│   │   │   ├── dds.root_partition.map.hbdb.cdb
│   │   │   ├── dds.root_partition.map.hbdb.hb_info
│   │   │   ├── dds.root_partition.map.hbdb.hdb
│   │   │   ├── dds.root_partition.map.hbdb.sig
│   │   │   ├── dds.root_partition.map.hdb
│   │   │   └── dds.root_partition.map.kpt
│   │   └── README
│   ├── ipcore
│   │   ├── cmd_a_rng
│   │   │   ├── cmd_a_rng.bsf
│   │   │   ├── cmd_a_rng.qip
│   │   │   ├── cmd_a_rng.v
│   │   │   ├── greybox_tmp
│   │   │   │   └── cbx_args.txt
│   │   │   ├── lpm_constant0_bb.v
│   │   │   ├── lpm_constant0.bsf
│   │   │   ├── lpm_constant0.qip
│   │   │   └── lpm_constant0.v
│   │   ├── div
│   │   │   ├── greybox_tmp
│   │   │   │   └── cbx_args.txt
│   │   │   ├── mydiv_inst.v
│   │   │   ├── mydiv.qip
│   │   │   └── mydiv.v
│   │   └── rom1024x8
│   │   ├── dds.mif
│   │   ├── greybox_tmp
│   │   │   └── cbx_args.txt
│   │   ├── rom1024x8_inst.v
│   │   ├── rom1024x8.qip
│   │   ├── rom1024x8.v
│   │   ├── saw_wave.mif
│   │   ├── sin_wave.mif
│   │   ├── square_wave.mif
│   │   └── triangle_wave.mif
│   ├── output_file.jic
│   ├── output_file.map
│   ├── simulation
│   │   └── modelsim
│   │   ├── dds_8_1200mv_0c_slow.vo
│   │   ├── dds_8_1200mv_0c_v_slow.sdo
│   │   ├── dds_8_1200mv_85c_slow.vo
│   │   ├── dds_8_1200mv_85c_v_slow.sdo
│   │   ├── dds.mif
│   │   ├── dds_min_1200mv_0c_fast.vo
│   │   ├── dds_min_1200mv_0c_v_fast.sdo
│   │   ├── dds_modelsim.xrf
│   │   ├── dds_run_msim_rtl_verilog.do
│   │   ├── dds_run_msim_rtl_verilog.do.bak
│   │   ├── dds_run_msim_rtl_verilog.do.bak1
│   │   ├── dds_run_msim_rtl_verilog.do.bak10
│   │   ├── dds_run_msim_rtl_verilog.do.bak2
│   │   ├── dds_run_msim_rtl_verilog.do.bak3
│   │   ├── dds_run_msim_rtl_verilog.do.bak4
│   │   ├── dds_run_msim_rtl_verilog.do.bak5
│   │   ├── dds_run_msim_rtl_verilog.do.bak6
│   │   ├── dds_run_msim_rtl_verilog.do.bak7
│   │   ├── dds_run_msim_rtl_verilog.do.bak8
│   │   ├── dds_run_msim_rtl_verilog.do.bak9
│   │   ├── dds.sft
│   │   ├── dds.ver
│   │   ├── dds.vo
│   │   ├── dds_v.sdo
│   │   ├── modelsim.ini
│   │   ├── msim_transcript
│   │   ├── rtl_work
│   │   │   ├── _info
│   │   │   ├── _lib1_0.qdb
│   │   │   ├── _lib1_0.qpg
│   │   │   ├── _lib1_0.qtl
│   │   │   ├── _lib.qdb
│   │   │   └── _vmake
│   │   ├── vsim.wlf
│   │   └── wave.do
│   └── tcl
│   └── EP4CE6E22C8N.tcl
├── sim
│   ├── control_tb.v
│   ├── dds_tb.v
│   ├── key_handle_tb.v
│   ├── show_tb.v
│   ├── show_tb.v.bak
│   └── wave_generate_tb.v
└── src
├── addr_control.v
├── addr_control.v.bak
├── adjust_a.v
├── adjust.v
├── bin2bcd.v
├── bus_1.v
├── bus_1.v.bak
├── check_edge.v
├── control.v
├── control.v.bak
├── datlc5620_drive.v
├── dds.v
├── key_filter.v
├── key_filter.v.bak
├── key_handle.v
├── seven_tube_drive.v
├── seven_tube_drive.v.bak
├── shift_adjust.v
├── show.v
├── top.bdf
└── wave_generate.v

18 directories, 274 files

标签:

实例下载地址

基于FPGA的信号发生器

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警