在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → AES128-FPGA-Verilog完整代码

AES128-FPGA-Verilog完整代码

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:119.72M
  • 下载次数:7
  • 浏览次数:146
  • 发布时间:2021-01-28
  • 实例类别:一般编程问题
  • 发 布 人:好学IT男
  • 文件格式:.zip
  • 所需积分:2
 

实例介绍

【实例简介】
完整的AES128代码,简单易懂,模块分类,不懂可以详细咨询作者
【实例截图】
【核心代码】
c68b9b30-ad66-4898-b571-dee871ac8b4e
└── aes_128
├── aes_128.qpf
├── aes_128.qsf
├── aes_128.qws
├── db
│   ├── aes_128.(0).cnf.cdb
│   ├── aes_128.(0).cnf.hdb
│   ├── aes_128.(1).cnf.cdb
│   ├── aes_128.(1).cnf.hdb
│   ├── aes_128.(2).cnf.cdb
│   ├── aes_128.(2).cnf.hdb
│   ├── aes_128.(3).cnf.cdb
│   ├── aes_128.(3).cnf.hdb
│   ├── aes_128.(4).cnf.cdb
│   ├── aes_128.(4).cnf.hdb
│   ├── aes_128.(5).cnf.cdb
│   ├── aes_128.(5).cnf.hdb
│   ├── aes_128.ae.hdb
│   ├── aes_128.atom_map.nvd
│   ├── aes_128.cbx.xml
│   ├── aes_128.cmp.idb
│   ├── aes_128.cmp_merge.kpt
│   ├── aes_128.cmp.rdb
│   ├── aes_128.db_info
│   ├── aes_128.fit.qmsg
│   ├── aes_128.hier_info
│   ├── aes_128.hif
│   ├── aes_128.lpc.html
│   ├── aes_128.lpc.rdb
│   ├── aes_128.lpc.txt
│   ├── aes_128.map.ammdb
│   ├── aes_128.map_bb.cdb
│   ├── aes_128.map_bb.hdb
│   ├── aes_128.map_bb.logdb
│   ├── aes_128.map.bpm
│   ├── aes_128.map.cdb
│   ├── aes_128.map.hdb
│   ├── aes_128.map.kpt
│   ├── aes_128.map.logdb
│   ├── aes_128.map.qmsg
│   ├── aes_128.map.rdb
│   ├── aes_128.npp.qmsg
│   ├── aes_128_partition_pins.json
│   ├── aes_128.pre_map.cdb
│   ├── aes_128.pre_map.hdb
│   ├── aes_128.qns
│   ├── aes_128.rom0_sbox_3a8e0a.hdl.mif
│   ├── aes_128.rom0_sbox_3a8e0a.hdl_old.mif
│   ├── aes_128.rom1_sbox_3a8e0a.hdl.mif
│   ├── aes_128.rom1_sbox_3a8e0a.hdl_old.mif
│   ├── aes_128.root_partition.map.reg_db.cdb
│   ├── aes_128.rtlv.hdb
│   ├── aes_128.rtlv_sg.cdb
│   ├── aes_128.rtlv_sg_swap.cdb
│   ├── aes_128.sgate.nvd
│   ├── aes_128.sgate_sm_bdd.nvd
│   ├── aes_128.sgate_sm.nvd
│   ├── aes_128.sld_design_entry_dsc.sci
│   ├── aes_128.sld_design_entry.sci
│   ├── aes_128.smart_action.txt
│   ├── aes_128.tis_db_list.ddb
│   ├── aes_128.tmw_info
│   ├── aes_128.vpr.ammdb
│   ├── altsyncram_m2n1.tdf
│   └── prev_cmp_aes_128.qmsg
├── incremental_db
│   ├── compiled_partitions
│   │   ├── aes_128.db_info
│   │   ├── aes_128.root_partition.map.cdb
│   │   ├── aes_128.root_partition.map.dpi
│   │   ├── aes_128.root_partition.map.hbdb.cdb
│   │   ├── aes_128.root_partition.map.hbdb.hb_info
│   │   ├── aes_128.root_partition.map.hbdb.hdb
│   │   ├── aes_128.root_partition.map.hbdb.sig
│   │   ├── aes_128.root_partition.map.hdb
│   │   ├── aes_128.root_partition.map.kpt
│   │   ├── aes_128.root_partition.map.olf.cdb
│   │   ├── aes_128.root_partition.map.olm.cdb
│   │   ├── aes_128.root_partition.map.oln.cdb
│   │   ├── aes_128.root_partition.map.opi
│   │   ├── aes_128.root_partition.map.orf.cdb
│   │   ├── aes_128.root_partition.map.orm.cdb
│   │   ├── aes_128.root_partition.map.orn.cdb
│   │   └── aes_128.rrs.cdb
│   └── README
├── output_files
│   ├── aes_128.done
│   ├── aes_128.fit.rpt
│   ├── aes_128.fit.summary
│   ├── aes_128.flow.rpt
│   ├── aes_128.map.rpt
│   └── aes_128.map.summary
├── sim
│   ├── aes128.cr.mti
│   ├── aes128.mpf
│   ├── vsim_stacktrace.vstf
│   ├── vsim.wlf
│   ├── wlft1jx3rk
│   ├── wlft43brk8
│   ├── wlftj03mnr
│   └── work
│   ├── aes_128
│   │   ├── _primary.dat
│   │   ├── _primary.dbs
│   │   └── _primary.vhd
│   ├── aes_key_expand_128
│   │   ├── _primary.dat
│   │   ├── _primary.dbs
│   │   └── _primary.vhd
│   ├── aes_rcon
│   │   ├── _primary.dat
│   │   ├── _primary.dbs
│   │   └── _primary.vhd
│   ├── _info
│   ├── @_opt
│   │   ├── _deps
│   │   ├── vopt0hnj9v
│   │   ├── vopt1nn8sr
│   │   ├── vopt1qm5kr
│   │   ├── vopt2dfdgh
│   │   ├── vopt56c5sr
│   │   ├── vopt5d32ig
│   │   ├── vopt6b4anh
│   │   ├── vopt7qzadv
│   │   ├── vopt8krzkg
│   │   ├── vopt9n11sr
│   │   ├── voptayk7gv
│   │   ├── voptchkw5s
│   │   ├── voptcxnyvr
│   │   ├── voptdrh1dg
│   │   ├── vopte5a4jv
│   │   ├── voptg1ar5s
│   │   ├── voptg87xcg
│   │   ├── voptjb2m7r
│   │   ├── voptkrwtcg
│   │   ├── voptngjf6s
│   │   ├── voptqiqiar
│   │   ├── voptqmkk3f
│   │   ├── voptqzhqfg
│   │   ├── voptsgbt9v
│   │   ├── vopttj6eft
│   │   ├── vopttq8c9s
│   │   ├── voptv5ah3f
│   │   ├── voptvnbk2f
│   │   ├── voptw01q9v
│   │   ├── vopty7y99s
│   │   └── voptz5tgdh
│   ├── @_opt1
│   │   ├── _deps
│   │   ├── vopt0i1nrn
│   │   ├── vopt0xwssr
│   │   ├── vopt18nvtg
│   │   ├── vopt42qjrn
│   │   ├── vopt44imwr
│   │   ├── vopt5k3ad1
│   │   ├── vopt7icgrn
│   │   ├── vopt8b7izr
│   │   ├── vopt8j8m1s
│   │   ├── vopt9vr7g1
│   │   ├── voptaexatq
│   │   ├── voptb3yh1s
│   │   ├── voptb9wf5s
│   │   ├── voptbs1cvn
│   │   ├── voptcag3v0
│   │   ├── voptefk9sq
│   │   ├── vopteyi6tq
│   │   ├── voptfghc8s
│   │   ├── voptfjje1s
│   │   ├── voptie68es
│   │   ├── voptin96wq
│   │   ├── voptjsabfr
│   │   ├── voptnxy2zq
│   │   ├── voptnyv5es
│   │   ├── voptq4ftc1
│   │   ├── vopts3nzcq
│   │   ├── voptszj2jr
│   │   ├── voptvk4nc1
│   │   ├── voptx69zmr
│   │   ├── voptxd5wes
│   │   └── vopty4tjc1
│   ├── _opt__lock
│   ├── sbox
│   │   ├── _primary.dat
│   │   ├── _primary.dbs
│   │   └── _primary.vhd
│   ├── _temp
│   │   ├── vlog09k05k
│   │   ├── vlog0ik02k
│   │   ├── vlog0mh6c4
│   │   ├── vlog2492f1
│   │   ├── vlog2rnb4z
│   │   ├── vlog372s15
│   │   ├── vlog4yhfna
│   │   ├── vlog7jr8dj
│   │   ├── vloga6saw9
│   │   ├── vlogbgjfa8
│   │   ├── vlogbsjf78
│   │   ├── vlogbxg62j
│   │   ├── vlogbxjsk4
│   │   ├── vlogd21ydy
│   │   ├── vlogd6v4rm
│   │   ├── vlogd77sys
│   │   ├── vlogdfv4mm
│   │   ├── vlogesh3kt
│   │   ├── vlogesh7ri
│   │   ├── vlogeyg3xt
│   │   ├── vloggyiy7c
│   │   ├── vloggz7ywf
│   │   ├── vlogh1ey0g
│   │   ├── vlogh8sjg2
│   │   ├── vloghaeyxf
│   │   ├── vloghzrjj2
│   │   ├── vlogi29rcb
│   │   ├── vlogib9r9b
│   │   ├── vlogjgt8w2
│   │   ├── vlogkj3dhn
│   │   ├── vlogq1ii1n
│   │   ├── vlogqrhi4n
│   │   ├── vlogr25wd8
│   │   ├── vlogrhg20n
│   │   ├── vlogsryxqm
│   │   ├── vlogt0zws3
│   │   ├── vlogtakwb7
│   │   ├── vlogvji2wx
│   │   ├── vlogyaxsfd
│   │   ├── vlogygq9rj
│   │   ├── vlogzfb6t2
│   │   └── vlogzrb6q2
│   ├── test
│   │   ├── _primary.dat
│   │   ├── _primary.dbs
│   │   └── _primary.vhd
│   └── _vmake
└── src
├── aes_128.v
├── aes_128.v.bak
├── aes_key_expand_128.v
├── aes_key_expand_128.v.bak
├── aes_rcon.v
├── aes_rcon.v.bak
├── sbox.v
├── sbox.v.bak
├── test.v
├── test.v.bak
└── timescale.v

16 directories, 229 files

标签:

实例下载地址

AES128-FPGA-Verilog完整代码

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警