在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → 基于Verilog的FPGA密码功能的实现

基于Verilog的FPGA密码功能的实现

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:0.61M
  • 下载次数:2
  • 浏览次数:77
  • 发布时间:2021-01-11
  • 实例类别:一般编程问题
  • 发 布 人:UponGroud
  • 文件格式:.rar
  • 所需积分:4
 相关标签: verilog FPGA 密码 实现

实例介绍

【实例简介】
【实例截图】

【文件目录】

Secret

├── Secret.cache
│   ├── compile_simlib
│   │   ├── activehdl
│   │   ├── ies
│   │   ├── modelsim
│   │   ├── questa
│   │   ├── riviera
│   │   ├── vcs
│   │   └── xcelium
│   ├── ip
│   │   └── 2018.2
│   └── wt
│       ├── gui_handlers.wdf
│       ├── java_command_handlers.wdf
│       ├── project.wpc
│       ├── synthesis.wdf
│       ├── synthesis_details.wdf
│       ├── webtalk_pa.xml
│       └── xsim.wdf
├── Secret.hw
│   ├── Secret.lpr
│   ├── hw_1
│   │   ├── hw.xml
│   │   └── wave
│   └── webtalk
│       ├── labtool_webtalk.log
│       ├── usage_statistics_ext_labtool.html
│       └── usage_statistics_ext_labtool.xml
├── Secret.ip_user_files
│   └── README.txt
├── Secret.runs
│   ├── impl_1
│   │   ├── ISEWrap.js
│   │   ├── ISEWrap.sh
│   │   ├── gen_run.xml
│   │   ├── htr.txt
│   │   ├── init_design.pb
│   │   ├── opt_design.pb
│   │   ├── place_design.pb
│   │   ├── project.wdf
│   │   ├── route_design.pb
│   │   ├── rundef.js
│   │   ├── runme.bat
│   │   ├── runme.log
│   │   ├── runme.sh
│   │   ├── secret.bit
│   │   ├── secret.tcl
│   │   ├── secret.vdi
│   │   ├── secret_bus_skew_routed.pb
│   │   ├── secret_bus_skew_routed.rpt
│   │   ├── secret_bus_skew_routed.rpx
│   │   ├── secret_clock_utilization_routed.rpt
│   │   ├── secret_control_sets_placed.rpt
│   │   ├── secret_drc_opted.pb
│   │   ├── secret_drc_opted.rpt
│   │   ├── secret_drc_opted.rpx
│   │   ├── secret_drc_routed.pb
│   │   ├── secret_drc_routed.rpt
│   │   ├── secret_drc_routed.rpx
│   │   ├── secret_io_placed.rpt
│   │   ├── secret_methodology_drc_routed.pb
│   │   ├── secret_methodology_drc_routed.rpt
│   │   ├── secret_methodology_drc_routed.rpx
│   │   ├── secret_opt.dcp
│   │   ├── secret_placed.dcp
│   │   ├── secret_power_routed.rpt
│   │   ├── secret_power_routed.rpx
│   │   ├── secret_power_summary_routed.pb
│   │   ├── secret_route_status.pb
│   │   ├── secret_route_status.rpt
│   │   ├── secret_routed.dcp
│   │   ├── secret_timing_summary_routed.pb
│   │   ├── secret_timing_summary_routed.rpt
│   │   ├── secret_timing_summary_routed.rpx
│   │   ├── secret_utilization_placed.pb
│   │   ├── secret_utilization_placed.rpt
│   │   ├── usage_statistics_webtalk.html
│   │   ├── usage_statistics_webtalk.xml
│   │   ├── vivado.jou
│   │   ├── vivado.pb
│   │   └── write_bitstream.pb
│   └── synth_1
│       ├── ISEWrap.js
│       ├── ISEWrap.sh
│       ├── __synthesis_is_complete__
│       ├── gen_run.xml
│       ├── htr.txt
│       ├── project.wdf
│       ├── rundef.js
│       ├── runme.bat
│       ├── runme.log
│       ├── runme.sh
│       ├── secret.dcp
│       ├── secret.tcl
│       ├── secret.vds
│       ├── secret_utilization_synth.pb
│       ├── secret_utilization_synth.rpt
│       ├── vivado.jou
│       └── vivado.pb
├── Secret.sim
│   └── sim_1
│       └── behav
│           └── xsim
│               ├── compile.bat
│               ├── compile.log
│               ├── elaborate.bat
│               ├── elaborate.log
│               ├── glbl.v
│               ├── push.tcl
│               ├── push_behav.wdb
│               ├── push_vlog.prj
│               ├── secret.tcl
│               ├── secret_behav.wdb
│               ├── secret_vlog.prj
│               ├── simulate.bat
│               ├── simulate.log
│               ├── webtalk.jou
│               ├── webtalk.log
│               ├── webtalk_16140.backup.jou
│               ├── webtalk_16140.backup.log
│               ├── webtalk_5816.backup.jou
│               ├── webtalk_5816.backup.log
│               ├── xelab.pb
│               ├── xsim.dir
│               │   ├── push_behav
│               │   │   ├── Compile_Options.txt
│               │   │   ├── TempBreakPointFile.txt
│               │   │   ├── obj
│               │   │   │   ├── xsim_0.win64.obj
│               │   │   │   ├── xsim_1.c
│               │   │   │   └── xsim_1.win64.obj
│               │   │   ├── webtalk
│               │   │   │   ├── usage_statistics_ext_xsim.html
│               │   │   │   └── usage_statistics_ext_xsim.xml
│               │   │   ├── xsim.dbg
│               │   │   ├── xsim.mem
│               │   │   ├── xsim.reloc
│               │   │   ├── xsim.rlx
│               │   │   ├── xsim.rtti
│               │   │   ├── xsim.svtype
│               │   │   ├── xsim.type
│               │   │   ├── xsim.xdbg
│               │   │   ├── xsimcrash.log
│               │   │   ├── xsimk.exe
│               │   │   └── xsimkernel.log
│               │   ├── secret_behav
│               │   │   ├── Compile_Options.txt
│               │   │   ├── TempBreakPointFile.txt
│               │   │   ├── obj
│               │   │   │   ├── xsim_0.win64.obj
│               │   │   │   ├── xsim_1.c
│               │   │   │   └── xsim_1.win64.obj
│               │   │   ├── webtalk
│               │   │   │   ├── redirect.log
│               │   │   │   ├── usage_statistics_ext_xsim.html
│               │   │   │   ├── usage_statistics_ext_xsim.wdm
│               │   │   │   ├── usage_statistics_ext_xsim.xml
│               │   │   │   └── xsim_webtalk.tcl
│               │   │   ├── xsim.dbg
│               │   │   ├── xsim.mem
│               │   │   ├── xsim.reloc
│               │   │   ├── xsim.rlx
│               │   │   ├── xsim.rtti
│               │   │   ├── xsim.svtype
│               │   │   ├── xsim.type
│               │   │   ├── xsim.xdbg
│               │   │   ├── xsimSettings.ini
│               │   │   ├── xsimcrash.log
│               │   │   ├── xsimk.exe
│               │   │   └── xsimkernel.log
│               │   ├── xil_defaultlib
│               │   │   ├── glbl.sdb
│               │   │   ├── push.sdb
│               │   │   ├── secret.sdb
│               │   │   └── xil_defaultlib.rlx
│               │   └── xsim.svtype
│               ├── xsim.ini
│               ├── xvlog.log
│               └── xvlog.pb
├── Secret.srcs
│   ├── constrs_1
│   │   └── new
│   │       └── secret.xdc
│   └── sources_1
│       ├── bd
│       └── new
│           ├── push.v
│           └── secret.v
└── Secret.xpr

38 directories, 151 files


【核心代码】

 always @( posedge clk )
    if( sensor_key )
        sensor_reg <= ~sensor_reg;
    else
        sensor_reg <= sensor_reg;
    
    always @( posedge clk or posedge rst )
    if( rst )
        begin
            pos <= 8'h00;
    end
    else
        case( pos )
            8'h00:
                begin
                    if(sensor_reg)
                        begin
                            ele = 2'b00;
                            pos <= btn;
                            light <= state;
                            ele = 2'b01;
                        end
                    else
                       pos <= 8'h00;
                end
                state:
                    begin
                        ele = 2'b10;
                        if(key_start)
                        pos <= 8'h00;
                    end
                8'hff:
                    begin
                        if(key_start)
                        begin
                            light <= btn;
                            if(btn !== 8'hff)
                            begin
                                state <= btn;
                                pos <= 8'h00;
                            end
                            else
                                pos <= 8'hff;
                        end
                    end
            default:
                pos <= 8'h00;
        endcase

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警