实例介绍
verilog实现红绿灯并在数码管显示倒计时
【核心代码】
honglvdeng
├── SMG.v
├── SMG.v.bak
├── Waveform.vwf
├── db
│ ├── add_sub_7pc.tdf
│ ├── add_sub_8pc.tdf
│ ├── add_sub_unc.tdf
│ ├── add_sub_vnc.tdf
│ ├── alt_u_div_a4f.tdf
│ ├── alt_u_div_r5f.tdf
│ ├── honglvdeng.(0).cnf.cdb
│ ├── honglvdeng.(0).cnf.hdb
│ ├── honglvdeng.(1).cnf.cdb
│ ├── honglvdeng.(1).cnf.hdb
│ ├── honglvdeng.(10).cnf.cdb
│ ├── honglvdeng.(10).cnf.hdb
│ ├── honglvdeng.(11).cnf.cdb
│ ├── honglvdeng.(11).cnf.hdb
│ ├── honglvdeng.(12).cnf.cdb
│ ├── honglvdeng.(12).cnf.hdb
│ ├── honglvdeng.(13).cnf.cdb
│ ├── honglvdeng.(13).cnf.hdb
│ ├── honglvdeng.(14).cnf.cdb
│ ├── honglvdeng.(14).cnf.hdb
│ ├── honglvdeng.(15).cnf.cdb
│ ├── honglvdeng.(15).cnf.hdb
│ ├── honglvdeng.(16).cnf.cdb
│ ├── honglvdeng.(16).cnf.hdb
│ ├── honglvdeng.(17).cnf.cdb
│ ├── honglvdeng.(17).cnf.hdb
│ ├── honglvdeng.(18).cnf.cdb
│ ├── honglvdeng.(18).cnf.hdb
│ ├── honglvdeng.(19).cnf.cdb
│ ├── honglvdeng.(19).cnf.hdb
│ ├── honglvdeng.(2).cnf.cdb
│ ├── honglvdeng.(2).cnf.hdb
│ ├── honglvdeng.(3).cnf.cdb
│ ├── honglvdeng.(3).cnf.hdb
│ ├── honglvdeng.(4).cnf.cdb
│ ├── honglvdeng.(4).cnf.hdb
│ ├── honglvdeng.(5).cnf.cdb
│ ├── honglvdeng.(5).cnf.hdb
│ ├── honglvdeng.(6).cnf.cdb
│ ├── honglvdeng.(6).cnf.hdb
│ ├── honglvdeng.(7).cnf.cdb
│ ├── honglvdeng.(7).cnf.hdb
│ ├── honglvdeng.(8).cnf.cdb
│ ├── honglvdeng.(8).cnf.hdb
│ ├── honglvdeng.(9).cnf.cdb
│ ├── honglvdeng.(9).cnf.hdb
│ ├── honglvdeng.asm.qmsg
│ ├── honglvdeng.asm.rdb
│ ├── honglvdeng.asm_labs.ddb
│ ├── honglvdeng.cbx.xml
│ ├── honglvdeng.cmp.bpm
│ ├── honglvdeng.cmp.cdb
│ ├── honglvdeng.cmp.hdb
│ ├── honglvdeng.cmp.idb
│ ├── honglvdeng.cmp.logdb
│ ├── honglvdeng.cmp.rdb
│ ├── honglvdeng.cmp_merge.kpt
│ ├── honglvdeng.cuda_io_sim_cache.31um_ff_1200mv_0c_fast.hsd
│ ├── honglvdeng.cuda_io_sim_cache.31um_ss_1200mv_85c_slow.hsd
│ ├── honglvdeng.cycloneive_io_sim_cache.45um_ff_1200mv_n40c_fast.hsd
│ ├── honglvdeng.cycloneive_io_sim_cache.45um_ii_1200mv_100c_slow.hsd
│ ├── honglvdeng.cycloneive_io_sim_cache.45um_ii_1200mv_85c_slow.hsd
│ ├── honglvdeng.cycloneive_io_sim_cache.45um_ii_1200mv_n40c_slow.hsd
│ ├── honglvdeng.db_info
│ ├── honglvdeng.eda.qmsg
│ ├── honglvdeng.fit.qmsg
│ ├── honglvdeng.hier_info
│ ├── honglvdeng.hif
│ ├── honglvdeng.ipinfo
│ ├── honglvdeng.lpc.html
│ ├── honglvdeng.lpc.rdb
│ ├── honglvdeng.lpc.txt
│ ├── honglvdeng.map.ammdb
│ ├── honglvdeng.map.bpm
│ ├── honglvdeng.map.cdb
│ ├── honglvdeng.map.hdb
│ ├── honglvdeng.map.kpt
│ ├── honglvdeng.map.logdb
│ ├── honglvdeng.map.qmsg
│ ├── honglvdeng.map.rdb
│ ├── honglvdeng.map_bb.cdb
│ ├── honglvdeng.map_bb.hdb
│ ├── honglvdeng.map_bb.logdb
│ ├── honglvdeng.npp.qmsg
│ ├── honglvdeng.pplq.rdb
│ ├── honglvdeng.pre_map.hdb
│ ├── honglvdeng.pti_db_list.ddb
│ ├── honglvdeng.root_partition.map.reg_db.cdb
│ ├── honglvdeng.routing.rdb
│ ├── honglvdeng.rtlv.hdb
│ ├── honglvdeng.rtlv_sg.cdb
│ ├── honglvdeng.rtlv_sg_swap.cdb
│ ├── honglvdeng.sgate.nvd
│ ├── honglvdeng.sgate_sm.nvd
│ ├── honglvdeng.sgdiff.cdb
│ ├── honglvdeng.sgdiff.hdb
│ ├── honglvdeng.sld_design_entry.sci
│ ├── honglvdeng.sld_design_entry_dsc.sci
│ ├── honglvdeng.smart_action.txt
│ ├── honglvdeng.smp_dump.txt
│ ├── honglvdeng.sta.qmsg
│ ├── honglvdeng.sta.rdb
│ ├── honglvdeng.sta_cmp.7_slow_1200mv_100c.tdb
│ ├── honglvdeng.tis_db_list.ddb
│ ├── honglvdeng.tiscmp.fast_1200mv_n40c.ddb
│ ├── honglvdeng.tiscmp.fastest_slow_1200mv_85c.ddb
│ ├── honglvdeng.tiscmp.fastest_slow_1200mv_n40c.ddb
│ ├── honglvdeng.tiscmp.slow_1200mv_100c.ddb
│ ├── honglvdeng.tiscmp.slow_1200mv_n40c.ddb
│ ├── honglvdeng.tmw_info
│ ├── honglvdeng.vpr.ammdb
│ ├── logic_util_heursitic.dat
│ ├── lpm_divide_0jm.tdf
│ ├── lpm_divide_3bm.tdf
│ ├── lpm_divide_jhm.tdf
│ ├── lpm_divide_m9m.tdf
│ ├── lpm_divide_nhm.tdf
│ ├── lpm_divide_q9m.tdf
│ ├── prev_cmp_honglvdeng.qmsg
│ ├── sign_div_unsign_bkh.tdf
│ └── sign_div_unsign_olh.tdf
├── div.v
├── div.v.bak
├── div_SMG.v
├── div_SMG.v.bak
├── honglvdeng.qpf
├── honglvdeng.qsf
├── honglvdeng.qws
├── honglvdeng.v
├── honglvdeng.v.bak
├── incremental_db
│ ├── README
│ └── compiled_partitions
│ ├── honglvdeng.db_info
│ ├── honglvdeng.root_partition.cmp.ammdb
│ ├── honglvdeng.root_partition.cmp.cdb
│ ├── honglvdeng.root_partition.cmp.dfp
│ ├── honglvdeng.root_partition.cmp.hdb
│ ├── honglvdeng.root_partition.cmp.logdb
│ ├── honglvdeng.root_partition.cmp.rcfdb
│ ├── honglvdeng.root_partition.map.cdb
│ ├── honglvdeng.root_partition.map.dpi
│ ├── honglvdeng.root_partition.map.hbdb.cdb
│ ├── honglvdeng.root_partition.map.hbdb.hb_info
│ ├── honglvdeng.root_partition.map.hbdb.hdb
│ ├── honglvdeng.root_partition.map.hbdb.sig
│ ├── honglvdeng.root_partition.map.hdb
│ └── honglvdeng.root_partition.map.kpt
├── output_files
│ ├── honglvdeng.asm.rpt
│ ├── honglvdeng.cdf
│ ├── honglvdeng.done
│ ├── honglvdeng.eda.rpt
│ ├── honglvdeng.fit.rpt
│ ├── honglvdeng.fit.smsg
│ ├── honglvdeng.fit.summary
│ ├── honglvdeng.flow.rpt
│ ├── honglvdeng.jdi
│ ├── honglvdeng.map.rpt
│ ├── honglvdeng.map.smsg
│ ├── honglvdeng.map.summary
│ ├── honglvdeng.pin
│ ├── honglvdeng.sof
│ ├── honglvdeng.sta.rpt
│ └── honglvdeng.sta.summary
└── simulation
├── modelsim
│ ├── honglvdeng.sft
│ ├── honglvdeng.vho
│ ├── honglvdeng_8_1200mv_0c_slow.vho
│ ├── honglvdeng_8_1200mv_0c_vhd_slow.sdo
│ ├── honglvdeng_8_1200mv_85c_slow.vho
│ ├── honglvdeng_8_1200mv_85c_vhd_slow.sdo
│ ├── honglvdeng_min_1200mv_0c_fast.vho
│ ├── honglvdeng_min_1200mv_0c_vhd_fast.sdo
│ ├── honglvdeng_modelsim.xrf
│ └── honglvdeng_vhd.sdo
└── qsim
├── Waveform.vwf.vt
├── honglvdeng.do
├── honglvdeng.msim.vcd
├── honglvdeng.sft
├── honglvdeng.sim.vwf
├── honglvdeng.vo
├── honglvdeng_7_1200mv_-40c_slow.vo
├── honglvdeng_7_1200mv_-40c_v_slow.sdo
├── honglvdeng_7_1200mv_100c_slow.vo
├── honglvdeng_7_1200mv_100c_v_slow.sdo
├── honglvdeng_8_1200mv_0c_slow.vo
├── honglvdeng_8_1200mv_0c_v_slow.sdo
├── honglvdeng_8_1200mv_85c_slow.vo
├── honglvdeng_8_1200mv_85c_v_slow.sdo
├── honglvdeng_min_1200mv_-40c_fast.vo
├── honglvdeng_min_1200mv_-40c_v_fast.sdo
├── honglvdeng_min_1200mv_0c_fast.vo
├── honglvdeng_min_1200mv_0c_v_fast.sdo
├── honglvdeng_modelsim.xrf
├── honglvdeng_v.sdo
├── honglvdeng_v.sdo_typ.csd
├── transcript
└── work
├── _info
├── _temp
├── _vmake
├── honglvdeng
│ ├── _primary.dat
│ ├── _primary.dbs
│ ├── _primary.vhd
│ ├── verilog.prw
│ └── verilog.psm
├── honglvdeng_vlg_check_tst
│ ├── _primary.dat
│ ├── _primary.dbs
│ ├── _primary.vhd
│ ├── verilog.prw
│ └── verilog.psm
├── honglvdeng_vlg_sample_tst
│ ├── _primary.dat
│ ├── _primary.dbs
│ ├── _primary.vhd
│ ├── verilog.prw
│ └── verilog.psm
└── honglvdeng_vlg_vec_tst
├── _primary.dat
├── _primary.dbs
├── _primary.vhd
├── verilog.prw
└── verilog.psm
13 directories, 219 files
小贴士
感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。
- 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
- 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
- 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
- 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。
关于好例子网
本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明
网友评论
我要评论