在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → 流水线有符号除法器的FPGA实现

流水线有符号除法器的FPGA实现

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:6.00M
  • 下载次数:10
  • 浏览次数:413
  • 发布时间:2020-10-26
  • 实例类别:一般编程问题
  • 发 布 人:robot666
  • 文件格式:.zip
  • 所需积分:2
 

实例介绍

【实例简介】
流水线有符号除法器FPGA实现,可直接仿真,内附除法器原理及激励文件
【实例截图】
【核心代码】
stream_divider
└── stream_divider
├── db
│   ├── altsyncram_s5b1.tdf
│   ├── cmpr_lkc.tdf
│   ├── cntr_beh.tdf
│   ├── cntr_luf.tdf
│   ├── logic_util_heursitic.dat
│   ├── prev_cmp_stream_divider.qmsg
│   ├── shift_taps_8om.tdf
│   ├── stream_divider.(0).cnf.cdb
│   ├── stream_divider.(0).cnf.hdb
│   ├── stream_divider.(1).cnf.cdb
│   ├── stream_divider.(1).cnf.hdb
│   ├── stream_divider.(2).cnf.cdb
│   ├── stream_divider.(2).cnf.hdb
│   ├── stream_divider.(3).cnf.cdb
│   ├── stream_divider.(3).cnf.hdb
│   ├── stream_divider.(4).cnf.cdb
│   ├── stream_divider.(4).cnf.hdb
│   ├── stream_divider.(5).cnf.cdb
│   ├── stream_divider.(5).cnf.hdb
│   ├── stream_divider.(6).cnf.cdb
│   ├── stream_divider.(6).cnf.hdb
│   ├── stream_divider.(7).cnf.cdb
│   ├── stream_divider.(7).cnf.hdb
│   ├── stream_divider.(8).cnf.cdb
│   ├── stream_divider.(8).cnf.hdb
│   ├── stream_divider.asm_labs.ddb
│   ├── stream_divider.asm.qmsg
│   ├── stream_divider.asm.rdb
│   ├── stream_divider.cbx.xml
│   ├── stream_divider.cmp.bpm
│   ├── stream_divider.cmp.cdb
│   ├── stream_divider.cmp.hdb
│   ├── stream_divider.cmp.idb
│   ├── stream_divider.cmp.kpt
│   ├── stream_divider.cmp.logdb
│   ├── stream_divider.cmp_merge.kpt
│   ├── stream_divider.cmp.rdb
│   ├── stream_divider.db_info
│   ├── stream_divider.eda.qmsg
│   ├── stream_divider.fit.qmsg
│   ├── stream_divider.hier_info
│   ├── stream_divider.hif
│   ├── stream_divider.ipinfo
│   ├── stream_divider.lpc.html
│   ├── stream_divider.lpc.rdb
│   ├── stream_divider.lpc.txt
│   ├── stream_divider.map.ammdb
│   ├── stream_divider.map_bb.cdb
│   ├── stream_divider.map_bb.hdb
│   ├── stream_divider.map_bb.logdb
│   ├── stream_divider.map.bpm
│   ├── stream_divider.map.cdb
│   ├── stream_divider.map.hdb
│   ├── stream_divider.map.kpt
│   ├── stream_divider.map.logdb
│   ├── stream_divider.map.qmsg
│   ├── stream_divider.map.rdb
│   ├── stream_divider.pre_map.hdb
│   ├── stream_divider.pti_db_list.ddb
│   ├── stream_divider.root_partition.map.reg_db.cdb
│   ├── stream_divider.routing.rdb
│   ├── stream_divider.rtlv.hdb
│   ├── stream_divider.rtlv_sg.cdb
│   ├── stream_divider.rtlv_sg_swap.cdb
│   ├── stream_divider.sgdiff.cdb
│   ├── stream_divider.sgdiff.hdb
│   ├── stream_divider.sld_design_entry_dsc.sci
│   ├── stream_divider.sld_design_entry.sci
│   ├── stream_divider.smart_action.txt
│   ├── stream_divider.sta_cmp.6_slow_1200mv_85c.tdb
│   ├── stream_divider.sta.qmsg
│   ├── stream_divider.sta.rdb
│   ├── stream_divider.stingray_io_sim_cache.99um_ff_1200mv_0c_fast.hsd
│   ├── stream_divider.stingray_io_sim_cache.99um_tt_1200mv_0c_slow.hsd
│   ├── stream_divider.stingray_io_sim_cache.99um_tt_1200mv_85c_slow.hsd
│   ├── stream_divider.syn_hier_info
│   ├── stream_divider.tiscmp.fast_1200mv_0c.ddb
│   ├── stream_divider.tiscmp.slow_1200mv_0c.ddb
│   ├── stream_divider.tiscmp.slow_1200mv_85c.ddb
│   ├── stream_divider.tis_db_list.ddb
│   ├── stream_divider.tmw_info
│   └── stream_divider.vpr.ammdb
├── incremental_db
│   ├── compiled_partitions
│   │   ├── stream_divider.db_info
│   │   ├── stream_divider.root_partition.cmp.ammdb
│   │   ├── stream_divider.root_partition.cmp.cdb
│   │   ├── stream_divider.root_partition.cmp.dfp
│   │   ├── stream_divider.root_partition.cmp.hdb
│   │   ├── stream_divider.root_partition.cmp.kpt
│   │   ├── stream_divider.root_partition.cmp.logdb
│   │   ├── stream_divider.root_partition.cmp.rcfdb
│   │   ├── stream_divider.root_partition.map.cdb
│   │   ├── stream_divider.root_partition.map.dpi
│   │   ├── stream_divider.root_partition.map.hbdb.cdb
│   │   ├── stream_divider.root_partition.map.hbdb.hb_info
│   │   ├── stream_divider.root_partition.map.hbdb.hdb
│   │   ├── stream_divider.root_partition.map.hbdb.sig
│   │   ├── stream_divider.root_partition.map.hdb
│   │   └── stream_divider.root_partition.map.kpt
│   └── README
├── initpintu_副本.jpg
├── output_files
│   ├── stream_divider.asm.rpt
│   ├── stream_divider.done
│   ├── stream_divider.eda.rpt
│   ├── stream_divider.fit.rpt
│   ├── stream_divider.fit.smsg
│   ├── stream_divider.fit.summary
│   ├── stream_divider.flow.rpt
│   ├── stream_divider.jdi
│   ├── stream_divider.map.rpt
│   ├── stream_divider.map.smsg
│   ├── stream_divider.map.summary
│   ├── stream_divider.pin
│   ├── stream_divider.sof
│   ├── stream_divider.sta.rpt
│   └── stream_divider.sta.summary
├── simulation
│   └── modelsim
│   ├── modelsim.ini
│   ├── msim_transcript
│   ├── rtl_work
│   │   ├── _info
│   │   ├── initial_module
│   │   │   ├── _primary.dat
│   │   │   ├── _primary.dbs
│   │   │   ├── _primary.vhd
│   │   │   ├── verilog.prw
│   │   │   └── verilog.psm
│   │   ├── stream_divider
│   │   │   ├── _primary.dat
│   │   │   ├── _primary.dbs
│   │   │   ├── _primary.vhd
│   │   │   ├── verilog.prw
│   │   │   └── verilog.psm
│   │   ├── stream_divider_vlg_tst
│   │   │   ├── _primary.dat
│   │   │   ├── _primary.dbs
│   │   │   ├── _primary.vhd
│   │   │   ├── verilog.prw
│   │   │   └── verilog.psm
│   │   ├── task_module
│   │   │   ├── _primary.dat
│   │   │   ├── _primary.dbs
│   │   │   ├── _primary.vhd
│   │   │   ├── verilog.prw
│   │   │   └── verilog.psm
│   │   └── _vmake
│   ├── stream_divider_6_1200mv_0c_slow.vo
│   ├── stream_divider_6_1200mv_0c_v_slow.sdo
│   ├── stream_divider_6_1200mv_85c_slow.vo
│   ├── stream_divider_6_1200mv_85c_v_slow.sdo
│   ├── stream_divider_min_1200mv_0c_fast.vo
│   ├── stream_divider_min_1200mv_0c_v_fast.sdo
│   ├── stream_divider_modelsim.xrf
│   ├── stream_divider_run_msim_rtl_verilog.do
│   ├── stream_divider_run_msim_rtl_verilog.do.bak
│   ├── stream_divider.sft
│   ├── stream_divider.vo
│   ├── stream_divider_v.sdo
│   ├── stream_divider.vt
│   ├── stream_divider.vt.bak
│   └── vsim.wlf
├── stream_divider_nativelink_simulation.rpt
├── stream_divider.qpf
├── stream_divider.qsf
├── stream_divider.qws
├── stream_divider.v
├── stream_divider.v.bak
└── 微信图片_20180802085838.jpg

12 directories, 161 files

标签:

实例下载地址

流水线有符号除法器的FPGA实现

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警