在好例子网,分享、交流、成长!
您当前所在位置:首页Others 开发实例一般编程问题 → 基于vhdl的cpu设计

基于vhdl的cpu设计

一般编程问题

下载此实例
  • 开发语言:Others
  • 实例大小:3.64M
  • 下载次数:5
  • 浏览次数:86
  • 发布时间:2020-09-25
  • 实例类别:一般编程问题
  • 发 布 人:robot666
  • 文件格式:.rar
  • 所需积分:2
 

实例介绍

【实例简介】
基于vhdl的cpu设计,使用quartus2编写的,有详细的设计代码和说明文档,以及使用的说明实例
【实例截图】
【核心代码】
CPU
├── CPU
│   ├── ~$PU实验报告.doc
│   ├── ACC.bsf
│   ├── ACC.vhd
│   ├── ACC.vhd.bak
│   ├── ALU.bsf
│   ├── ALU.vhd
│   ├── ALU.vhd.bak
│   ├── BR.bsf
│   ├── BR.vhd
│   ├── BR.vhd.bak
│   ├── CAR.bsf
│   ├── CAR.vhd
│   ├── CAR.vhd.bak
│   ├── clusters.txt
│   ├── Control_Memory.bsf
│   ├── Control_Memory.vhd
│   ├── Control_Memory.vhd.bak
│   ├── CPU.asm.rpt
│   ├── CPU_assignment_defaults.qdf
│   ├── CPU.bdf
│   ├── CPU_description.txt
│   ├── CPU.done
│   ├── CPU.dpf
│   ├── CPU.fit.rpt
│   ├── CPU.fit.smsg
│   ├── CPU.fit.summary
│   ├── CPU.flow.rpt
│   ├── CPU.map.rpt
│   ├── CPU.map.summary
│   ├── CPU.mif_update.rpt
│   ├── CPU.pin
│   ├── CPU.pof
│   ├── CPU.qpf
│   ├── CPU.qsf
│   ├── CPU.qws
│   ├── CPU.sim.rpt
│   ├── CPU.sof
│   ├── CPU.tan.rpt
│   ├── CPU.tan.summary
│   ├── CPU.vwf
│   ├── CTRL.bsf
│   ├── CTRL.vhd
│   ├── CTRL.vhd.bak
│   ├── db
│   │   ├── add_sub_09h.tdf
│   │   ├── add_sub_8ch.tdf
│   │   ├── add_sub_alh.tdf
│   │   ├── add_sub_blh.tdf
│   │   ├── add_sub_cah.tdf
│   │   ├── add_sub_eah.tdf
│   │   ├── add_sub_fah.tdf
│   │   ├── add_sub_fnh.tdf
│   │   ├── add_sub_gah.tdf
│   │   ├── add_sub_hah.tdf
│   │   ├── add_sub_iah.tdf
│   │   ├── add_sub_ioh.tdf
│   │   ├── add_sub_jah.tdf
│   │   ├── add_sub_joh.tdf
│   │   ├── add_sub_kdh.tdf
│   │   ├── add_sub_mdh.tdf
│   │   ├── add_sub_ndh.tdf
│   │   ├── add_sub_nqh.tdf
│   │   ├── add_sub_odh.tdf
│   │   ├── add_sub_pdh.tdf
│   │   ├── add_sub_qdh.tdf
│   │   ├── add_sub_rdh.tdf
│   │   ├── altsyncram_6mc1.tdf
│   │   ├── altsyncram_c7a1.tdf
│   │   ├── altsyncram_r971.tdf
│   │   ├── CPU.(0).cnf.cdb
│   │   ├── CPU.(0).cnf.hdb
│   │   ├── CPU.(10).cnf.cdb
│   │   ├── CPU.(10).cnf.hdb
│   │   ├── CPU.(11).cnf.cdb
│   │   ├── CPU.(11).cnf.hdb
│   │   ├── CPU.(12).cnf.cdb
│   │   ├── CPU.(12).cnf.hdb
│   │   ├── CPU.(13).cnf.cdb
│   │   ├── CPU.(13).cnf.hdb
│   │   ├── CPU.(14).cnf.cdb
│   │   ├── CPU.(14).cnf.hdb
│   │   ├── CPU.(15).cnf.cdb
│   │   ├── CPU.(15).cnf.hdb
│   │   ├── CPU.(16).cnf.cdb
│   │   ├── CPU.(16).cnf.hdb
│   │   ├── CPU.(17).cnf.cdb
│   │   ├── CPU.(17).cnf.hdb
│   │   ├── CPU.(18).cnf.cdb
│   │   ├── CPU.(18).cnf.hdb
│   │   ├── CPU.(19).cnf.cdb
│   │   ├── CPU.(19).cnf.hdb
│   │   ├── CPU.(1).cnf.cdb
│   │   ├── CPU.(1).cnf.hdb
│   │   ├── CPU.(20).cnf.cdb
│   │   ├── CPU.(20).cnf.hdb
│   │   ├── CPU.(21).cnf.cdb
│   │   ├── CPU.(21).cnf.hdb
│   │   ├── CPU.(22).cnf.cdb
│   │   ├── CPU.(22).cnf.hdb
│   │   ├── CPU.(23).cnf.cdb
│   │   ├── CPU.(23).cnf.hdb
│   │   ├── CPU.(24).cnf.cdb
│   │   ├── CPU.(24).cnf.hdb
│   │   ├── CPU.(25).cnf.cdb
│   │   ├── CPU.(25).cnf.hdb
│   │   ├── CPU.(26).cnf.cdb
│   │   ├── CPU.(26).cnf.hdb
│   │   ├── CPU.(27).cnf.cdb
│   │   ├── CPU.(27).cnf.hdb
│   │   ├── CPU.(28).cnf.cdb
│   │   ├── CPU.(28).cnf.hdb
│   │   ├── CPU.(29).cnf.cdb
│   │   ├── CPU.(29).cnf.hdb
│   │   ├── CPU.(2).cnf.cdb
│   │   ├── CPU.(2).cnf.hdb
│   │   ├── CPU.(30).cnf.cdb
│   │   ├── CPU.(30).cnf.hdb
│   │   ├── CPU.(31).cnf.cdb
│   │   ├── CPU.(31).cnf.hdb
│   │   ├── CPU.(32).cnf.cdb
│   │   ├── CPU.(32).cnf.hdb
│   │   ├── CPU.(33).cnf.cdb
│   │   ├── CPU.(33).cnf.hdb
│   │   ├── CPU.(34).cnf.cdb
│   │   ├── CPU.(34).cnf.hdb
│   │   ├── CPU.(35).cnf.cdb
│   │   ├── CPU.(35).cnf.hdb
│   │   ├── CPU.(36).cnf.cdb
│   │   ├── CPU.(36).cnf.hdb
│   │   ├── CPU.(37).cnf.cdb
│   │   ├── CPU.(37).cnf.hdb
│   │   ├── CPU.(38).cnf.cdb
│   │   ├── CPU.(38).cnf.hdb
│   │   ├── CPU.(39).cnf.cdb
│   │   ├── CPU.(39).cnf.hdb
│   │   ├── CPU.(3).cnf.cdb
│   │   ├── CPU.(3).cnf.hdb
│   │   ├── CPU.(40).cnf.cdb
│   │   ├── CPU.(40).cnf.hdb
│   │   ├── CPU.(41).cnf.cdb
│   │   ├── CPU.(41).cnf.hdb
│   │   ├── CPU.(42).cnf.cdb
│   │   ├── CPU.(42).cnf.hdb
│   │   ├── CPU.(43).cnf.cdb
│   │   ├── CPU.(43).cnf.hdb
│   │   ├── CPU.(44).cnf.cdb
│   │   ├── CPU.(44).cnf.hdb
│   │   ├── CPU.(45).cnf.cdb
│   │   ├── CPU.(45).cnf.hdb
│   │   ├── CPU.(46).cnf.cdb
│   │   ├── CPU.(46).cnf.hdb
│   │   ├── CPU.(47).cnf.cdb
│   │   ├── CPU.(47).cnf.hdb
│   │   ├── CPU.(48).cnf.cdb
│   │   ├── CPU.(48).cnf.hdb
│   │   ├── CPU.(49).cnf.cdb
│   │   ├── CPU.(49).cnf.hdb
│   │   ├── CPU.(4).cnf.cdb
│   │   ├── CPU.(4).cnf.hdb
│   │   ├── CPU.(50).cnf.cdb
│   │   ├── CPU.(50).cnf.hdb
│   │   ├── CPU.(51).cnf.cdb
│   │   ├── CPU.(51).cnf.hdb
│   │   ├── CPU.(52).cnf.cdb
│   │   ├── CPU.(52).cnf.hdb
│   │   ├── CPU.(53).cnf.cdb
│   │   ├── CPU.(53).cnf.hdb
│   │   ├── CPU.(54).cnf.cdb
│   │   ├── CPU.(54).cnf.hdb
│   │   ├── CPU.(55).cnf.cdb
│   │   ├── CPU.(55).cnf.hdb
│   │   ├── CPU.(56).cnf.cdb
│   │   ├── CPU.(56).cnf.hdb
│   │   ├── CPU.(57).cnf.cdb
│   │   ├── CPU.(57).cnf.hdb
│   │   ├── CPU.(58).cnf.cdb
│   │   ├── CPU.(58).cnf.hdb
│   │   ├── CPU.(59).cnf.cdb
│   │   ├── CPU.(59).cnf.hdb
│   │   ├── CPU.(5).cnf.cdb
│   │   ├── CPU.(5).cnf.hdb
│   │   ├── CPU.(60).cnf.cdb
│   │   ├── CPU.(60).cnf.hdb
│   │   ├── CPU.(61).cnf.cdb
│   │   ├── CPU.(61).cnf.hdb
│   │   ├── CPU.(62).cnf.cdb
│   │   ├── CPU.(62).cnf.hdb
│   │   ├── CPU.(63).cnf.cdb
│   │   ├── CPU.(63).cnf.hdb
│   │   ├── CPU.(64).cnf.cdb
│   │   ├── CPU.(64).cnf.hdb
│   │   ├── CPU.(65).cnf.cdb
│   │   ├── CPU.(65).cnf.hdb
│   │   ├── CPU.(66).cnf.cdb
│   │   ├── CPU.(66).cnf.hdb
│   │   ├── CPU.(67).cnf.cdb
│   │   ├── CPU.(67).cnf.hdb
│   │   ├── CPU.(68).cnf.cdb
│   │   ├── CPU.(68).cnf.hdb
│   │   ├── CPU.(69).cnf.cdb
│   │   ├── CPU.(69).cnf.hdb
│   │   ├── CPU.(6).cnf.cdb
│   │   ├── CPU.(6).cnf.hdb
│   │   ├── CPU.(70).cnf.cdb
│   │   ├── CPU.(70).cnf.hdb
│   │   ├── CPU.(71).cnf.cdb
│   │   ├── CPU.(71).cnf.hdb
│   │   ├── CPU.(72).cnf.cdb
│   │   ├── CPU.(72).cnf.hdb
│   │   ├── CPU.(73).cnf.cdb
│   │   ├── CPU.(73).cnf.hdb
│   │   ├── CPU.(74).cnf.cdb
│   │   ├── CPU.(74).cnf.hdb
│   │   ├── CPU.(75).cnf.cdb
│   │   ├── CPU.(75).cnf.hdb
│   │   ├── CPU.(7).cnf.cdb
│   │   ├── CPU.(7).cnf.hdb
│   │   ├── CPU.(8).cnf.cdb
│   │   ├── CPU.(8).cnf.hdb
│   │   ├── CPU.(9).cnf.cdb
│   │   ├── CPU.(9).cnf.hdb
│   │   ├── CPU.asm.qmsg
│   │   ├── CPU.cbx.xml
│   │   ├── CPU.cmp.cdb
│   │   ├── CPU.cmp.hdb
│   │   ├── CPU.cmp.logdb
│   │   ├── CPU.cmp.rdb
│   │   ├── CPU.db_info
│   │   ├── CPU.dbp
│   │   ├── CPU.eco.cdb
│   │   ├── CPU.eds_overflow
│   │   ├── CPU.fit.qmsg
│   │   ├── CPU.fnsim.hdb
│   │   ├── CPU.fnsim.qmsg
│   │   ├── CPU.hier_info
│   │   ├── CPU.hif
│   │   ├── CPU.map_bb.logdb
│   │   ├── CPU.map.cdb
│   │   ├── CPU.map.ecobp
│   │   ├── CPU.map.hdb
│   │   ├── CPU.map.logdb
│   │   ├── CPU.map.qmsg
│   │   ├── CPU.mif_update.qmsg
│   │   ├── CPU.pre_map.cdb
│   │   ├── CPU.pre_map.hdb
│   │   ├── CPU.psp
│   │   ├── CPU.pss
│   │   ├── CPU.rtlv.hdb
│   │   ├── CPU.rtlv_sg.cdb
│   │   ├── CPU.rtlv_sg_swap.cdb
│   │   ├── CPU.sgdiff.cdb
│   │   ├── CPU.sgdiff.hdb
│   │   ├── CPU.sim.cvwf
│   │   ├── CPU.simfam
│   │   ├── CPU.sim.qmsg
│   │   ├── CPU.sim.qrpt
│   │   ├── CPU.sim.rdb
│   │   ├── CPU.sld_design_entry_dsc.sci
│   │   ├── CPU.sld_design_entry.sci
│   │   ├── CPU.syn_hier_info
│   │   ├── CPU.tan.qmsg
│   │   ├── CPU.tis_db_list.ddb
│   │   ├── mult_5n01.tdf
│   │   ├── mult_8n01.tdf
│   │   ├── mult_b011.tdf
│   │   ├── mult_tj01.tdf
│   │   ├── mux_crc.tdf
│   │   ├── mux_frc.tdf
│   │   ├── prev_cmp_CPU.asm.qmsg
│   │   ├── prev_cmp_CPU.fit.qmsg
│   │   ├── prev_cmp_CPU.map.qmsg
│   │   ├── prev_cmp_CPU.mif_update.qmsg
│   │   ├── prev_cmp_CPU.qmsg
│   │   ├── prev_cmp_CPU.sim.qmsg
│   │   ├── prev_cmp_CPU.tan.qmsg
│   │   └── wed.wsf
│   ├── IR.bsf
│   ├── IR.vhd
│   ├── IR.vhd.bak
│   ├── lpm_ram_dq0.bsf
│   ├── lpm_ram_dq0.cmp
│   ├── lpm_ram_dq0.vhd
│   ├── lpm_ram_dq0_wave0.jpg
│   ├── lpm_ram_dq0_wave1.jpg
│   ├── lpm_ram_dq0_waveforms.html
│   ├── lpm_ram_dq.bdf
│   ├── lpm_ram_dq.mif
│   ├── lpm_rom0.bsf
│   ├── lpm_rom0.cmp
│   ├── lpm_rom0.vhd
│   ├── lpm_rom0_wave0.jpg
│   ├── lpm_rom0_waveforms.html
│   ├── lpm_rom.mif
│   ├── MAR.bsf
│   ├── MAR.vhd
│   ├── MAR.vhd.bak
│   ├── MBR.bsf
│   ├── MBR.vhd
│   ├── MBR.vhd.bak
│   ├── MR.bsf
│   ├── MR.vhd
│   ├── MR.vhd.bak
│   ├── PC.bsf
│   ├── PC.vhd
│   ├── PC.vhd.bak
│   └── prev_cmp_CPU.qmsg
└── cpu报告.doc

2 directories, 306 files

标签:

实例下载地址

基于vhdl的cpu设计

不能下载?内容有错? 点击这里报错 + 投诉 + 提问

好例子网口号:伸出你的我的手 — 分享

网友评论

发表评论

(您的评论需要经过审核才能显示)

查看所有0条评论>>

小贴士

感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。

  • 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
  • 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
  • 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
  • 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。

关于好例子网

本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明

;
报警