实例介绍
verilog工程 大家抓紧下载吧 真的很有用 求粉
【实例截图】
【核心代码】
04209736栾小凡
├── cpu
│ ├── control_memory_bb.v
│ ├── control_memory_inst.v
│ ├── control_memory.qip
│ ├── control_memory.v
│ ├── control_memory_wave0.jpg
│ ├── control_memory_waveforms.html
│ ├── cpu.asm.rpt
│ ├── cpu.done
│ ├── cpu.dpf
│ ├── cpu.eda.rpt
│ ├── cpu.fit.rpt
│ ├── cpu.fit.smsg
│ ├── cpu.fit.summary
│ ├── cpu.flow.rpt
│ ├── cpu.map.rpt
│ ├── cpu.map.smsg
│ ├── cpu.map.summary
│ ├── cpu.mif
│ ├── cpu_nativelink_simulation.rpt
│ ├── cpu.pin
│ ├── cpu.pof
│ ├── cpu.qpf
│ ├── cpu.qsf
│ ├── cpu.qws
│ ├── cpu.sim.rpt
│ ├── cpu.sof
│ ├── cpu.tan.rpt
│ ├── cpu.tan.summary
│ ├── cpu.v
│ ├── cpu.v.bak
│ ├── cpu.vwf
│ ├── db
│ │ ├── add_sub_lkc.tdf
│ │ ├── add_sub_mkc.tdf
│ │ ├── altsyncram_br61.tdf
│ │ ├── altsyncram_tkc1.tdf
│ │ ├── altsyncram_vsa1.tdf
│ │ ├── alt_u_div_s5f.tdf
│ │ ├── cpu.(0).cnf.cdb
│ │ ├── cpu.(0).cnf.hdb
│ │ ├── cpu.(10).cnf.cdb
│ │ ├── cpu.(10).cnf.hdb
│ │ ├── cpu.(11).cnf.cdb
│ │ ├── cpu.(11).cnf.hdb
│ │ ├── cpu.(12).cnf.cdb
│ │ ├── cpu.(12).cnf.hdb
│ │ ├── cpu.(13).cnf.cdb
│ │ ├── cpu.(13).cnf.hdb
│ │ ├── cpu.(14).cnf.cdb
│ │ ├── cpu.(14).cnf.hdb
│ │ ├── cpu.(15).cnf.cdb
│ │ ├── cpu.(15).cnf.hdb
│ │ ├── cpu.(1).cnf.cdb
│ │ ├── cpu.(1).cnf.hdb
│ │ ├── cpu.(2).cnf.cdb
│ │ ├── cpu.(2).cnf.hdb
│ │ ├── cpu.(3).cnf.cdb
│ │ ├── cpu.(3).cnf.hdb
│ │ ├── cpu.(4).cnf.cdb
│ │ ├── cpu.(4).cnf.hdb
│ │ ├── cpu.(5).cnf.cdb
│ │ ├── cpu.(5).cnf.hdb
│ │ ├── cpu.(6).cnf.cdb
│ │ ├── cpu.(6).cnf.hdb
│ │ ├── cpu.(7).cnf.cdb
│ │ ├── cpu.(7).cnf.hdb
│ │ ├── cpu.(8).cnf.cdb
│ │ ├── cpu.(8).cnf.hdb
│ │ ├── cpu.(9).cnf.cdb
│ │ ├── cpu.(9).cnf.hdb
│ │ ├── cpu.ae.hdb
│ │ ├── cpu.asm_labs.ddb
│ │ ├── cpu.asm.qmsg
│ │ ├── cpu.cbx.xml
│ │ ├── cpu.cmp0.ddb
│ │ ├── cpu.cmp2.ddb
│ │ ├── cpu.cmp.bpm
│ │ ├── cpu.cmp.cdb
│ │ ├── cpu.cmp.ecobp
│ │ ├── cpu.cmp.hdb
│ │ ├── cpu.cmp.kpt
│ │ ├── cpu.cmp.logdb
│ │ ├── cpu.cmp_merge.kpt
│ │ ├── cpu.cmp.rdb
│ │ ├── cpu.cmp.tdb
│ │ ├── cpu.db_info
│ │ ├── cpu.eco.cdb
│ │ ├── cpu.eda.qmsg
│ │ ├── cpu.eds_overflow
│ │ ├── cpu.fit.qmsg
│ │ ├── cpu_global_asgn_op.abo
│ │ ├── cpu.hier_info
│ │ ├── cpu.hif
│ │ ├── cpu.lpc.html
│ │ ├── cpu.lpc.rdb
│ │ ├── cpu.lpc.txt
│ │ ├── cpu.map_bb.cdb
│ │ ├── cpu.map_bb.hdb
│ │ ├── cpu.map_bb.logdb
│ │ ├── cpu.map.bpm
│ │ ├── cpu.map.cdb
│ │ ├── cpu.map.ecobp
│ │ ├── cpu.map.hdb
│ │ ├── cpu.map.kpt
│ │ ├── cpu.map.logdb
│ │ ├── cpu.map.qmsg
│ │ ├── cpu.pre_map.cdb
│ │ ├── cpu.pre_map.hdb
│ │ ├── cpu.rpp.qmsg
│ │ ├── cpu.rtlv.hdb
│ │ ├── cpu.rtlv_sg.cdb
│ │ ├── cpu.rtlv_sg_swap.cdb
│ │ ├── cpu.sgate.rvd
│ │ ├── cpu.sgate_sm.rvd
│ │ ├── cpu.sgdiff.cdb
│ │ ├── cpu.sgdiff.hdb
│ │ ├── cpu.sim.cvwf
│ │ ├── cpu.sim.hdb
│ │ ├── cpu.sim.qmsg
│ │ ├── cpu.sim.rdb
│ │ ├── cpu.sld_design_entry_dsc.sci
│ │ ├── cpu.sld_design_entry.sci
│ │ ├── cpu.syn_hier_info
│ │ ├── cpu.tan.qmsg
│ │ ├── cpu.tis_db_list.ddb
│ │ ├── lpm_divide_3gm.tdf
│ │ ├── mult_9v01.tdf
│ │ ├── prev_cmp_cpu.asm.qmsg
│ │ ├── prev_cmp_cpu.eda.qmsg
│ │ ├── prev_cmp_cpu.fit.qmsg
│ │ ├── prev_cmp_cpu.map.qmsg
│ │ ├── prev_cmp_cpu.qmsg
│ │ ├── prev_cmp_cpu.sim.qmsg
│ │ ├── prev_cmp_cpu.tan.qmsg
│ │ ├── sign_div_unsign_dnh.tdf
│ │ └── wed.wsf
│ ├── dq_bb.v
│ ├── dq_inst.v
│ ├── dq.qip
│ ├── dq.v
│ ├── dq_wave0.jpg
│ ├── dq_wave1.jpg
│ ├── dq_waveforms.html
│ ├── incremental_db
│ │ ├── compiled_partitions
│ │ │ ├── cpu.root_partition.cmp.atm
│ │ │ ├── cpu.root_partition.cmp.cfm
│ │ │ ├── cpu.root_partition.cmp.dfp
│ │ │ ├── cpu.root_partition.cmp.hdbx
│ │ │ ├── cpu.root_partition.cmp.kpt
│ │ │ ├── cpu.root_partition.cmp.logdb
│ │ │ ├── cpu.root_partition.cmp.rcf
│ │ │ ├── cpu.root_partition.map.atm
│ │ │ ├── cpu.root_partition.map.dpi
│ │ │ ├── cpu.root_partition.map.hdbx
│ │ │ └── cpu.root_partition.map.kpt
│ │ └── README
│ ├── ram_bb.v
│ ├── ram.bsf
│ ├── ram_inst.v
│ ├── ram.mif
│ ├── ram.qip
│ ├── ram.v
│ ├── ram_wave0.jpg
│ ├── ram_wave1.jpg
│ ├── ram_waveforms.html
│ ├── simulation
│ │ └── modelsim
│ │ ├── cpu_modelsim.xrf
│ │ ├── cpu_run_msim_gate_verilog.do
│ │ ├── cpu_run_msim_gate_verilog.do.bak
│ │ ├── cpu_run_msim_gate_verilog.do.bak1
│ │ ├── cpu_run_msim_gate_verilog.do.bak10
│ │ ├── cpu_run_msim_gate_verilog.do.bak11
│ │ ├── cpu_run_msim_gate_verilog.do.bak2
│ │ ├── cpu_run_msim_gate_verilog.do.bak3
│ │ ├── cpu_run_msim_gate_verilog.do.bak4
│ │ ├── cpu_run_msim_gate_verilog.do.bak5
│ │ ├── cpu_run_msim_gate_verilog.do.bak6
│ │ ├── cpu_run_msim_gate_verilog.do.bak7
│ │ ├── cpu_run_msim_gate_verilog.do.bak8
│ │ ├── cpu_run_msim_gate_verilog.do.bak9
│ │ ├── cpu_run_msim_rtl_verilog.do
│ │ ├── cpu_run_msim_rtl_verilog.do.bak
│ │ ├── cpu_run_msim_rtl_verilog.do.bak1
│ │ ├── cpu_run_msim_rtl_verilog.do.bak2
│ │ ├── cpu_run_msim_rtl_verilog.do.bak3
│ │ ├── cpu_run_msim_rtl_verilog.do.bak4
│ │ ├── cpu_run_msim_rtl_verilog.do.bak5
│ │ ├── cpu_run_msim_rtl_verilog.do.bak6
│ │ ├── cpu.sft
│ │ ├── cpu.vo
│ │ ├── cpu_v.sdo
│ │ ├── cpu_v.sdo_typ.csd
│ │ ├── cpu.vt
│ │ ├── cpu.vt.bak
│ │ ├── gate_work
│ │ │ ├── cpu
│ │ │ │ ├── _primary.dat
│ │ │ │ ├── _primary.dbs
│ │ │ │ ├── _primary.vhd
│ │ │ │ └── verilog.psm
│ │ │ ├── cpu_vlg_tst
│ │ │ │ ├── _primary.dat
│ │ │ │ ├── _primary.dbs
│ │ │ │ ├── _primary.vhd
│ │ │ │ └── verilog.psm
│ │ │ ├── _info
│ │ │ └── _vmake
│ │ ├── modelsim.ini
│ │ ├── msim_transcript
│ │ ├── ram.mif
│ │ ├── ram.ver
│ │ ├── ram.ver.bak
│ │ ├── rtl_work
│ │ │ ├── control_memory
│ │ │ │ ├── _primary.dat
│ │ │ │ ├── _primary.dbs
│ │ │ │ ├── _primary.vhd
│ │ │ │ └── verilog.psm
│ │ │ ├── cpu
│ │ │ │ ├── _primary.dat
│ │ │ │ ├── _primary.dbs
│ │ │ │ ├── _primary.vhd
│ │ │ │ └── verilog.psm
│ │ │ ├── cpu_vlg_tst
│ │ │ │ ├── _primary.dat
│ │ │ │ ├── _primary.dbs
│ │ │ │ ├── _primary.vhd
│ │ │ │ └── verilog.psm
│ │ │ ├── _info
│ │ │ ├── ram
│ │ │ │ ├── _primary.dat
│ │ │ │ ├── _primary.dbs
│ │ │ │ ├── _primary.vhd
│ │ │ │ └── verilog.psm
│ │ │ └── _vmake
│ │ ├── vish_stacktrace.vstf
│ │ └── vsim.wlf
│ └── sopc_builder_log.txt
└── POC
├── db
│ ├── POC.(0).cnf.cdb
│ ├── POC.(0).cnf.hdb
│ ├── POC.(1).cnf.cdb
│ ├── POC.(1).cnf.hdb
│ ├── POC.(2).cnf.cdb
│ ├── POC.(2).cnf.hdb
│ ├── POC.asm_labs.ddb
│ ├── POC.asm.qmsg
│ ├── POC.cbx.xml
│ ├── POC.cmp0.ddb
│ ├── POC.cmp2.ddb
│ ├── POC.cmp.bpm
│ ├── POC.cmp.cdb
│ ├── POC.cmp.ecobp
│ ├── POC.cmp.hdb
│ ├── POC.cmp.kpt
│ ├── POC.cmp.logdb
│ ├── POC.cmp_merge.kpt
│ ├── POC.cmp.rdb
│ ├── POC.cmp.tdb
│ ├── POC.db_info
│ ├── POC.eco.cdb
│ ├── POC.eds_overflow
│ ├── POC.fit.qmsg
│ ├── POC_global_asgn_op.abo
│ ├── POC.hier_info
│ ├── POC.hif
│ ├── POC.lpc.html
│ ├── POC.lpc.rdb
│ ├── POC.lpc.txt
│ ├── POC.map_bb.cdb
│ ├── POC.map_bb.hdb
│ ├── POC.map_bb.logdb
│ ├── POC.map.bpm
│ ├── POC.map.cdb
│ ├── POC.map.ecobp
│ ├── POC.map.hdb
│ ├── POC.map.kpt
│ ├── POC.map.logdb
│ ├── POC.map.qmsg
│ ├── POC.pre_map.cdb
│ ├── POC.pre_map.hdb
│ ├── POC.rpp.qmsg
│ ├── POC.rtlv.hdb
│ ├── POC.rtlv_sg.cdb
│ ├── POC.rtlv_sg_swap.cdb
│ ├── POC.sgate.rvd
│ ├── POC.sgate_sm.rvd
│ ├── POC.sgdiff.cdb
│ ├── POC.sgdiff.hdb
│ ├── POC.sim.cvwf
│ ├── POC.sim.hdb
│ ├── POC.sim.qmsg
│ ├── POC.sim.rdb
│ ├── POC.sld_design_entry_dsc.sci
│ ├── POC.sld_design_entry.sci
│ ├── POC.syn_hier_info
│ ├── POC.tan.qmsg
│ ├── POC.tis_db_list.ddb
│ ├── POC.tmw_info
│ ├── prev_cmp_POC.asm.qmsg
│ ├── prev_cmp_POC.fit.qmsg
│ ├── prev_cmp_POC.map.qmsg
│ ├── prev_cmp_POC.qmsg
│ ├── prev_cmp_POC.sim.qmsg
│ ├── prev_cmp_POC.tan.qmsg
│ └── wed.wsf
├── incremental_db
│ ├── compiled_partitions
│ │ ├── POC.root_partition.cmp.atm
│ │ ├── POC.root_partition.cmp.dfp
│ │ ├── POC.root_partition.cmp.hdbx
│ │ ├── POC.root_partition.cmp.kpt
│ │ ├── POC.root_partition.cmp.logdb
│ │ ├── POC.root_partition.cmp.rcf
│ │ ├── POC.root_partition.map.atm
│ │ ├── POC.root_partition.map.dpi
│ │ ├── POC.root_partition.map.hdbx
│ │ └── POC.root_partition.map.kpt
│ └── README
├── POC.asm.rpt
├── POC_description.txt
├── POC.done
├── POC.fit.rpt
├── POC.fit.smsg
├── POC.fit.summary
├── POC.flow.rpt
├── POC.map.rpt
├── POC.map.summary
├── POC.pin
├── POC.pof
├── POC.qpf
├── POC.qsf
├── POC.qws
├── POC.sim.rpt
├── POC.sof
├── POC.tan.rpt
├── POC.tan.summary
├── POC.v
├── POC.v.bak
├── POC.vwf
├── printer.v
├── printer.v.bak
├── top.v
└── top.v.bak
18 directories, 330 files
标签:
相关软件
小贴士
感谢您为本站写下的评论,您的评论对其它用户来说具有重要的参考价值,所以请认真填写。
- 类似“顶”、“沙发”之类没有营养的文字,对勤劳贡献的楼主来说是令人沮丧的反馈信息。
- 相信您也不想看到一排文字/表情墙,所以请不要反馈意义不大的重复字符,也请尽量不要纯表情的回复。
- 提问之前请再仔细看一遍楼主的说明,或许是您遗漏了。
- 请勿到处挖坑绊人、招贴广告。既占空间让人厌烦,又没人会搭理,于人于己都无利。
关于好例子网
本站旨在为广大IT学习爱好者提供一个非营利性互相学习交流分享平台。本站所有资源都可以被免费获取学习研究。本站资源来自网友分享,对搜索内容的合法性不具有预见性、识别性、控制性,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,平台无法对用户传输的作品、信息、内容的权属或合法性、安全性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论平台是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二与二十三条之规定,若资源存在侵权或相关问题请联系本站客服人员,点此联系我们。关于更多版权及免责申明参见 版权及免责申明
网友评论
我要评论